Fixed some bugs.
[llvm/zpu.git] / test / CodeGen / X86 / ret-addr.ll
blobb7b57ab3b842fd094a8ddaf64273c67d8b4af187
1 ; RUN: llc < %s -disable-fp-elim -march=x86 | not grep xor
2 ; RUN: llc < %s -disable-fp-elim -march=x86-64 | not grep xor
4 define i8* @h() nounwind readnone optsize {
5 entry:
6         %0 = tail call i8* @llvm.returnaddress(i32 2)           ; <i8*> [#uses=1]
7         ret i8* %0
10 declare i8* @llvm.returnaddress(i32) nounwind readnone
12 define i8* @g() nounwind readnone optsize {
13 entry:
14         %0 = tail call i8* @llvm.returnaddress(i32 1)           ; <i8*> [#uses=1]
15         ret i8* %0
18 define i8* @f() nounwind readnone optsize {
19 entry:
20         %0 = tail call i8* @llvm.returnaddress(i32 0)           ; <i8*> [#uses=1]
21         ret i8* %0