Fixed some bugs.
[llvm/zpu.git] / test / ExecutionEngine / test-shift.ll
blob2791b8534a58513935f1645e9f61df9b4ddc34c7
1 ; RUN: llvm-as %s -o %t.bc
2 ; RUN: lli %t.bc > /dev/null
4 define i32 @main() {
5         %shamt = add i8 0, 1            ; <i8> [#uses=8]
6         %shift.upgrd.1 = zext i8 %shamt to i32          ; <i32> [#uses=1]
7         %t1.s = shl i32 1, %shift.upgrd.1               ; <i32> [#uses=0]
8         %t2.s = shl i32 1, 4            ; <i32> [#uses=0]
9         %shift.upgrd.2 = zext i8 %shamt to i32          ; <i32> [#uses=1]
10         %t1 = shl i32 1, %shift.upgrd.2         ; <i32> [#uses=0]
11         %t2 = shl i32 1, 5              ; <i32> [#uses=0]
12         %t2.s.upgrd.3 = shl i64 1, 4            ; <i64> [#uses=0]
13         %t2.upgrd.4 = shl i64 1, 5              ; <i64> [#uses=0]
14         %shift.upgrd.5 = zext i8 %shamt to i32          ; <i32> [#uses=1]
15         %tr1.s = ashr i32 1, %shift.upgrd.5             ; <i32> [#uses=0]
16         %tr2.s = ashr i32 1, 4          ; <i32> [#uses=0]
17         %shift.upgrd.6 = zext i8 %shamt to i32          ; <i32> [#uses=1]
18         %tr1 = lshr i32 1, %shift.upgrd.6               ; <i32> [#uses=0]
19         %tr2 = lshr i32 1, 5            ; <i32> [#uses=0]
20         %tr1.l = ashr i64 1, 4          ; <i64> [#uses=0]
21         %shift.upgrd.7 = zext i8 %shamt to i64          ; <i64> [#uses=1]
22         %tr2.l = ashr i64 1, %shift.upgrd.7             ; <i64> [#uses=0]
23         %tr3.l = shl i64 1, 4           ; <i64> [#uses=0]
24         %shift.upgrd.8 = zext i8 %shamt to i64          ; <i64> [#uses=1]
25         %tr4.l = shl i64 1, %shift.upgrd.8              ; <i64> [#uses=0]
26         %tr1.u = lshr i64 1, 5          ; <i64> [#uses=0]
27         %shift.upgrd.9 = zext i8 %shamt to i64          ; <i64> [#uses=1]
28         %tr2.u = lshr i64 1, %shift.upgrd.9             ; <i64> [#uses=0]
29         %tr3.u = shl i64 1, 5           ; <i64> [#uses=0]
30         %shift.upgrd.10 = zext i8 %shamt to i64         ; <i64> [#uses=1]
31         %tr4.u = shl i64 1, %shift.upgrd.10             ; <i64> [#uses=0]
32         ret i32 0