Set OSABI field back to 0 (SysV), to avoid interoperability problems
[nacl-binutils.git] / bfd / doc / reloc.texi
blobe3ea426ec890335ad6068a51675de5aeb653169f
1 @section Relocations
2 BFD maintains relocations in much the same way it maintains
3 symbols: they are left alone until required, then read in
4 en-masse and translated into an internal form.  A common
5 routine @code{bfd_perform_relocation} acts upon the
6 canonical form to do the fixup.
8 Relocations are maintained on a per section basis,
9 while symbols are maintained on a per BFD basis.
11 All that a back end has to do to fit the BFD interface is to create
12 a @code{struct reloc_cache_entry} for each relocation
13 in a particular section, and fill in the right bits of the structures.
15 @menu
16 * typedef arelent::
17 * howto manager::
18 @end menu
21 @node typedef arelent, howto manager, Relocations, Relocations
22 @subsection typedef arelent
23 This is the structure of a relocation entry:
26 @example
28 typedef enum bfd_reloc_status
30   /* No errors detected.  */
31   bfd_reloc_ok,
33   /* The relocation was performed, but there was an overflow.  */
34   bfd_reloc_overflow,
36   /* The address to relocate was not within the section supplied.  */
37   bfd_reloc_outofrange,
39   /* Used by special functions.  */
40   bfd_reloc_continue,
42   /* Unsupported relocation size requested.  */
43   bfd_reloc_notsupported,
45   /* Unused.  */
46   bfd_reloc_other,
48   /* The symbol to relocate against was undefined.  */
49   bfd_reloc_undefined,
51   /* The relocation was performed, but may not be ok - presently
52      generated only when linking i960 coff files with i960 b.out
53      symbols.  If this type is returned, the error_message argument
54      to bfd_perform_relocation will be set.  */
55   bfd_reloc_dangerous
56  @}
57  bfd_reloc_status_type;
60 typedef struct reloc_cache_entry
62   /* A pointer into the canonical table of pointers.  */
63   struct bfd_symbol **sym_ptr_ptr;
65   /* offset in section.  */
66   bfd_size_type address;
68   /* addend for relocation value.  */
69   bfd_vma addend;
71   /* Pointer to how to perform the required relocation.  */
72   reloc_howto_type *howto;
75 arelent;
77 @end example
78 @strong{Description}@*
79 Here is a description of each of the fields within an @code{arelent}:
81 @itemize @bullet
83 @item
84 @code{sym_ptr_ptr}
85 @end itemize
86 The symbol table pointer points to a pointer to the symbol
87 associated with the relocation request.  It is the pointer
88 into the table returned by the back end's
89 @code{canonicalize_symtab} action. @xref{Symbols}. The symbol is
90 referenced through a pointer to a pointer so that tools like
91 the linker can fix up all the symbols of the same name by
92 modifying only one pointer. The relocation routine looks in
93 the symbol and uses the base of the section the symbol is
94 attached to and the value of the symbol as the initial
95 relocation offset. If the symbol pointer is zero, then the
96 section provided is looked up.
98 @itemize @bullet
100 @item
101 @code{address}
102 @end itemize
103 The @code{address} field gives the offset in bytes from the base of
104 the section data which owns the relocation record to the first
105 byte of relocatable information. The actual data relocated
106 will be relative to this point; for example, a relocation
107 type which modifies the bottom two bytes of a four byte word
108 would not touch the first byte pointed to in a big endian
109 world.
111 @itemize @bullet
113 @item
114 @code{addend}
115 @end itemize
116 The @code{addend} is a value provided by the back end to be added (!)
117 to the relocation offset. Its interpretation is dependent upon
118 the howto. For example, on the 68k the code:
120 @example
121         char foo[];
122         main()
123                 @{
124                 return foo[0x12345678];
125                 @}
126 @end example
128 Could be compiled into:
130 @example
131         linkw fp,#-4
132         moveb @@#12345678,d0
133         extbl d0
134         unlk fp
135         rts
136 @end example
138 This could create a reloc pointing to @code{foo}, but leave the
139 offset in the data, something like:
141 @example
142 RELOCATION RECORDS FOR [.text]:
143 offset   type      value
144 00000006 32        _foo
146 00000000 4e56 fffc          ; linkw fp,#-4
147 00000004 1039 1234 5678     ; moveb @@#12345678,d0
148 0000000a 49c0               ; extbl d0
149 0000000c 4e5e               ; unlk fp
150 0000000e 4e75               ; rts
151 @end example
153 Using coff and an 88k, some instructions don't have enough
154 space in them to represent the full address range, and
155 pointers have to be loaded in two parts. So you'd get something like:
157 @example
158         or.u     r13,r0,hi16(_foo+0x12345678)
159         ld.b     r2,r13,lo16(_foo+0x12345678)
160         jmp      r1
161 @end example
163 This should create two relocs, both pointing to @code{_foo}, and with
164 0x12340000 in their addend field. The data would consist of:
166 @example
167 RELOCATION RECORDS FOR [.text]:
168 offset   type      value
169 00000002 HVRT16    _foo+0x12340000
170 00000006 LVRT16    _foo+0x12340000
172 00000000 5da05678           ; or.u r13,r0,0x5678
173 00000004 1c4d5678           ; ld.b r2,r13,0x5678
174 00000008 f400c001           ; jmp r1
175 @end example
177 The relocation routine digs out the value from the data, adds
178 it to the addend to get the original offset, and then adds the
179 value of @code{_foo}. Note that all 32 bits have to be kept around
180 somewhere, to cope with carry from bit 15 to bit 16.
182 One further example is the sparc and the a.out format. The
183 sparc has a similar problem to the 88k, in that some
184 instructions don't have room for an entire offset, but on the
185 sparc the parts are created in odd sized lumps. The designers of
186 the a.out format chose to not use the data within the section
187 for storing part of the offset; all the offset is kept within
188 the reloc. Anything in the data should be ignored.
190 @example
191         save %sp,-112,%sp
192         sethi %hi(_foo+0x12345678),%g2
193         ldsb [%g2+%lo(_foo+0x12345678)],%i0
194         ret
195         restore
196 @end example
198 Both relocs contain a pointer to @code{foo}, and the offsets
199 contain junk.
201 @example
202 RELOCATION RECORDS FOR [.text]:
203 offset   type      value
204 00000004 HI22      _foo+0x12345678
205 00000008 LO10      _foo+0x12345678
207 00000000 9de3bf90     ; save %sp,-112,%sp
208 00000004 05000000     ; sethi %hi(_foo+0),%g2
209 00000008 f048a000     ; ldsb [%g2+%lo(_foo+0)],%i0
210 0000000c 81c7e008     ; ret
211 00000010 81e80000     ; restore
212 @end example
214 @itemize @bullet
216 @item
217 @code{howto}
218 @end itemize
219 The @code{howto} field can be imagined as a
220 relocation instruction. It is a pointer to a structure which
221 contains information on what to do with all of the other
222 information in the reloc record and data section. A back end
223 would normally have a relocation instruction set and turn
224 relocations into pointers to the correct structure on input -
225 but it would be possible to create each howto field on demand.
227 @subsubsection @code{enum complain_overflow}
228 Indicates what sort of overflow checking should be done when
229 performing a relocation.
232 @example
234 enum complain_overflow
236   /* Do not complain on overflow.  */
237   complain_overflow_dont,
239   /* Complain if the value overflows when considered as a signed
240      number one bit larger than the field.  ie. A bitfield of N bits
241      is allowed to represent -2**n to 2**n-1.  */
242   complain_overflow_bitfield,
244   /* Complain if the value overflows when considered as a signed
245      number.  */
246   complain_overflow_signed,
248   /* Complain if the value overflows when considered as an
249      unsigned number.  */
250   complain_overflow_unsigned
252 @end example
253 @subsubsection @code{reloc_howto_type}
254 The @code{reloc_howto_type} is a structure which contains all the
255 information that libbfd needs to know to tie up a back end's data.
258 @example
259 struct bfd_symbol;             /* Forward declaration.  */
261 struct reloc_howto_struct
263   /*  The type field has mainly a documentary use - the back end can
264       do what it wants with it, though normally the back end's
265       external idea of what a reloc number is stored
266       in this field.  For example, a PC relative word relocation
267       in a coff environment has the type 023 - because that's
268       what the outside world calls a R_PCRWORD reloc.  */
269   unsigned int type;
271   /*  The value the final relocation is shifted right by.  This drops
272       unwanted data from the relocation.  */
273   unsigned int rightshift;
275   /*  The size of the item to be relocated.  This is *not* a
276       power-of-two measure.  To get the number of bytes operated
277       on by a type of relocation, use bfd_get_reloc_size.  */
278   int size;
280   /*  The number of bits in the item to be relocated.  This is used
281       when doing overflow checking.  */
282   unsigned int bitsize;
284   /*  Notes that the relocation is relative to the location in the
285       data section of the addend.  The relocation function will
286       subtract from the relocation value the address of the location
287       being relocated.  */
288   bfd_boolean pc_relative;
290   /*  The bit position of the reloc value in the destination.
291       The relocated value is left shifted by this amount.  */
292   unsigned int bitpos;
294   /* What type of overflow error should be checked for when
295      relocating.  */
296   enum complain_overflow complain_on_overflow;
298   /* If this field is non null, then the supplied function is
299      called rather than the normal function.  This allows really
300      strange relocation methods to be accommodated (e.g., i960 callj
301      instructions).  */
302   bfd_reloc_status_type (*special_function)
303     (bfd *, arelent *, struct bfd_symbol *, void *, asection *,
304      bfd *, char **);
306   /* The textual name of the relocation type.  */
307   char *name;
309   /* Some formats record a relocation addend in the section contents
310      rather than with the relocation.  For ELF formats this is the
311      distinction between USE_REL and USE_RELA (though the code checks
312      for USE_REL == 1/0).  The value of this field is TRUE if the
313      addend is recorded with the section contents; when performing a
314      partial link (ld -r) the section contents (the data) will be
315      modified.  The value of this field is FALSE if addends are
316      recorded with the relocation (in arelent.addend); when performing
317      a partial link the relocation will be modified.
318      All relocations for all ELF USE_RELA targets should set this field
319      to FALSE (values of TRUE should be looked on with suspicion).
320      However, the converse is not true: not all relocations of all ELF
321      USE_REL targets set this field to TRUE.  Why this is so is peculiar
322      to each particular target.  For relocs that aren't used in partial
323      links (e.g. GOT stuff) it doesn't matter what this is set to.  */
324   bfd_boolean partial_inplace;
326   /* src_mask selects the part of the instruction (or data) to be used
327      in the relocation sum.  If the target relocations don't have an
328      addend in the reloc, eg. ELF USE_REL, src_mask will normally equal
329      dst_mask to extract the addend from the section contents.  If
330      relocations do have an addend in the reloc, eg. ELF USE_RELA, this
331      field should be zero.  Non-zero values for ELF USE_RELA targets are
332      bogus as in those cases the value in the dst_mask part of the
333      section contents should be treated as garbage.  */
334   bfd_vma src_mask;
336   /* dst_mask selects which parts of the instruction (or data) are
337      replaced with a relocated value.  */
338   bfd_vma dst_mask;
340   /* When some formats create PC relative instructions, they leave
341      the value of the pc of the place being relocated in the offset
342      slot of the instruction, so that a PC relative relocation can
343      be made just by adding in an ordinary offset (e.g., sun3 a.out).
344      Some formats leave the displacement part of an instruction
345      empty (e.g., m88k bcs); this flag signals the fact.  */
346   bfd_boolean pcrel_offset;
349 @end example
350 @findex The HOWTO Macro
351 @subsubsection @code{The HOWTO Macro}
352 @strong{Description}@*
353 The HOWTO define is horrible and will go away.
354 @example
355 #define HOWTO(C, R, S, B, P, BI, O, SF, NAME, INPLACE, MASKSRC, MASKDST, PC) \
356   @{ (unsigned) C, R, S, B, P, BI, O, SF, NAME, INPLACE, MASKSRC, MASKDST, PC @}
357 @end example
359 @strong{Description}@*
360 And will be replaced with the totally magic way. But for the
361 moment, we are compatible, so do it this way.
362 @example
363 #define NEWHOWTO(FUNCTION, NAME, SIZE, REL, IN) \
364   HOWTO (0, 0, SIZE, 0, REL, 0, complain_overflow_dont, FUNCTION, \
365          NAME, FALSE, 0, 0, IN)
367 @end example
369 @strong{Description}@*
370 This is used to fill in an empty howto entry in an array.
371 @example
372 #define EMPTY_HOWTO(C) \
373   HOWTO ((C), 0, 0, 0, FALSE, 0, complain_overflow_dont, NULL, \
374          NULL, FALSE, 0, 0, FALSE)
376 @end example
378 @strong{Description}@*
379 Helper routine to turn a symbol into a relocation value.
380 @example
381 #define HOWTO_PREPARE(relocation, symbol)               \
382   @{                                                     \
383     if (symbol != NULL)                                 \
384       @{                                                 \
385         if (bfd_is_com_section (symbol->section))       \
386           @{                                             \
387             relocation = 0;                             \
388           @}                                             \
389         else                                            \
390           @{                                             \
391             relocation = symbol->value;                 \
392           @}                                             \
393       @}                                                 \
394   @}
396 @end example
398 @findex bfd_get_reloc_size
399 @subsubsection @code{bfd_get_reloc_size}
400 @strong{Synopsis}
401 @example
402 unsigned int bfd_get_reloc_size (reloc_howto_type *);
403 @end example
404 @strong{Description}@*
405 For a reloc_howto_type that operates on a fixed number of bytes,
406 this returns the number of bytes operated on.
408 @findex arelent_chain
409 @subsubsection @code{arelent_chain}
410 @strong{Description}@*
411 How relocs are tied together in an @code{asection}:
412 @example
413 typedef struct relent_chain
415   arelent relent;
416   struct relent_chain *next;
418 arelent_chain;
420 @end example
422 @findex bfd_check_overflow
423 @subsubsection @code{bfd_check_overflow}
424 @strong{Synopsis}
425 @example
426 bfd_reloc_status_type bfd_check_overflow
427    (enum complain_overflow how,
428     unsigned int bitsize,
429     unsigned int rightshift,
430     unsigned int addrsize,
431     bfd_vma relocation);
432 @end example
433 @strong{Description}@*
434 Perform overflow checking on @var{relocation} which has
435 @var{bitsize} significant bits and will be shifted right by
436 @var{rightshift} bits, on a machine with addresses containing
437 @var{addrsize} significant bits.  The result is either of
438 @code{bfd_reloc_ok} or @code{bfd_reloc_overflow}.
440 @findex bfd_perform_relocation
441 @subsubsection @code{bfd_perform_relocation}
442 @strong{Synopsis}
443 @example
444 bfd_reloc_status_type bfd_perform_relocation
445    (bfd *abfd,
446     arelent *reloc_entry,
447     void *data,
448     asection *input_section,
449     bfd *output_bfd,
450     char **error_message);
451 @end example
452 @strong{Description}@*
453 If @var{output_bfd} is supplied to this function, the
454 generated image will be relocatable; the relocations are
455 copied to the output file after they have been changed to
456 reflect the new state of the world. There are two ways of
457 reflecting the results of partial linkage in an output file:
458 by modifying the output data in place, and by modifying the
459 relocation record.  Some native formats (e.g., basic a.out and
460 basic coff) have no way of specifying an addend in the
461 relocation type, so the addend has to go in the output data.
462 This is no big deal since in these formats the output data
463 slot will always be big enough for the addend. Complex reloc
464 types with addends were invented to solve just this problem.
465 The @var{error_message} argument is set to an error message if
466 this return @code{bfd_reloc_dangerous}.
468 @findex bfd_install_relocation
469 @subsubsection @code{bfd_install_relocation}
470 @strong{Synopsis}
471 @example
472 bfd_reloc_status_type bfd_install_relocation
473    (bfd *abfd,
474     arelent *reloc_entry,
475     void *data, bfd_vma data_start,
476     asection *input_section,
477     char **error_message);
478 @end example
479 @strong{Description}@*
480 This looks remarkably like @code{bfd_perform_relocation}, except it
481 does not expect that the section contents have been filled in.
482 I.e., it's suitable for use when creating, rather than applying
483 a relocation.
485 For now, this function should be considered reserved for the
486 assembler.
489 @node howto manager,  , typedef arelent, Relocations
490 @subsection The howto manager
491 When an application wants to create a relocation, but doesn't
492 know what the target machine might call it, it can find out by
493 using this bit of code.
495 @findex bfd_reloc_code_type
496 @subsubsection @code{bfd_reloc_code_type}
497 @strong{Description}@*
498 The insides of a reloc code.  The idea is that, eventually, there
499 will be one enumerator for every type of relocation we ever do.
500 Pass one of these values to @code{bfd_reloc_type_lookup}, and it'll
501 return a howto pointer.
503 This does mean that the application must determine the correct
504 enumerator value; you can't get a howto pointer from a random set
505 of attributes.
507 Here are the possible values for @code{enum bfd_reloc_code_real}:
509 @deffn {} BFD_RELOC_64
510 @deffnx {} BFD_RELOC_32
511 @deffnx {} BFD_RELOC_26
512 @deffnx {} BFD_RELOC_24
513 @deffnx {} BFD_RELOC_16
514 @deffnx {} BFD_RELOC_14
515 @deffnx {} BFD_RELOC_8
516 Basic absolute relocations of N bits.
517 @end deffn
518 @deffn {} BFD_RELOC_64_PCREL
519 @deffnx {} BFD_RELOC_32_PCREL
520 @deffnx {} BFD_RELOC_24_PCREL
521 @deffnx {} BFD_RELOC_16_PCREL
522 @deffnx {} BFD_RELOC_12_PCREL
523 @deffnx {} BFD_RELOC_8_PCREL
524 PC-relative relocations.  Sometimes these are relative to the address
525 of the relocation itself; sometimes they are relative to the start of
526 the section containing the relocation.  It depends on the specific target.
528 The 24-bit relocation is used in some Intel 960 configurations.
529 @end deffn
530 @deffn {} BFD_RELOC_32_SECREL
531 Section relative relocations.  Some targets need this for DWARF2.
532 @end deffn
533 @deffn {} BFD_RELOC_32_GOT_PCREL
534 @deffnx {} BFD_RELOC_16_GOT_PCREL
535 @deffnx {} BFD_RELOC_8_GOT_PCREL
536 @deffnx {} BFD_RELOC_32_GOTOFF
537 @deffnx {} BFD_RELOC_16_GOTOFF
538 @deffnx {} BFD_RELOC_LO16_GOTOFF
539 @deffnx {} BFD_RELOC_HI16_GOTOFF
540 @deffnx {} BFD_RELOC_HI16_S_GOTOFF
541 @deffnx {} BFD_RELOC_8_GOTOFF
542 @deffnx {} BFD_RELOC_64_PLT_PCREL
543 @deffnx {} BFD_RELOC_32_PLT_PCREL
544 @deffnx {} BFD_RELOC_24_PLT_PCREL
545 @deffnx {} BFD_RELOC_16_PLT_PCREL
546 @deffnx {} BFD_RELOC_8_PLT_PCREL
547 @deffnx {} BFD_RELOC_64_PLTOFF
548 @deffnx {} BFD_RELOC_32_PLTOFF
549 @deffnx {} BFD_RELOC_16_PLTOFF
550 @deffnx {} BFD_RELOC_LO16_PLTOFF
551 @deffnx {} BFD_RELOC_HI16_PLTOFF
552 @deffnx {} BFD_RELOC_HI16_S_PLTOFF
553 @deffnx {} BFD_RELOC_8_PLTOFF
554 For ELF.
555 @end deffn
556 @deffn {} BFD_RELOC_68K_GLOB_DAT
557 @deffnx {} BFD_RELOC_68K_JMP_SLOT
558 @deffnx {} BFD_RELOC_68K_RELATIVE
559 Relocations used by 68K ELF.
560 @end deffn
561 @deffn {} BFD_RELOC_32_BASEREL
562 @deffnx {} BFD_RELOC_16_BASEREL
563 @deffnx {} BFD_RELOC_LO16_BASEREL
564 @deffnx {} BFD_RELOC_HI16_BASEREL
565 @deffnx {} BFD_RELOC_HI16_S_BASEREL
566 @deffnx {} BFD_RELOC_8_BASEREL
567 @deffnx {} BFD_RELOC_RVA
568 Linkage-table relative.
569 @end deffn
570 @deffn {} BFD_RELOC_8_FFnn
571 Absolute 8-bit relocation, but used to form an address like 0xFFnn.
572 @end deffn
573 @deffn {} BFD_RELOC_32_PCREL_S2
574 @deffnx {} BFD_RELOC_16_PCREL_S2
575 @deffnx {} BFD_RELOC_23_PCREL_S2
576 These PC-relative relocations are stored as word displacements --
577 i.e., byte displacements shifted right two bits.  The 30-bit word
578 displacement (<<32_PCREL_S2>> -- 32 bits, shifted 2) is used on the
579 SPARC.  (SPARC tools generally refer to this as <<WDISP30>>.)  The
580 signed 16-bit displacement is used on the MIPS, and the 23-bit
581 displacement is used on the Alpha.
582 @end deffn
583 @deffn {} BFD_RELOC_HI22
584 @deffnx {} BFD_RELOC_LO10
585 High 22 bits and low 10 bits of 32-bit value, placed into lower bits of
586 the target word.  These are used on the SPARC.
587 @end deffn
588 @deffn {} BFD_RELOC_GPREL16
589 @deffnx {} BFD_RELOC_GPREL32
590 For systems that allocate a Global Pointer register, these are
591 displacements off that register.  These relocation types are
592 handled specially, because the value the register will have is
593 decided relatively late.
594 @end deffn
595 @deffn {} BFD_RELOC_I960_CALLJ
596 Reloc types used for i960/b.out.
597 @end deffn
598 @deffn {} BFD_RELOC_NONE
599 @deffnx {} BFD_RELOC_SPARC_WDISP22
600 @deffnx {} BFD_RELOC_SPARC22
601 @deffnx {} BFD_RELOC_SPARC13
602 @deffnx {} BFD_RELOC_SPARC_GOT10
603 @deffnx {} BFD_RELOC_SPARC_GOT13
604 @deffnx {} BFD_RELOC_SPARC_GOT22
605 @deffnx {} BFD_RELOC_SPARC_PC10
606 @deffnx {} BFD_RELOC_SPARC_PC22
607 @deffnx {} BFD_RELOC_SPARC_WPLT30
608 @deffnx {} BFD_RELOC_SPARC_COPY
609 @deffnx {} BFD_RELOC_SPARC_GLOB_DAT
610 @deffnx {} BFD_RELOC_SPARC_JMP_SLOT
611 @deffnx {} BFD_RELOC_SPARC_RELATIVE
612 @deffnx {} BFD_RELOC_SPARC_UA16
613 @deffnx {} BFD_RELOC_SPARC_UA32
614 @deffnx {} BFD_RELOC_SPARC_UA64
615 SPARC ELF relocations.  There is probably some overlap with other
616 relocation types already defined.
617 @end deffn
618 @deffn {} BFD_RELOC_SPARC_BASE13
619 @deffnx {} BFD_RELOC_SPARC_BASE22
620 I think these are specific to SPARC a.out (e.g., Sun 4).
621 @end deffn
622 @deffn {} BFD_RELOC_SPARC_64
623 @deffnx {} BFD_RELOC_SPARC_10
624 @deffnx {} BFD_RELOC_SPARC_11
625 @deffnx {} BFD_RELOC_SPARC_OLO10
626 @deffnx {} BFD_RELOC_SPARC_HH22
627 @deffnx {} BFD_RELOC_SPARC_HM10
628 @deffnx {} BFD_RELOC_SPARC_LM22
629 @deffnx {} BFD_RELOC_SPARC_PC_HH22
630 @deffnx {} BFD_RELOC_SPARC_PC_HM10
631 @deffnx {} BFD_RELOC_SPARC_PC_LM22
632 @deffnx {} BFD_RELOC_SPARC_WDISP16
633 @deffnx {} BFD_RELOC_SPARC_WDISP19
634 @deffnx {} BFD_RELOC_SPARC_7
635 @deffnx {} BFD_RELOC_SPARC_6
636 @deffnx {} BFD_RELOC_SPARC_5
637 @deffnx {} BFD_RELOC_SPARC_DISP64
638 @deffnx {} BFD_RELOC_SPARC_PLT32
639 @deffnx {} BFD_RELOC_SPARC_PLT64
640 @deffnx {} BFD_RELOC_SPARC_HIX22
641 @deffnx {} BFD_RELOC_SPARC_LOX10
642 @deffnx {} BFD_RELOC_SPARC_H44
643 @deffnx {} BFD_RELOC_SPARC_M44
644 @deffnx {} BFD_RELOC_SPARC_L44
645 @deffnx {} BFD_RELOC_SPARC_REGISTER
646 SPARC64 relocations
647 @end deffn
648 @deffn {} BFD_RELOC_SPARC_REV32
649 SPARC little endian relocation
650 @end deffn
651 @deffn {} BFD_RELOC_SPARC_TLS_GD_HI22
652 @deffnx {} BFD_RELOC_SPARC_TLS_GD_LO10
653 @deffnx {} BFD_RELOC_SPARC_TLS_GD_ADD
654 @deffnx {} BFD_RELOC_SPARC_TLS_GD_CALL
655 @deffnx {} BFD_RELOC_SPARC_TLS_LDM_HI22
656 @deffnx {} BFD_RELOC_SPARC_TLS_LDM_LO10
657 @deffnx {} BFD_RELOC_SPARC_TLS_LDM_ADD
658 @deffnx {} BFD_RELOC_SPARC_TLS_LDM_CALL
659 @deffnx {} BFD_RELOC_SPARC_TLS_LDO_HIX22
660 @deffnx {} BFD_RELOC_SPARC_TLS_LDO_LOX10
661 @deffnx {} BFD_RELOC_SPARC_TLS_LDO_ADD
662 @deffnx {} BFD_RELOC_SPARC_TLS_IE_HI22
663 @deffnx {} BFD_RELOC_SPARC_TLS_IE_LO10
664 @deffnx {} BFD_RELOC_SPARC_TLS_IE_LD
665 @deffnx {} BFD_RELOC_SPARC_TLS_IE_LDX
666 @deffnx {} BFD_RELOC_SPARC_TLS_IE_ADD
667 @deffnx {} BFD_RELOC_SPARC_TLS_LE_HIX22
668 @deffnx {} BFD_RELOC_SPARC_TLS_LE_LOX10
669 @deffnx {} BFD_RELOC_SPARC_TLS_DTPMOD32
670 @deffnx {} BFD_RELOC_SPARC_TLS_DTPMOD64
671 @deffnx {} BFD_RELOC_SPARC_TLS_DTPOFF32
672 @deffnx {} BFD_RELOC_SPARC_TLS_DTPOFF64
673 @deffnx {} BFD_RELOC_SPARC_TLS_TPOFF32
674 @deffnx {} BFD_RELOC_SPARC_TLS_TPOFF64
675 SPARC TLS relocations
676 @end deffn
677 @deffn {} BFD_RELOC_SPU_IMM7
678 @deffnx {} BFD_RELOC_SPU_IMM8
679 @deffnx {} BFD_RELOC_SPU_IMM10
680 @deffnx {} BFD_RELOC_SPU_IMM10W
681 @deffnx {} BFD_RELOC_SPU_IMM16
682 @deffnx {} BFD_RELOC_SPU_IMM16W
683 @deffnx {} BFD_RELOC_SPU_IMM18
684 @deffnx {} BFD_RELOC_SPU_PCREL9a
685 @deffnx {} BFD_RELOC_SPU_PCREL9b
686 @deffnx {} BFD_RELOC_SPU_PCREL16
687 @deffnx {} BFD_RELOC_SPU_LO16
688 @deffnx {} BFD_RELOC_SPU_HI16
689 @deffnx {} BFD_RELOC_SPU_PPU32
690 @deffnx {} BFD_RELOC_SPU_PPU64
691 SPU Relocations.
692 @end deffn
693 @deffn {} BFD_RELOC_ALPHA_GPDISP_HI16
694 Alpha ECOFF and ELF relocations.  Some of these treat the symbol or
695 "addend" in some special way.
696 For GPDISP_HI16 ("gpdisp") relocations, the symbol is ignored when
697 writing; when reading, it will be the absolute section symbol.  The
698 addend is the displacement in bytes of the "lda" instruction from
699 the "ldah" instruction (which is at the address of this reloc).
700 @end deffn
701 @deffn {} BFD_RELOC_ALPHA_GPDISP_LO16
702 For GPDISP_LO16 ("ignore") relocations, the symbol is handled as
703 with GPDISP_HI16 relocs.  The addend is ignored when writing the
704 relocations out, and is filled in with the file's GP value on
705 reading, for convenience.
706 @end deffn
707 @deffn {} BFD_RELOC_ALPHA_GPDISP
708 The ELF GPDISP relocation is exactly the same as the GPDISP_HI16
709 relocation except that there is no accompanying GPDISP_LO16
710 relocation.
711 @end deffn
712 @deffn {} BFD_RELOC_ALPHA_LITERAL
713 @deffnx {} BFD_RELOC_ALPHA_ELF_LITERAL
714 @deffnx {} BFD_RELOC_ALPHA_LITUSE
715 The Alpha LITERAL/LITUSE relocs are produced by a symbol reference;
716 the assembler turns it into a LDQ instruction to load the address of
717 the symbol, and then fills in a register in the real instruction.
719 The LITERAL reloc, at the LDQ instruction, refers to the .lita
720 section symbol.  The addend is ignored when writing, but is filled
721 in with the file's GP value on reading, for convenience, as with the
722 GPDISP_LO16 reloc.
724 The ELF_LITERAL reloc is somewhere between 16_GOTOFF and GPDISP_LO16.
725 It should refer to the symbol to be referenced, as with 16_GOTOFF,
726 but it generates output not based on the position within the .got
727 section, but relative to the GP value chosen for the file during the
728 final link stage.
730 The LITUSE reloc, on the instruction using the loaded address, gives
731 information to the linker that it might be able to use to optimize
732 away some literal section references.  The symbol is ignored (read
733 as the absolute section symbol), and the "addend" indicates the type
734 of instruction using the register:
735 1 - "memory" fmt insn
736 2 - byte-manipulation (byte offset reg)
737 3 - jsr (target of branch)
738 @end deffn
739 @deffn {} BFD_RELOC_ALPHA_HINT
740 The HINT relocation indicates a value that should be filled into the
741 "hint" field of a jmp/jsr/ret instruction, for possible branch-
742 prediction logic which may be provided on some processors.
743 @end deffn
744 @deffn {} BFD_RELOC_ALPHA_LINKAGE
745 The LINKAGE relocation outputs a linkage pair in the object file,
746 which is filled by the linker.
747 @end deffn
748 @deffn {} BFD_RELOC_ALPHA_CODEADDR
749 The CODEADDR relocation outputs a STO_CA in the object file,
750 which is filled by the linker.
751 @end deffn
752 @deffn {} BFD_RELOC_ALPHA_GPREL_HI16
753 @deffnx {} BFD_RELOC_ALPHA_GPREL_LO16
754 The GPREL_HI/LO relocations together form a 32-bit offset from the
755 GP register.
756 @end deffn
757 @deffn {} BFD_RELOC_ALPHA_BRSGP
758 Like BFD_RELOC_23_PCREL_S2, except that the source and target must
759 share a common GP, and the target address is adjusted for
760 STO_ALPHA_STD_GPLOAD.
761 @end deffn
762 @deffn {} BFD_RELOC_ALPHA_TLSGD
763 @deffnx {} BFD_RELOC_ALPHA_TLSLDM
764 @deffnx {} BFD_RELOC_ALPHA_DTPMOD64
765 @deffnx {} BFD_RELOC_ALPHA_GOTDTPREL16
766 @deffnx {} BFD_RELOC_ALPHA_DTPREL64
767 @deffnx {} BFD_RELOC_ALPHA_DTPREL_HI16
768 @deffnx {} BFD_RELOC_ALPHA_DTPREL_LO16
769 @deffnx {} BFD_RELOC_ALPHA_DTPREL16
770 @deffnx {} BFD_RELOC_ALPHA_GOTTPREL16
771 @deffnx {} BFD_RELOC_ALPHA_TPREL64
772 @deffnx {} BFD_RELOC_ALPHA_TPREL_HI16
773 @deffnx {} BFD_RELOC_ALPHA_TPREL_LO16
774 @deffnx {} BFD_RELOC_ALPHA_TPREL16
775 Alpha thread-local storage relocations.
776 @end deffn
777 @deffn {} BFD_RELOC_MIPS_JMP
778 Bits 27..2 of the relocation address shifted right 2 bits;
779 simple reloc otherwise.
780 @end deffn
781 @deffn {} BFD_RELOC_MIPS16_JMP
782 The MIPS16 jump instruction.
783 @end deffn
784 @deffn {} BFD_RELOC_MIPS16_GPREL
785 MIPS16 GP relative reloc.
786 @end deffn
787 @deffn {} BFD_RELOC_HI16
788 High 16 bits of 32-bit value; simple reloc.
789 @end deffn
790 @deffn {} BFD_RELOC_HI16_S
791 High 16 bits of 32-bit value but the low 16 bits will be sign
792 extended and added to form the final result.  If the low 16
793 bits form a negative number, we need to add one to the high value
794 to compensate for the borrow when the low bits are added.
795 @end deffn
796 @deffn {} BFD_RELOC_LO16
797 Low 16 bits.
798 @end deffn
799 @deffn {} BFD_RELOC_HI16_PCREL
800 High 16 bits of 32-bit pc-relative value
801 @end deffn
802 @deffn {} BFD_RELOC_HI16_S_PCREL
803 High 16 bits of 32-bit pc-relative value, adjusted
804 @end deffn
805 @deffn {} BFD_RELOC_LO16_PCREL
806 Low 16 bits of pc-relative value
807 @end deffn
808 @deffn {} BFD_RELOC_MIPS16_HI16
809 MIPS16 high 16 bits of 32-bit value.
810 @end deffn
811 @deffn {} BFD_RELOC_MIPS16_HI16_S
812 MIPS16 high 16 bits of 32-bit value but the low 16 bits will be sign
813 extended and added to form the final result.  If the low 16
814 bits form a negative number, we need to add one to the high value
815 to compensate for the borrow when the low bits are added.
816 @end deffn
817 @deffn {} BFD_RELOC_MIPS16_LO16
818 MIPS16 low 16 bits.
819 @end deffn
820 @deffn {} BFD_RELOC_MIPS_LITERAL
821 Relocation against a MIPS literal section.
822 @end deffn
823 @deffn {} BFD_RELOC_MIPS_GOT16
824 @deffnx {} BFD_RELOC_MIPS_CALL16
825 @deffnx {} BFD_RELOC_MIPS_GOT_HI16
826 @deffnx {} BFD_RELOC_MIPS_GOT_LO16
827 @deffnx {} BFD_RELOC_MIPS_CALL_HI16
828 @deffnx {} BFD_RELOC_MIPS_CALL_LO16
829 @deffnx {} BFD_RELOC_MIPS_SUB
830 @deffnx {} BFD_RELOC_MIPS_GOT_PAGE
831 @deffnx {} BFD_RELOC_MIPS_GOT_OFST
832 @deffnx {} BFD_RELOC_MIPS_GOT_DISP
833 @deffnx {} BFD_RELOC_MIPS_SHIFT5
834 @deffnx {} BFD_RELOC_MIPS_SHIFT6
835 @deffnx {} BFD_RELOC_MIPS_INSERT_A
836 @deffnx {} BFD_RELOC_MIPS_INSERT_B
837 @deffnx {} BFD_RELOC_MIPS_DELETE
838 @deffnx {} BFD_RELOC_MIPS_HIGHEST
839 @deffnx {} BFD_RELOC_MIPS_HIGHER
840 @deffnx {} BFD_RELOC_MIPS_SCN_DISP
841 @deffnx {} BFD_RELOC_MIPS_REL16
842 @deffnx {} BFD_RELOC_MIPS_RELGOT
843 @deffnx {} BFD_RELOC_MIPS_JALR
844 @deffnx {} BFD_RELOC_MIPS_TLS_DTPMOD32
845 @deffnx {} BFD_RELOC_MIPS_TLS_DTPREL32
846 @deffnx {} BFD_RELOC_MIPS_TLS_DTPMOD64
847 @deffnx {} BFD_RELOC_MIPS_TLS_DTPREL64
848 @deffnx {} BFD_RELOC_MIPS_TLS_GD
849 @deffnx {} BFD_RELOC_MIPS_TLS_LDM
850 @deffnx {} BFD_RELOC_MIPS_TLS_DTPREL_HI16
851 @deffnx {} BFD_RELOC_MIPS_TLS_DTPREL_LO16
852 @deffnx {} BFD_RELOC_MIPS_TLS_GOTTPREL
853 @deffnx {} BFD_RELOC_MIPS_TLS_TPREL32
854 @deffnx {} BFD_RELOC_MIPS_TLS_TPREL64
855 @deffnx {} BFD_RELOC_MIPS_TLS_TPREL_HI16
856 @deffnx {} BFD_RELOC_MIPS_TLS_TPREL_LO16
857 MIPS ELF relocations.
858 @end deffn
859 @deffn {} BFD_RELOC_MIPS_COPY
860 @deffnx {} BFD_RELOC_MIPS_JUMP_SLOT
861 MIPS ELF relocations (VxWorks extensions).
862 @end deffn
863 @deffn {} BFD_RELOC_FRV_LABEL16
864 @deffnx {} BFD_RELOC_FRV_LABEL24
865 @deffnx {} BFD_RELOC_FRV_LO16
866 @deffnx {} BFD_RELOC_FRV_HI16
867 @deffnx {} BFD_RELOC_FRV_GPREL12
868 @deffnx {} BFD_RELOC_FRV_GPRELU12
869 @deffnx {} BFD_RELOC_FRV_GPREL32
870 @deffnx {} BFD_RELOC_FRV_GPRELHI
871 @deffnx {} BFD_RELOC_FRV_GPRELLO
872 @deffnx {} BFD_RELOC_FRV_GOT12
873 @deffnx {} BFD_RELOC_FRV_GOTHI
874 @deffnx {} BFD_RELOC_FRV_GOTLO
875 @deffnx {} BFD_RELOC_FRV_FUNCDESC
876 @deffnx {} BFD_RELOC_FRV_FUNCDESC_GOT12
877 @deffnx {} BFD_RELOC_FRV_FUNCDESC_GOTHI
878 @deffnx {} BFD_RELOC_FRV_FUNCDESC_GOTLO
879 @deffnx {} BFD_RELOC_FRV_FUNCDESC_VALUE
880 @deffnx {} BFD_RELOC_FRV_FUNCDESC_GOTOFF12
881 @deffnx {} BFD_RELOC_FRV_FUNCDESC_GOTOFFHI
882 @deffnx {} BFD_RELOC_FRV_FUNCDESC_GOTOFFLO
883 @deffnx {} BFD_RELOC_FRV_GOTOFF12
884 @deffnx {} BFD_RELOC_FRV_GOTOFFHI
885 @deffnx {} BFD_RELOC_FRV_GOTOFFLO
886 @deffnx {} BFD_RELOC_FRV_GETTLSOFF
887 @deffnx {} BFD_RELOC_FRV_TLSDESC_VALUE
888 @deffnx {} BFD_RELOC_FRV_GOTTLSDESC12
889 @deffnx {} BFD_RELOC_FRV_GOTTLSDESCHI
890 @deffnx {} BFD_RELOC_FRV_GOTTLSDESCLO
891 @deffnx {} BFD_RELOC_FRV_TLSMOFF12
892 @deffnx {} BFD_RELOC_FRV_TLSMOFFHI
893 @deffnx {} BFD_RELOC_FRV_TLSMOFFLO
894 @deffnx {} BFD_RELOC_FRV_GOTTLSOFF12
895 @deffnx {} BFD_RELOC_FRV_GOTTLSOFFHI
896 @deffnx {} BFD_RELOC_FRV_GOTTLSOFFLO
897 @deffnx {} BFD_RELOC_FRV_TLSOFF
898 @deffnx {} BFD_RELOC_FRV_TLSDESC_RELAX
899 @deffnx {} BFD_RELOC_FRV_GETTLSOFF_RELAX
900 @deffnx {} BFD_RELOC_FRV_TLSOFF_RELAX
901 @deffnx {} BFD_RELOC_FRV_TLSMOFF
902 Fujitsu Frv Relocations.
903 @end deffn
904 @deffn {} BFD_RELOC_MN10300_GOTOFF24
905 This is a 24bit GOT-relative reloc for the mn10300.
906 @end deffn
907 @deffn {} BFD_RELOC_MN10300_GOT32
908 This is a 32bit GOT-relative reloc for the mn10300, offset by two bytes
909 in the instruction.
910 @end deffn
911 @deffn {} BFD_RELOC_MN10300_GOT24
912 This is a 24bit GOT-relative reloc for the mn10300, offset by two bytes
913 in the instruction.
914 @end deffn
915 @deffn {} BFD_RELOC_MN10300_GOT16
916 This is a 16bit GOT-relative reloc for the mn10300, offset by two bytes
917 in the instruction.
918 @end deffn
919 @deffn {} BFD_RELOC_MN10300_COPY
920 Copy symbol at runtime.
921 @end deffn
922 @deffn {} BFD_RELOC_MN10300_GLOB_DAT
923 Create GOT entry.
924 @end deffn
925 @deffn {} BFD_RELOC_MN10300_JMP_SLOT
926 Create PLT entry.
927 @end deffn
928 @deffn {} BFD_RELOC_MN10300_RELATIVE
929 Adjust by program base.
930 @end deffn
931 @deffn {} BFD_RELOC_386_GOT32
932 @deffnx {} BFD_RELOC_386_PLT32
933 @deffnx {} BFD_RELOC_386_COPY
934 @deffnx {} BFD_RELOC_386_GLOB_DAT
935 @deffnx {} BFD_RELOC_386_JUMP_SLOT
936 @deffnx {} BFD_RELOC_386_RELATIVE
937 @deffnx {} BFD_RELOC_386_GOTOFF
938 @deffnx {} BFD_RELOC_386_GOTPC
939 @deffnx {} BFD_RELOC_386_TLS_TPOFF
940 @deffnx {} BFD_RELOC_386_TLS_IE
941 @deffnx {} BFD_RELOC_386_TLS_GOTIE
942 @deffnx {} BFD_RELOC_386_TLS_LE
943 @deffnx {} BFD_RELOC_386_TLS_GD
944 @deffnx {} BFD_RELOC_386_TLS_LDM
945 @deffnx {} BFD_RELOC_386_TLS_LDO_32
946 @deffnx {} BFD_RELOC_386_TLS_IE_32
947 @deffnx {} BFD_RELOC_386_TLS_LE_32
948 @deffnx {} BFD_RELOC_386_TLS_DTPMOD32
949 @deffnx {} BFD_RELOC_386_TLS_DTPOFF32
950 @deffnx {} BFD_RELOC_386_TLS_TPOFF32
951 @deffnx {} BFD_RELOC_386_TLS_GOTDESC
952 @deffnx {} BFD_RELOC_386_TLS_DESC_CALL
953 @deffnx {} BFD_RELOC_386_TLS_DESC
954 i386/elf relocations
955 @end deffn
956 @deffn {} BFD_RELOC_X86_64_GOT32
957 @deffnx {} BFD_RELOC_X86_64_PLT32
958 @deffnx {} BFD_RELOC_X86_64_COPY
959 @deffnx {} BFD_RELOC_X86_64_GLOB_DAT
960 @deffnx {} BFD_RELOC_X86_64_JUMP_SLOT
961 @deffnx {} BFD_RELOC_X86_64_RELATIVE
962 @deffnx {} BFD_RELOC_X86_64_GOTPCREL
963 @deffnx {} BFD_RELOC_X86_64_32S
964 @deffnx {} BFD_RELOC_X86_64_DTPMOD64
965 @deffnx {} BFD_RELOC_X86_64_DTPOFF64
966 @deffnx {} BFD_RELOC_X86_64_TPOFF64
967 @deffnx {} BFD_RELOC_X86_64_TLSGD
968 @deffnx {} BFD_RELOC_X86_64_TLSLD
969 @deffnx {} BFD_RELOC_X86_64_DTPOFF32
970 @deffnx {} BFD_RELOC_X86_64_GOTTPOFF
971 @deffnx {} BFD_RELOC_X86_64_TPOFF32
972 @deffnx {} BFD_RELOC_X86_64_GOTOFF64
973 @deffnx {} BFD_RELOC_X86_64_GOTPC32
974 @deffnx {} BFD_RELOC_X86_64_GOT64
975 @deffnx {} BFD_RELOC_X86_64_GOTPCREL64
976 @deffnx {} BFD_RELOC_X86_64_GOTPC64
977 @deffnx {} BFD_RELOC_X86_64_GOTPLT64
978 @deffnx {} BFD_RELOC_X86_64_PLTOFF64
979 @deffnx {} BFD_RELOC_X86_64_GOTPC32_TLSDESC
980 @deffnx {} BFD_RELOC_X86_64_TLSDESC_CALL
981 @deffnx {} BFD_RELOC_X86_64_TLSDESC
982 x86-64/elf relocations
983 @end deffn
984 @deffn {} BFD_RELOC_NS32K_IMM_8
985 @deffnx {} BFD_RELOC_NS32K_IMM_16
986 @deffnx {} BFD_RELOC_NS32K_IMM_32
987 @deffnx {} BFD_RELOC_NS32K_IMM_8_PCREL
988 @deffnx {} BFD_RELOC_NS32K_IMM_16_PCREL
989 @deffnx {} BFD_RELOC_NS32K_IMM_32_PCREL
990 @deffnx {} BFD_RELOC_NS32K_DISP_8
991 @deffnx {} BFD_RELOC_NS32K_DISP_16
992 @deffnx {} BFD_RELOC_NS32K_DISP_32
993 @deffnx {} BFD_RELOC_NS32K_DISP_8_PCREL
994 @deffnx {} BFD_RELOC_NS32K_DISP_16_PCREL
995 @deffnx {} BFD_RELOC_NS32K_DISP_32_PCREL
996 ns32k relocations
997 @end deffn
998 @deffn {} BFD_RELOC_PDP11_DISP_8_PCREL
999 @deffnx {} BFD_RELOC_PDP11_DISP_6_PCREL
1000 PDP11 relocations
1001 @end deffn
1002 @deffn {} BFD_RELOC_PJ_CODE_HI16
1003 @deffnx {} BFD_RELOC_PJ_CODE_LO16
1004 @deffnx {} BFD_RELOC_PJ_CODE_DIR16
1005 @deffnx {} BFD_RELOC_PJ_CODE_DIR32
1006 @deffnx {} BFD_RELOC_PJ_CODE_REL16
1007 @deffnx {} BFD_RELOC_PJ_CODE_REL32
1008 Picojava relocs.  Not all of these appear in object files.
1009 @end deffn
1010 @deffn {} BFD_RELOC_PPC_B26
1011 @deffnx {} BFD_RELOC_PPC_BA26
1012 @deffnx {} BFD_RELOC_PPC_TOC16
1013 @deffnx {} BFD_RELOC_PPC_B16
1014 @deffnx {} BFD_RELOC_PPC_B16_BRTAKEN
1015 @deffnx {} BFD_RELOC_PPC_B16_BRNTAKEN
1016 @deffnx {} BFD_RELOC_PPC_BA16
1017 @deffnx {} BFD_RELOC_PPC_BA16_BRTAKEN
1018 @deffnx {} BFD_RELOC_PPC_BA16_BRNTAKEN
1019 @deffnx {} BFD_RELOC_PPC_COPY
1020 @deffnx {} BFD_RELOC_PPC_GLOB_DAT
1021 @deffnx {} BFD_RELOC_PPC_JMP_SLOT
1022 @deffnx {} BFD_RELOC_PPC_RELATIVE
1023 @deffnx {} BFD_RELOC_PPC_LOCAL24PC
1024 @deffnx {} BFD_RELOC_PPC_EMB_NADDR32
1025 @deffnx {} BFD_RELOC_PPC_EMB_NADDR16
1026 @deffnx {} BFD_RELOC_PPC_EMB_NADDR16_LO
1027 @deffnx {} BFD_RELOC_PPC_EMB_NADDR16_HI
1028 @deffnx {} BFD_RELOC_PPC_EMB_NADDR16_HA
1029 @deffnx {} BFD_RELOC_PPC_EMB_SDAI16
1030 @deffnx {} BFD_RELOC_PPC_EMB_SDA2I16
1031 @deffnx {} BFD_RELOC_PPC_EMB_SDA2REL
1032 @deffnx {} BFD_RELOC_PPC_EMB_SDA21
1033 @deffnx {} BFD_RELOC_PPC_EMB_MRKREF
1034 @deffnx {} BFD_RELOC_PPC_EMB_RELSEC16
1035 @deffnx {} BFD_RELOC_PPC_EMB_RELST_LO
1036 @deffnx {} BFD_RELOC_PPC_EMB_RELST_HI
1037 @deffnx {} BFD_RELOC_PPC_EMB_RELST_HA
1038 @deffnx {} BFD_RELOC_PPC_EMB_BIT_FLD
1039 @deffnx {} BFD_RELOC_PPC_EMB_RELSDA
1040 @deffnx {} BFD_RELOC_PPC64_HIGHER
1041 @deffnx {} BFD_RELOC_PPC64_HIGHER_S
1042 @deffnx {} BFD_RELOC_PPC64_HIGHEST
1043 @deffnx {} BFD_RELOC_PPC64_HIGHEST_S
1044 @deffnx {} BFD_RELOC_PPC64_TOC16_LO
1045 @deffnx {} BFD_RELOC_PPC64_TOC16_HI
1046 @deffnx {} BFD_RELOC_PPC64_TOC16_HA
1047 @deffnx {} BFD_RELOC_PPC64_TOC
1048 @deffnx {} BFD_RELOC_PPC64_PLTGOT16
1049 @deffnx {} BFD_RELOC_PPC64_PLTGOT16_LO
1050 @deffnx {} BFD_RELOC_PPC64_PLTGOT16_HI
1051 @deffnx {} BFD_RELOC_PPC64_PLTGOT16_HA
1052 @deffnx {} BFD_RELOC_PPC64_ADDR16_DS
1053 @deffnx {} BFD_RELOC_PPC64_ADDR16_LO_DS
1054 @deffnx {} BFD_RELOC_PPC64_GOT16_DS
1055 @deffnx {} BFD_RELOC_PPC64_GOT16_LO_DS
1056 @deffnx {} BFD_RELOC_PPC64_PLT16_LO_DS
1057 @deffnx {} BFD_RELOC_PPC64_SECTOFF_DS
1058 @deffnx {} BFD_RELOC_PPC64_SECTOFF_LO_DS
1059 @deffnx {} BFD_RELOC_PPC64_TOC16_DS
1060 @deffnx {} BFD_RELOC_PPC64_TOC16_LO_DS
1061 @deffnx {} BFD_RELOC_PPC64_PLTGOT16_DS
1062 @deffnx {} BFD_RELOC_PPC64_PLTGOT16_LO_DS
1063 Power(rs6000) and PowerPC relocations.
1064 @end deffn
1065 @deffn {} BFD_RELOC_PPC_TLS
1066 @deffnx {} BFD_RELOC_PPC_DTPMOD
1067 @deffnx {} BFD_RELOC_PPC_TPREL16
1068 @deffnx {} BFD_RELOC_PPC_TPREL16_LO
1069 @deffnx {} BFD_RELOC_PPC_TPREL16_HI
1070 @deffnx {} BFD_RELOC_PPC_TPREL16_HA
1071 @deffnx {} BFD_RELOC_PPC_TPREL
1072 @deffnx {} BFD_RELOC_PPC_DTPREL16
1073 @deffnx {} BFD_RELOC_PPC_DTPREL16_LO
1074 @deffnx {} BFD_RELOC_PPC_DTPREL16_HI
1075 @deffnx {} BFD_RELOC_PPC_DTPREL16_HA
1076 @deffnx {} BFD_RELOC_PPC_DTPREL
1077 @deffnx {} BFD_RELOC_PPC_GOT_TLSGD16
1078 @deffnx {} BFD_RELOC_PPC_GOT_TLSGD16_LO
1079 @deffnx {} BFD_RELOC_PPC_GOT_TLSGD16_HI
1080 @deffnx {} BFD_RELOC_PPC_GOT_TLSGD16_HA
1081 @deffnx {} BFD_RELOC_PPC_GOT_TLSLD16
1082 @deffnx {} BFD_RELOC_PPC_GOT_TLSLD16_LO
1083 @deffnx {} BFD_RELOC_PPC_GOT_TLSLD16_HI
1084 @deffnx {} BFD_RELOC_PPC_GOT_TLSLD16_HA
1085 @deffnx {} BFD_RELOC_PPC_GOT_TPREL16
1086 @deffnx {} BFD_RELOC_PPC_GOT_TPREL16_LO
1087 @deffnx {} BFD_RELOC_PPC_GOT_TPREL16_HI
1088 @deffnx {} BFD_RELOC_PPC_GOT_TPREL16_HA
1089 @deffnx {} BFD_RELOC_PPC_GOT_DTPREL16
1090 @deffnx {} BFD_RELOC_PPC_GOT_DTPREL16_LO
1091 @deffnx {} BFD_RELOC_PPC_GOT_DTPREL16_HI
1092 @deffnx {} BFD_RELOC_PPC_GOT_DTPREL16_HA
1093 @deffnx {} BFD_RELOC_PPC64_TPREL16_DS
1094 @deffnx {} BFD_RELOC_PPC64_TPREL16_LO_DS
1095 @deffnx {} BFD_RELOC_PPC64_TPREL16_HIGHER
1096 @deffnx {} BFD_RELOC_PPC64_TPREL16_HIGHERA
1097 @deffnx {} BFD_RELOC_PPC64_TPREL16_HIGHEST
1098 @deffnx {} BFD_RELOC_PPC64_TPREL16_HIGHESTA
1099 @deffnx {} BFD_RELOC_PPC64_DTPREL16_DS
1100 @deffnx {} BFD_RELOC_PPC64_DTPREL16_LO_DS
1101 @deffnx {} BFD_RELOC_PPC64_DTPREL16_HIGHER
1102 @deffnx {} BFD_RELOC_PPC64_DTPREL16_HIGHERA
1103 @deffnx {} BFD_RELOC_PPC64_DTPREL16_HIGHEST
1104 @deffnx {} BFD_RELOC_PPC64_DTPREL16_HIGHESTA
1105 PowerPC and PowerPC64 thread-local storage relocations.
1106 @end deffn
1107 @deffn {} BFD_RELOC_I370_D12
1108 IBM 370/390 relocations
1109 @end deffn
1110 @deffn {} BFD_RELOC_CTOR
1111 The type of reloc used to build a constructor table - at the moment
1112 probably a 32 bit wide absolute relocation, but the target can choose.
1113 It generally does map to one of the other relocation types.
1114 @end deffn
1115 @deffn {} BFD_RELOC_ARM_PCREL_BRANCH
1116 ARM 26 bit pc-relative branch.  The lowest two bits must be zero and are
1117 not stored in the instruction.
1118 @end deffn
1119 @deffn {} BFD_RELOC_ARM_PCREL_BLX
1120 ARM 26 bit pc-relative branch.  The lowest bit must be zero and is
1121 not stored in the instruction.  The 2nd lowest bit comes from a 1 bit
1122 field in the instruction.
1123 @end deffn
1124 @deffn {} BFD_RELOC_THUMB_PCREL_BLX
1125 Thumb 22 bit pc-relative branch.  The lowest bit must be zero and is
1126 not stored in the instruction.  The 2nd lowest bit comes from a 1 bit
1127 field in the instruction.
1128 @end deffn
1129 @deffn {} BFD_RELOC_ARM_PCREL_CALL
1130 ARM 26-bit pc-relative branch for an unconditional BL or BLX instruction.
1131 @end deffn
1132 @deffn {} BFD_RELOC_ARM_PCREL_JUMP
1133 ARM 26-bit pc-relative branch for B or conditional BL instruction.
1134 @end deffn
1135 @deffn {} BFD_RELOC_THUMB_PCREL_BRANCH7
1136 @deffnx {} BFD_RELOC_THUMB_PCREL_BRANCH9
1137 @deffnx {} BFD_RELOC_THUMB_PCREL_BRANCH12
1138 @deffnx {} BFD_RELOC_THUMB_PCREL_BRANCH20
1139 @deffnx {} BFD_RELOC_THUMB_PCREL_BRANCH23
1140 @deffnx {} BFD_RELOC_THUMB_PCREL_BRANCH25
1141 Thumb 7-, 9-, 12-, 20-, 23-, and 25-bit pc-relative branches.
1142 The lowest bit must be zero and is not stored in the instruction.
1143 Note that the corresponding ELF R_ARM_THM_JUMPnn constant has an
1144 "nn" one smaller in all cases.  Note further that BRANCH23
1145 corresponds to R_ARM_THM_CALL.
1146 @end deffn
1147 @deffn {} BFD_RELOC_ARM_OFFSET_IMM
1148 12-bit immediate offset, used in ARM-format ldr and str instructions.
1149 @end deffn
1150 @deffn {} BFD_RELOC_ARM_THUMB_OFFSET
1151 5-bit immediate offset, used in Thumb-format ldr and str instructions.
1152 @end deffn
1153 @deffn {} BFD_RELOC_ARM_TARGET1
1154 Pc-relative or absolute relocation depending on target.  Used for
1155 entries in .init_array sections.
1156 @end deffn
1157 @deffn {} BFD_RELOC_ARM_ROSEGREL32
1158 Read-only segment base relative address.
1159 @end deffn
1160 @deffn {} BFD_RELOC_ARM_SBREL32
1161 Data segment base relative address.
1162 @end deffn
1163 @deffn {} BFD_RELOC_ARM_TARGET2
1164 This reloc is used for references to RTTI data from exception handling
1165 tables.  The actual definition depends on the target.  It may be a
1166 pc-relative or some form of GOT-indirect relocation.
1167 @end deffn
1168 @deffn {} BFD_RELOC_ARM_PREL31
1169 31-bit PC relative address.
1170 @end deffn
1171 @deffn {} BFD_RELOC_ARM_MOVW
1172 @deffnx {} BFD_RELOC_ARM_MOVT
1173 @deffnx {} BFD_RELOC_ARM_MOVW_PCREL
1174 @deffnx {} BFD_RELOC_ARM_MOVT_PCREL
1175 @deffnx {} BFD_RELOC_ARM_THUMB_MOVW
1176 @deffnx {} BFD_RELOC_ARM_THUMB_MOVT
1177 @deffnx {} BFD_RELOC_ARM_THUMB_MOVW_PCREL
1178 @deffnx {} BFD_RELOC_ARM_THUMB_MOVT_PCREL
1179 Low and High halfword relocations for MOVW and MOVT instructions.
1180 @end deffn
1181 @deffn {} BFD_RELOC_ARM_JUMP_SLOT
1182 @deffnx {} BFD_RELOC_ARM_GLOB_DAT
1183 @deffnx {} BFD_RELOC_ARM_GOT32
1184 @deffnx {} BFD_RELOC_ARM_PLT32
1185 @deffnx {} BFD_RELOC_ARM_RELATIVE
1186 @deffnx {} BFD_RELOC_ARM_GOTOFF
1187 @deffnx {} BFD_RELOC_ARM_GOTPC
1188 Relocations for setting up GOTs and PLTs for shared libraries.
1189 @end deffn
1190 @deffn {} BFD_RELOC_ARM_TLS_GD32
1191 @deffnx {} BFD_RELOC_ARM_TLS_LDO32
1192 @deffnx {} BFD_RELOC_ARM_TLS_LDM32
1193 @deffnx {} BFD_RELOC_ARM_TLS_DTPOFF32
1194 @deffnx {} BFD_RELOC_ARM_TLS_DTPMOD32
1195 @deffnx {} BFD_RELOC_ARM_TLS_TPOFF32
1196 @deffnx {} BFD_RELOC_ARM_TLS_IE32
1197 @deffnx {} BFD_RELOC_ARM_TLS_LE32
1198 ARM thread-local storage relocations.
1199 @end deffn
1200 @deffn {} BFD_RELOC_ARM_ALU_PC_G0_NC
1201 @deffnx {} BFD_RELOC_ARM_ALU_PC_G0
1202 @deffnx {} BFD_RELOC_ARM_ALU_PC_G1_NC
1203 @deffnx {} BFD_RELOC_ARM_ALU_PC_G1
1204 @deffnx {} BFD_RELOC_ARM_ALU_PC_G2
1205 @deffnx {} BFD_RELOC_ARM_LDR_PC_G0
1206 @deffnx {} BFD_RELOC_ARM_LDR_PC_G1
1207 @deffnx {} BFD_RELOC_ARM_LDR_PC_G2
1208 @deffnx {} BFD_RELOC_ARM_LDRS_PC_G0
1209 @deffnx {} BFD_RELOC_ARM_LDRS_PC_G1
1210 @deffnx {} BFD_RELOC_ARM_LDRS_PC_G2
1211 @deffnx {} BFD_RELOC_ARM_LDC_PC_G0
1212 @deffnx {} BFD_RELOC_ARM_LDC_PC_G1
1213 @deffnx {} BFD_RELOC_ARM_LDC_PC_G2
1214 @deffnx {} BFD_RELOC_ARM_ALU_SB_G0_NC
1215 @deffnx {} BFD_RELOC_ARM_ALU_SB_G0
1216 @deffnx {} BFD_RELOC_ARM_ALU_SB_G1_NC
1217 @deffnx {} BFD_RELOC_ARM_ALU_SB_G1
1218 @deffnx {} BFD_RELOC_ARM_ALU_SB_G2
1219 @deffnx {} BFD_RELOC_ARM_LDR_SB_G0
1220 @deffnx {} BFD_RELOC_ARM_LDR_SB_G1
1221 @deffnx {} BFD_RELOC_ARM_LDR_SB_G2
1222 @deffnx {} BFD_RELOC_ARM_LDRS_SB_G0
1223 @deffnx {} BFD_RELOC_ARM_LDRS_SB_G1
1224 @deffnx {} BFD_RELOC_ARM_LDRS_SB_G2
1225 @deffnx {} BFD_RELOC_ARM_LDC_SB_G0
1226 @deffnx {} BFD_RELOC_ARM_LDC_SB_G1
1227 @deffnx {} BFD_RELOC_ARM_LDC_SB_G2
1228 ARM group relocations.
1229 @end deffn
1230 @deffn {} BFD_RELOC_ARM_IMMEDIATE
1231 @deffnx {} BFD_RELOC_ARM_ADRL_IMMEDIATE
1232 @deffnx {} BFD_RELOC_ARM_T32_IMMEDIATE
1233 @deffnx {} BFD_RELOC_ARM_T32_ADD_IMM
1234 @deffnx {} BFD_RELOC_ARM_T32_IMM12
1235 @deffnx {} BFD_RELOC_ARM_T32_ADD_PC12
1236 @deffnx {} BFD_RELOC_ARM_SHIFT_IMM
1237 @deffnx {} BFD_RELOC_ARM_SMC
1238 @deffnx {} BFD_RELOC_ARM_SWI
1239 @deffnx {} BFD_RELOC_ARM_MULTI
1240 @deffnx {} BFD_RELOC_ARM_CP_OFF_IMM
1241 @deffnx {} BFD_RELOC_ARM_CP_OFF_IMM_S2
1242 @deffnx {} BFD_RELOC_ARM_T32_CP_OFF_IMM
1243 @deffnx {} BFD_RELOC_ARM_T32_CP_OFF_IMM_S2
1244 @deffnx {} BFD_RELOC_ARM_ADR_IMM
1245 @deffnx {} BFD_RELOC_ARM_LDR_IMM
1246 @deffnx {} BFD_RELOC_ARM_LITERAL
1247 @deffnx {} BFD_RELOC_ARM_IN_POOL
1248 @deffnx {} BFD_RELOC_ARM_OFFSET_IMM8
1249 @deffnx {} BFD_RELOC_ARM_T32_OFFSET_U8
1250 @deffnx {} BFD_RELOC_ARM_T32_OFFSET_IMM
1251 @deffnx {} BFD_RELOC_ARM_HWLITERAL
1252 @deffnx {} BFD_RELOC_ARM_THUMB_ADD
1253 @deffnx {} BFD_RELOC_ARM_THUMB_IMM
1254 @deffnx {} BFD_RELOC_ARM_THUMB_SHIFT
1255 These relocs are only used within the ARM assembler.  They are not
1256 (at present) written to any object files.
1257 @end deffn
1258 @deffn {} BFD_RELOC_SH_PCDISP8BY2
1259 @deffnx {} BFD_RELOC_SH_PCDISP12BY2
1260 @deffnx {} BFD_RELOC_SH_IMM3
1261 @deffnx {} BFD_RELOC_SH_IMM3U
1262 @deffnx {} BFD_RELOC_SH_DISP12
1263 @deffnx {} BFD_RELOC_SH_DISP12BY2
1264 @deffnx {} BFD_RELOC_SH_DISP12BY4
1265 @deffnx {} BFD_RELOC_SH_DISP12BY8
1266 @deffnx {} BFD_RELOC_SH_DISP20
1267 @deffnx {} BFD_RELOC_SH_DISP20BY8
1268 @deffnx {} BFD_RELOC_SH_IMM4
1269 @deffnx {} BFD_RELOC_SH_IMM4BY2
1270 @deffnx {} BFD_RELOC_SH_IMM4BY4
1271 @deffnx {} BFD_RELOC_SH_IMM8
1272 @deffnx {} BFD_RELOC_SH_IMM8BY2
1273 @deffnx {} BFD_RELOC_SH_IMM8BY4
1274 @deffnx {} BFD_RELOC_SH_PCRELIMM8BY2
1275 @deffnx {} BFD_RELOC_SH_PCRELIMM8BY4
1276 @deffnx {} BFD_RELOC_SH_SWITCH16
1277 @deffnx {} BFD_RELOC_SH_SWITCH32
1278 @deffnx {} BFD_RELOC_SH_USES
1279 @deffnx {} BFD_RELOC_SH_COUNT
1280 @deffnx {} BFD_RELOC_SH_ALIGN
1281 @deffnx {} BFD_RELOC_SH_CODE
1282 @deffnx {} BFD_RELOC_SH_DATA
1283 @deffnx {} BFD_RELOC_SH_LABEL
1284 @deffnx {} BFD_RELOC_SH_LOOP_START
1285 @deffnx {} BFD_RELOC_SH_LOOP_END
1286 @deffnx {} BFD_RELOC_SH_COPY
1287 @deffnx {} BFD_RELOC_SH_GLOB_DAT
1288 @deffnx {} BFD_RELOC_SH_JMP_SLOT
1289 @deffnx {} BFD_RELOC_SH_RELATIVE
1290 @deffnx {} BFD_RELOC_SH_GOTPC
1291 @deffnx {} BFD_RELOC_SH_GOT_LOW16
1292 @deffnx {} BFD_RELOC_SH_GOT_MEDLOW16
1293 @deffnx {} BFD_RELOC_SH_GOT_MEDHI16
1294 @deffnx {} BFD_RELOC_SH_GOT_HI16
1295 @deffnx {} BFD_RELOC_SH_GOTPLT_LOW16
1296 @deffnx {} BFD_RELOC_SH_GOTPLT_MEDLOW16
1297 @deffnx {} BFD_RELOC_SH_GOTPLT_MEDHI16
1298 @deffnx {} BFD_RELOC_SH_GOTPLT_HI16
1299 @deffnx {} BFD_RELOC_SH_PLT_LOW16
1300 @deffnx {} BFD_RELOC_SH_PLT_MEDLOW16
1301 @deffnx {} BFD_RELOC_SH_PLT_MEDHI16
1302 @deffnx {} BFD_RELOC_SH_PLT_HI16
1303 @deffnx {} BFD_RELOC_SH_GOTOFF_LOW16
1304 @deffnx {} BFD_RELOC_SH_GOTOFF_MEDLOW16
1305 @deffnx {} BFD_RELOC_SH_GOTOFF_MEDHI16
1306 @deffnx {} BFD_RELOC_SH_GOTOFF_HI16
1307 @deffnx {} BFD_RELOC_SH_GOTPC_LOW16
1308 @deffnx {} BFD_RELOC_SH_GOTPC_MEDLOW16
1309 @deffnx {} BFD_RELOC_SH_GOTPC_MEDHI16
1310 @deffnx {} BFD_RELOC_SH_GOTPC_HI16
1311 @deffnx {} BFD_RELOC_SH_COPY64
1312 @deffnx {} BFD_RELOC_SH_GLOB_DAT64
1313 @deffnx {} BFD_RELOC_SH_JMP_SLOT64
1314 @deffnx {} BFD_RELOC_SH_RELATIVE64
1315 @deffnx {} BFD_RELOC_SH_GOT10BY4
1316 @deffnx {} BFD_RELOC_SH_GOT10BY8
1317 @deffnx {} BFD_RELOC_SH_GOTPLT10BY4
1318 @deffnx {} BFD_RELOC_SH_GOTPLT10BY8
1319 @deffnx {} BFD_RELOC_SH_GOTPLT32
1320 @deffnx {} BFD_RELOC_SH_SHMEDIA_CODE
1321 @deffnx {} BFD_RELOC_SH_IMMU5
1322 @deffnx {} BFD_RELOC_SH_IMMS6
1323 @deffnx {} BFD_RELOC_SH_IMMS6BY32
1324 @deffnx {} BFD_RELOC_SH_IMMU6
1325 @deffnx {} BFD_RELOC_SH_IMMS10
1326 @deffnx {} BFD_RELOC_SH_IMMS10BY2
1327 @deffnx {} BFD_RELOC_SH_IMMS10BY4
1328 @deffnx {} BFD_RELOC_SH_IMMS10BY8
1329 @deffnx {} BFD_RELOC_SH_IMMS16
1330 @deffnx {} BFD_RELOC_SH_IMMU16
1331 @deffnx {} BFD_RELOC_SH_IMM_LOW16
1332 @deffnx {} BFD_RELOC_SH_IMM_LOW16_PCREL
1333 @deffnx {} BFD_RELOC_SH_IMM_MEDLOW16
1334 @deffnx {} BFD_RELOC_SH_IMM_MEDLOW16_PCREL
1335 @deffnx {} BFD_RELOC_SH_IMM_MEDHI16
1336 @deffnx {} BFD_RELOC_SH_IMM_MEDHI16_PCREL
1337 @deffnx {} BFD_RELOC_SH_IMM_HI16
1338 @deffnx {} BFD_RELOC_SH_IMM_HI16_PCREL
1339 @deffnx {} BFD_RELOC_SH_PT_16
1340 @deffnx {} BFD_RELOC_SH_TLS_GD_32
1341 @deffnx {} BFD_RELOC_SH_TLS_LD_32
1342 @deffnx {} BFD_RELOC_SH_TLS_LDO_32
1343 @deffnx {} BFD_RELOC_SH_TLS_IE_32
1344 @deffnx {} BFD_RELOC_SH_TLS_LE_32
1345 @deffnx {} BFD_RELOC_SH_TLS_DTPMOD32
1346 @deffnx {} BFD_RELOC_SH_TLS_DTPOFF32
1347 @deffnx {} BFD_RELOC_SH_TLS_TPOFF32
1348 Renesas / SuperH SH relocs.  Not all of these appear in object files.
1349 @end deffn
1350 @deffn {} BFD_RELOC_ARC_B22_PCREL
1351 ARC Cores relocs.
1352 ARC 22 bit pc-relative branch.  The lowest two bits must be zero and are
1353 not stored in the instruction.  The high 20 bits are installed in bits 26
1354 through 7 of the instruction.
1355 @end deffn
1356 @deffn {} BFD_RELOC_ARC_B26
1357 ARC 26 bit absolute branch.  The lowest two bits must be zero and are not
1358 stored in the instruction.  The high 24 bits are installed in bits 23
1359 through 0.
1360 @end deffn
1361 @deffn {} BFD_RELOC_BFIN_16_IMM
1362 ADI Blackfin 16 bit immediate absolute reloc.
1363 @end deffn
1364 @deffn {} BFD_RELOC_BFIN_16_HIGH
1365 ADI Blackfin 16 bit immediate absolute reloc higher 16 bits.
1366 @end deffn
1367 @deffn {} BFD_RELOC_BFIN_4_PCREL
1368 ADI Blackfin 'a' part of LSETUP.
1369 @end deffn
1370 @deffn {} BFD_RELOC_BFIN_5_PCREL
1371 ADI Blackfin.
1372 @end deffn
1373 @deffn {} BFD_RELOC_BFIN_16_LOW
1374 ADI Blackfin 16 bit immediate absolute reloc lower 16 bits.
1375 @end deffn
1376 @deffn {} BFD_RELOC_BFIN_10_PCREL
1377 ADI Blackfin.
1378 @end deffn
1379 @deffn {} BFD_RELOC_BFIN_11_PCREL
1380 ADI Blackfin 'b' part of LSETUP.
1381 @end deffn
1382 @deffn {} BFD_RELOC_BFIN_12_PCREL_JUMP
1383 ADI Blackfin.
1384 @end deffn
1385 @deffn {} BFD_RELOC_BFIN_12_PCREL_JUMP_S
1386 ADI Blackfin Short jump, pcrel.
1387 @end deffn
1388 @deffn {} BFD_RELOC_BFIN_24_PCREL_CALL_X
1389 ADI Blackfin Call.x not implemented.
1390 @end deffn
1391 @deffn {} BFD_RELOC_BFIN_24_PCREL_JUMP_L
1392 ADI Blackfin Long Jump pcrel.
1393 @end deffn
1394 @deffn {} BFD_RELOC_BFIN_GOT17M4
1395 @deffnx {} BFD_RELOC_BFIN_GOTHI
1396 @deffnx {} BFD_RELOC_BFIN_GOTLO
1397 @deffnx {} BFD_RELOC_BFIN_FUNCDESC
1398 @deffnx {} BFD_RELOC_BFIN_FUNCDESC_GOT17M4
1399 @deffnx {} BFD_RELOC_BFIN_FUNCDESC_GOTHI
1400 @deffnx {} BFD_RELOC_BFIN_FUNCDESC_GOTLO
1401 @deffnx {} BFD_RELOC_BFIN_FUNCDESC_VALUE
1402 @deffnx {} BFD_RELOC_BFIN_FUNCDESC_GOTOFF17M4
1403 @deffnx {} BFD_RELOC_BFIN_FUNCDESC_GOTOFFHI
1404 @deffnx {} BFD_RELOC_BFIN_FUNCDESC_GOTOFFLO
1405 @deffnx {} BFD_RELOC_BFIN_GOTOFF17M4
1406 @deffnx {} BFD_RELOC_BFIN_GOTOFFHI
1407 @deffnx {} BFD_RELOC_BFIN_GOTOFFLO
1408 ADI Blackfin FD-PIC relocations.
1409 @end deffn
1410 @deffn {} BFD_RELOC_BFIN_GOT
1411 ADI Blackfin GOT relocation.
1412 @end deffn
1413 @deffn {} BFD_RELOC_BFIN_PLTPC
1414 ADI Blackfin PLTPC relocation.
1415 @end deffn
1416 @deffn {} BFD_ARELOC_BFIN_PUSH
1417 ADI Blackfin arithmetic relocation.
1418 @end deffn
1419 @deffn {} BFD_ARELOC_BFIN_CONST
1420 ADI Blackfin arithmetic relocation.
1421 @end deffn
1422 @deffn {} BFD_ARELOC_BFIN_ADD
1423 ADI Blackfin arithmetic relocation.
1424 @end deffn
1425 @deffn {} BFD_ARELOC_BFIN_SUB
1426 ADI Blackfin arithmetic relocation.
1427 @end deffn
1428 @deffn {} BFD_ARELOC_BFIN_MULT
1429 ADI Blackfin arithmetic relocation.
1430 @end deffn
1431 @deffn {} BFD_ARELOC_BFIN_DIV
1432 ADI Blackfin arithmetic relocation.
1433 @end deffn
1434 @deffn {} BFD_ARELOC_BFIN_MOD
1435 ADI Blackfin arithmetic relocation.
1436 @end deffn
1437 @deffn {} BFD_ARELOC_BFIN_LSHIFT
1438 ADI Blackfin arithmetic relocation.
1439 @end deffn
1440 @deffn {} BFD_ARELOC_BFIN_RSHIFT
1441 ADI Blackfin arithmetic relocation.
1442 @end deffn
1443 @deffn {} BFD_ARELOC_BFIN_AND
1444 ADI Blackfin arithmetic relocation.
1445 @end deffn
1446 @deffn {} BFD_ARELOC_BFIN_OR
1447 ADI Blackfin arithmetic relocation.
1448 @end deffn
1449 @deffn {} BFD_ARELOC_BFIN_XOR
1450 ADI Blackfin arithmetic relocation.
1451 @end deffn
1452 @deffn {} BFD_ARELOC_BFIN_LAND
1453 ADI Blackfin arithmetic relocation.
1454 @end deffn
1455 @deffn {} BFD_ARELOC_BFIN_LOR
1456 ADI Blackfin arithmetic relocation.
1457 @end deffn
1458 @deffn {} BFD_ARELOC_BFIN_LEN
1459 ADI Blackfin arithmetic relocation.
1460 @end deffn
1461 @deffn {} BFD_ARELOC_BFIN_NEG
1462 ADI Blackfin arithmetic relocation.
1463 @end deffn
1464 @deffn {} BFD_ARELOC_BFIN_COMP
1465 ADI Blackfin arithmetic relocation.
1466 @end deffn
1467 @deffn {} BFD_ARELOC_BFIN_PAGE
1468 ADI Blackfin arithmetic relocation.
1469 @end deffn
1470 @deffn {} BFD_ARELOC_BFIN_HWPAGE
1471 ADI Blackfin arithmetic relocation.
1472 @end deffn
1473 @deffn {} BFD_ARELOC_BFIN_ADDR
1474 ADI Blackfin arithmetic relocation.
1475 @end deffn
1476 @deffn {} BFD_RELOC_D10V_10_PCREL_R
1477 Mitsubishi D10V relocs.
1478 This is a 10-bit reloc with the right 2 bits
1479 assumed to be 0.
1480 @end deffn
1481 @deffn {} BFD_RELOC_D10V_10_PCREL_L
1482 Mitsubishi D10V relocs.
1483 This is a 10-bit reloc with the right 2 bits
1484 assumed to be 0.  This is the same as the previous reloc
1485 except it is in the left container, i.e.,
1486 shifted left 15 bits.
1487 @end deffn
1488 @deffn {} BFD_RELOC_D10V_18
1489 This is an 18-bit reloc with the right 2 bits
1490 assumed to be 0.
1491 @end deffn
1492 @deffn {} BFD_RELOC_D10V_18_PCREL
1493 This is an 18-bit reloc with the right 2 bits
1494 assumed to be 0.
1495 @end deffn
1496 @deffn {} BFD_RELOC_D30V_6
1497 Mitsubishi D30V relocs.
1498 This is a 6-bit absolute reloc.
1499 @end deffn
1500 @deffn {} BFD_RELOC_D30V_9_PCREL
1501 This is a 6-bit pc-relative reloc with
1502 the right 3 bits assumed to be 0.
1503 @end deffn
1504 @deffn {} BFD_RELOC_D30V_9_PCREL_R
1505 This is a 6-bit pc-relative reloc with
1506 the right 3 bits assumed to be 0. Same
1507 as the previous reloc but on the right side
1508 of the container.
1509 @end deffn
1510 @deffn {} BFD_RELOC_D30V_15
1511 This is a 12-bit absolute reloc with the
1512 right 3 bitsassumed to be 0.
1513 @end deffn
1514 @deffn {} BFD_RELOC_D30V_15_PCREL
1515 This is a 12-bit pc-relative reloc with
1516 the right 3 bits assumed to be 0.
1517 @end deffn
1518 @deffn {} BFD_RELOC_D30V_15_PCREL_R
1519 This is a 12-bit pc-relative reloc with
1520 the right 3 bits assumed to be 0. Same
1521 as the previous reloc but on the right side
1522 of the container.
1523 @end deffn
1524 @deffn {} BFD_RELOC_D30V_21
1525 This is an 18-bit absolute reloc with
1526 the right 3 bits assumed to be 0.
1527 @end deffn
1528 @deffn {} BFD_RELOC_D30V_21_PCREL
1529 This is an 18-bit pc-relative reloc with
1530 the right 3 bits assumed to be 0.
1531 @end deffn
1532 @deffn {} BFD_RELOC_D30V_21_PCREL_R
1533 This is an 18-bit pc-relative reloc with
1534 the right 3 bits assumed to be 0. Same
1535 as the previous reloc but on the right side
1536 of the container.
1537 @end deffn
1538 @deffn {} BFD_RELOC_D30V_32
1539 This is a 32-bit absolute reloc.
1540 @end deffn
1541 @deffn {} BFD_RELOC_D30V_32_PCREL
1542 This is a 32-bit pc-relative reloc.
1543 @end deffn
1544 @deffn {} BFD_RELOC_DLX_HI16_S
1545 DLX relocs
1546 @end deffn
1547 @deffn {} BFD_RELOC_DLX_LO16
1548 DLX relocs
1549 @end deffn
1550 @deffn {} BFD_RELOC_DLX_JMP26
1551 DLX relocs
1552 @end deffn
1553 @deffn {} BFD_RELOC_M32C_HI8
1554 @deffnx {} BFD_RELOC_M32C_RL_JUMP
1555 @deffnx {} BFD_RELOC_M32C_RL_1ADDR
1556 @deffnx {} BFD_RELOC_M32C_RL_2ADDR
1557 Renesas M16C/M32C Relocations.
1558 @end deffn
1559 @deffn {} BFD_RELOC_M32R_24
1560 Renesas M32R (formerly Mitsubishi M32R) relocs.
1561 This is a 24 bit absolute address.
1562 @end deffn
1563 @deffn {} BFD_RELOC_M32R_10_PCREL
1564 This is a 10-bit pc-relative reloc with the right 2 bits assumed to be 0.
1565 @end deffn
1566 @deffn {} BFD_RELOC_M32R_18_PCREL
1567 This is an 18-bit reloc with the right 2 bits assumed to be 0.
1568 @end deffn
1569 @deffn {} BFD_RELOC_M32R_26_PCREL
1570 This is a 26-bit reloc with the right 2 bits assumed to be 0.
1571 @end deffn
1572 @deffn {} BFD_RELOC_M32R_HI16_ULO
1573 This is a 16-bit reloc containing the high 16 bits of an address
1574 used when the lower 16 bits are treated as unsigned.
1575 @end deffn
1576 @deffn {} BFD_RELOC_M32R_HI16_SLO
1577 This is a 16-bit reloc containing the high 16 bits of an address
1578 used when the lower 16 bits are treated as signed.
1579 @end deffn
1580 @deffn {} BFD_RELOC_M32R_LO16
1581 This is a 16-bit reloc containing the lower 16 bits of an address.
1582 @end deffn
1583 @deffn {} BFD_RELOC_M32R_SDA16
1584 This is a 16-bit reloc containing the small data area offset for use in
1585 add3, load, and store instructions.
1586 @end deffn
1587 @deffn {} BFD_RELOC_M32R_GOT24
1588 @deffnx {} BFD_RELOC_M32R_26_PLTREL
1589 @deffnx {} BFD_RELOC_M32R_COPY
1590 @deffnx {} BFD_RELOC_M32R_GLOB_DAT
1591 @deffnx {} BFD_RELOC_M32R_JMP_SLOT
1592 @deffnx {} BFD_RELOC_M32R_RELATIVE
1593 @deffnx {} BFD_RELOC_M32R_GOTOFF
1594 @deffnx {} BFD_RELOC_M32R_GOTOFF_HI_ULO
1595 @deffnx {} BFD_RELOC_M32R_GOTOFF_HI_SLO
1596 @deffnx {} BFD_RELOC_M32R_GOTOFF_LO
1597 @deffnx {} BFD_RELOC_M32R_GOTPC24
1598 @deffnx {} BFD_RELOC_M32R_GOT16_HI_ULO
1599 @deffnx {} BFD_RELOC_M32R_GOT16_HI_SLO
1600 @deffnx {} BFD_RELOC_M32R_GOT16_LO
1601 @deffnx {} BFD_RELOC_M32R_GOTPC_HI_ULO
1602 @deffnx {} BFD_RELOC_M32R_GOTPC_HI_SLO
1603 @deffnx {} BFD_RELOC_M32R_GOTPC_LO
1604 For PIC.
1605 @end deffn
1606 @deffn {} BFD_RELOC_V850_9_PCREL
1607 This is a 9-bit reloc
1608 @end deffn
1609 @deffn {} BFD_RELOC_V850_22_PCREL
1610 This is a 22-bit reloc
1611 @end deffn
1612 @deffn {} BFD_RELOC_V850_SDA_16_16_OFFSET
1613 This is a 16 bit offset from the short data area pointer.
1614 @end deffn
1615 @deffn {} BFD_RELOC_V850_SDA_15_16_OFFSET
1616 This is a 16 bit offset (of which only 15 bits are used) from the
1617 short data area pointer.
1618 @end deffn
1619 @deffn {} BFD_RELOC_V850_ZDA_16_16_OFFSET
1620 This is a 16 bit offset from the zero data area pointer.
1621 @end deffn
1622 @deffn {} BFD_RELOC_V850_ZDA_15_16_OFFSET
1623 This is a 16 bit offset (of which only 15 bits are used) from the
1624 zero data area pointer.
1625 @end deffn
1626 @deffn {} BFD_RELOC_V850_TDA_6_8_OFFSET
1627 This is an 8 bit offset (of which only 6 bits are used) from the
1628 tiny data area pointer.
1629 @end deffn
1630 @deffn {} BFD_RELOC_V850_TDA_7_8_OFFSET
1631 This is an 8bit offset (of which only 7 bits are used) from the tiny
1632 data area pointer.
1633 @end deffn
1634 @deffn {} BFD_RELOC_V850_TDA_7_7_OFFSET
1635 This is a 7 bit offset from the tiny data area pointer.
1636 @end deffn
1637 @deffn {} BFD_RELOC_V850_TDA_16_16_OFFSET
1638 This is a 16 bit offset from the tiny data area pointer.
1639 @end deffn
1640 @deffn {} BFD_RELOC_V850_TDA_4_5_OFFSET
1641 This is a 5 bit offset (of which only 4 bits are used) from the tiny
1642 data area pointer.
1643 @end deffn
1644 @deffn {} BFD_RELOC_V850_TDA_4_4_OFFSET
1645 This is a 4 bit offset from the tiny data area pointer.
1646 @end deffn
1647 @deffn {} BFD_RELOC_V850_SDA_16_16_SPLIT_OFFSET
1648 This is a 16 bit offset from the short data area pointer, with the
1649 bits placed non-contiguously in the instruction.
1650 @end deffn
1651 @deffn {} BFD_RELOC_V850_ZDA_16_16_SPLIT_OFFSET
1652 This is a 16 bit offset from the zero data area pointer, with the
1653 bits placed non-contiguously in the instruction.
1654 @end deffn
1655 @deffn {} BFD_RELOC_V850_CALLT_6_7_OFFSET
1656 This is a 6 bit offset from the call table base pointer.
1657 @end deffn
1658 @deffn {} BFD_RELOC_V850_CALLT_16_16_OFFSET
1659 This is a 16 bit offset from the call table base pointer.
1660 @end deffn
1661 @deffn {} BFD_RELOC_V850_LONGCALL
1662 Used for relaxing indirect function calls.
1663 @end deffn
1664 @deffn {} BFD_RELOC_V850_LONGJUMP
1665 Used for relaxing indirect jumps.
1666 @end deffn
1667 @deffn {} BFD_RELOC_V850_ALIGN
1668 Used to maintain alignment whilst relaxing.
1669 @end deffn
1670 @deffn {} BFD_RELOC_V850_LO16_SPLIT_OFFSET
1671 This is a variation of BFD_RELOC_LO16 that can be used in v850e ld.bu
1672 instructions.
1673 @end deffn
1674 @deffn {} BFD_RELOC_MN10300_32_PCREL
1675 This is a 32bit pcrel reloc for the mn10300, offset by two bytes in the
1676 instruction.
1677 @end deffn
1678 @deffn {} BFD_RELOC_MN10300_16_PCREL
1679 This is a 16bit pcrel reloc for the mn10300, offset by two bytes in the
1680 instruction.
1681 @end deffn
1682 @deffn {} BFD_RELOC_TIC30_LDP
1683 This is a 8bit DP reloc for the tms320c30, where the most
1684 significant 8 bits of a 24 bit word are placed into the least
1685 significant 8 bits of the opcode.
1686 @end deffn
1687 @deffn {} BFD_RELOC_TIC54X_PARTLS7
1688 This is a 7bit reloc for the tms320c54x, where the least
1689 significant 7 bits of a 16 bit word are placed into the least
1690 significant 7 bits of the opcode.
1691 @end deffn
1692 @deffn {} BFD_RELOC_TIC54X_PARTMS9
1693 This is a 9bit DP reloc for the tms320c54x, where the most
1694 significant 9 bits of a 16 bit word are placed into the least
1695 significant 9 bits of the opcode.
1696 @end deffn
1697 @deffn {} BFD_RELOC_TIC54X_23
1698 This is an extended address 23-bit reloc for the tms320c54x.
1699 @end deffn
1700 @deffn {} BFD_RELOC_TIC54X_16_OF_23
1701 This is a 16-bit reloc for the tms320c54x, where the least
1702 significant 16 bits of a 23-bit extended address are placed into
1703 the opcode.
1704 @end deffn
1705 @deffn {} BFD_RELOC_TIC54X_MS7_OF_23
1706 This is a reloc for the tms320c54x, where the most
1707 significant 7 bits of a 23-bit extended address are placed into
1708 the opcode.
1709 @end deffn
1710 @deffn {} BFD_RELOC_FR30_48
1711 This is a 48 bit reloc for the FR30 that stores 32 bits.
1712 @end deffn
1713 @deffn {} BFD_RELOC_FR30_20
1714 This is a 32 bit reloc for the FR30 that stores 20 bits split up into
1715 two sections.
1716 @end deffn
1717 @deffn {} BFD_RELOC_FR30_6_IN_4
1718 This is a 16 bit reloc for the FR30 that stores a 6 bit word offset in
1719 4 bits.
1720 @end deffn
1721 @deffn {} BFD_RELOC_FR30_8_IN_8
1722 This is a 16 bit reloc for the FR30 that stores an 8 bit byte offset
1723 into 8 bits.
1724 @end deffn
1725 @deffn {} BFD_RELOC_FR30_9_IN_8
1726 This is a 16 bit reloc for the FR30 that stores a 9 bit short offset
1727 into 8 bits.
1728 @end deffn
1729 @deffn {} BFD_RELOC_FR30_10_IN_8
1730 This is a 16 bit reloc for the FR30 that stores a 10 bit word offset
1731 into 8 bits.
1732 @end deffn
1733 @deffn {} BFD_RELOC_FR30_9_PCREL
1734 This is a 16 bit reloc for the FR30 that stores a 9 bit pc relative
1735 short offset into 8 bits.
1736 @end deffn
1737 @deffn {} BFD_RELOC_FR30_12_PCREL
1738 This is a 16 bit reloc for the FR30 that stores a 12 bit pc relative
1739 short offset into 11 bits.
1740 @end deffn
1741 @deffn {} BFD_RELOC_MCORE_PCREL_IMM8BY4
1742 @deffnx {} BFD_RELOC_MCORE_PCREL_IMM11BY2
1743 @deffnx {} BFD_RELOC_MCORE_PCREL_IMM4BY2
1744 @deffnx {} BFD_RELOC_MCORE_PCREL_32
1745 @deffnx {} BFD_RELOC_MCORE_PCREL_JSR_IMM11BY2
1746 @deffnx {} BFD_RELOC_MCORE_RVA
1747 Motorola Mcore relocations.
1748 @end deffn
1749 @deffn {} BFD_RELOC_MEP_8
1750 @deffnx {} BFD_RELOC_MEP_16
1751 @deffnx {} BFD_RELOC_MEP_32
1752 @deffnx {} BFD_RELOC_MEP_PCREL8A2
1753 @deffnx {} BFD_RELOC_MEP_PCREL12A2
1754 @deffnx {} BFD_RELOC_MEP_PCREL17A2
1755 @deffnx {} BFD_RELOC_MEP_PCREL24A2
1756 @deffnx {} BFD_RELOC_MEP_PCABS24A2
1757 @deffnx {} BFD_RELOC_MEP_LOW16
1758 @deffnx {} BFD_RELOC_MEP_HI16U
1759 @deffnx {} BFD_RELOC_MEP_HI16S
1760 @deffnx {} BFD_RELOC_MEP_GPREL
1761 @deffnx {} BFD_RELOC_MEP_TPREL
1762 @deffnx {} BFD_RELOC_MEP_TPREL7
1763 @deffnx {} BFD_RELOC_MEP_TPREL7A2
1764 @deffnx {} BFD_RELOC_MEP_TPREL7A4
1765 @deffnx {} BFD_RELOC_MEP_UIMM24
1766 @deffnx {} BFD_RELOC_MEP_ADDR24A4
1767 @deffnx {} BFD_RELOC_MEP_GNU_VTINHERIT
1768 @deffnx {} BFD_RELOC_MEP_GNU_VTENTRY
1769 Toshiba Media Processor Relocations.
1770 @end deffn
1771 @deffn {} BFD_RELOC_MMIX_GETA
1772 @deffnx {} BFD_RELOC_MMIX_GETA_1
1773 @deffnx {} BFD_RELOC_MMIX_GETA_2
1774 @deffnx {} BFD_RELOC_MMIX_GETA_3
1775 These are relocations for the GETA instruction.
1776 @end deffn
1777 @deffn {} BFD_RELOC_MMIX_CBRANCH
1778 @deffnx {} BFD_RELOC_MMIX_CBRANCH_J
1779 @deffnx {} BFD_RELOC_MMIX_CBRANCH_1
1780 @deffnx {} BFD_RELOC_MMIX_CBRANCH_2
1781 @deffnx {} BFD_RELOC_MMIX_CBRANCH_3
1782 These are relocations for a conditional branch instruction.
1783 @end deffn
1784 @deffn {} BFD_RELOC_MMIX_PUSHJ
1785 @deffnx {} BFD_RELOC_MMIX_PUSHJ_1
1786 @deffnx {} BFD_RELOC_MMIX_PUSHJ_2
1787 @deffnx {} BFD_RELOC_MMIX_PUSHJ_3
1788 @deffnx {} BFD_RELOC_MMIX_PUSHJ_STUBBABLE
1789 These are relocations for the PUSHJ instruction.
1790 @end deffn
1791 @deffn {} BFD_RELOC_MMIX_JMP
1792 @deffnx {} BFD_RELOC_MMIX_JMP_1
1793 @deffnx {} BFD_RELOC_MMIX_JMP_2
1794 @deffnx {} BFD_RELOC_MMIX_JMP_3
1795 These are relocations for the JMP instruction.
1796 @end deffn
1797 @deffn {} BFD_RELOC_MMIX_ADDR19
1798 This is a relocation for a relative address as in a GETA instruction or
1799 a branch.
1800 @end deffn
1801 @deffn {} BFD_RELOC_MMIX_ADDR27
1802 This is a relocation for a relative address as in a JMP instruction.
1803 @end deffn
1804 @deffn {} BFD_RELOC_MMIX_REG_OR_BYTE
1805 This is a relocation for an instruction field that may be a general
1806 register or a value 0..255.
1807 @end deffn
1808 @deffn {} BFD_RELOC_MMIX_REG
1809 This is a relocation for an instruction field that may be a general
1810 register.
1811 @end deffn
1812 @deffn {} BFD_RELOC_MMIX_BASE_PLUS_OFFSET
1813 This is a relocation for two instruction fields holding a register and
1814 an offset, the equivalent of the relocation.
1815 @end deffn
1816 @deffn {} BFD_RELOC_MMIX_LOCAL
1817 This relocation is an assertion that the expression is not allocated as
1818 a global register.  It does not modify contents.
1819 @end deffn
1820 @deffn {} BFD_RELOC_AVR_7_PCREL
1821 This is a 16 bit reloc for the AVR that stores 8 bit pc relative
1822 short offset into 7 bits.
1823 @end deffn
1824 @deffn {} BFD_RELOC_AVR_13_PCREL
1825 This is a 16 bit reloc for the AVR that stores 13 bit pc relative
1826 short offset into 12 bits.
1827 @end deffn
1828 @deffn {} BFD_RELOC_AVR_16_PM
1829 This is a 16 bit reloc for the AVR that stores 17 bit value (usually
1830 program memory address) into 16 bits.
1831 @end deffn
1832 @deffn {} BFD_RELOC_AVR_LO8_LDI
1833 This is a 16 bit reloc for the AVR that stores 8 bit value (usually
1834 data memory address) into 8 bit immediate value of LDI insn.
1835 @end deffn
1836 @deffn {} BFD_RELOC_AVR_HI8_LDI
1837 This is a 16 bit reloc for the AVR that stores 8 bit value (high 8 bit
1838 of data memory address) into 8 bit immediate value of LDI insn.
1839 @end deffn
1840 @deffn {} BFD_RELOC_AVR_HH8_LDI
1841 This is a 16 bit reloc for the AVR that stores 8 bit value (most high 8 bit
1842 of program memory address) into 8 bit immediate value of LDI insn.
1843 @end deffn
1844 @deffn {} BFD_RELOC_AVR_MS8_LDI
1845 This is a 16 bit reloc for the AVR that stores 8 bit value (most high 8 bit
1846 of 32 bit value) into 8 bit immediate value of LDI insn.
1847 @end deffn
1848 @deffn {} BFD_RELOC_AVR_LO8_LDI_NEG
1849 This is a 16 bit reloc for the AVR that stores negated 8 bit value
1850 (usually data memory address) into 8 bit immediate value of SUBI insn.
1851 @end deffn
1852 @deffn {} BFD_RELOC_AVR_HI8_LDI_NEG
1853 This is a 16 bit reloc for the AVR that stores negated 8 bit value
1854 (high 8 bit of data memory address) into 8 bit immediate value of
1855 SUBI insn.
1856 @end deffn
1857 @deffn {} BFD_RELOC_AVR_HH8_LDI_NEG
1858 This is a 16 bit reloc for the AVR that stores negated 8 bit value
1859 (most high 8 bit of program memory address) into 8 bit immediate value
1860 of LDI or SUBI insn.
1861 @end deffn
1862 @deffn {} BFD_RELOC_AVR_MS8_LDI_NEG
1863 This is a 16 bit reloc for the AVR that stores negated 8 bit value (msb
1864 of 32 bit value) into 8 bit immediate value of LDI insn.
1865 @end deffn
1866 @deffn {} BFD_RELOC_AVR_LO8_LDI_PM
1867 This is a 16 bit reloc for the AVR that stores 8 bit value (usually
1868 command address) into 8 bit immediate value of LDI insn.
1869 @end deffn
1870 @deffn {} BFD_RELOC_AVR_LO8_LDI_GS
1871 This is a 16 bit reloc for the AVR that stores 8 bit value 
1872 (command address) into 8 bit immediate value of LDI insn. If the address
1873 is beyond the 128k boundary, the linker inserts a jump stub for this reloc
1874 in the lower 128k.
1875 @end deffn
1876 @deffn {} BFD_RELOC_AVR_HI8_LDI_PM
1877 This is a 16 bit reloc for the AVR that stores 8 bit value (high 8 bit
1878 of command address) into 8 bit immediate value of LDI insn.
1879 @end deffn
1880 @deffn {} BFD_RELOC_AVR_HI8_LDI_GS
1881 This is a 16 bit reloc for the AVR that stores 8 bit value (high 8 bit
1882 of command address) into 8 bit immediate value of LDI insn.  If the address
1883 is beyond the 128k boundary, the linker inserts a jump stub for this reloc
1884 below 128k.
1885 @end deffn
1886 @deffn {} BFD_RELOC_AVR_HH8_LDI_PM
1887 This is a 16 bit reloc for the AVR that stores 8 bit value (most high 8 bit
1888 of command address) into 8 bit immediate value of LDI insn.
1889 @end deffn
1890 @deffn {} BFD_RELOC_AVR_LO8_LDI_PM_NEG
1891 This is a 16 bit reloc for the AVR that stores negated 8 bit value
1892 (usually command address) into 8 bit immediate value of SUBI insn.
1893 @end deffn
1894 @deffn {} BFD_RELOC_AVR_HI8_LDI_PM_NEG
1895 This is a 16 bit reloc for the AVR that stores negated 8 bit value
1896 (high 8 bit of 16 bit command address) into 8 bit immediate value
1897 of SUBI insn.
1898 @end deffn
1899 @deffn {} BFD_RELOC_AVR_HH8_LDI_PM_NEG
1900 This is a 16 bit reloc for the AVR that stores negated 8 bit value
1901 (high 6 bit of 22 bit command address) into 8 bit immediate
1902 value of SUBI insn.
1903 @end deffn
1904 @deffn {} BFD_RELOC_AVR_CALL
1905 This is a 32 bit reloc for the AVR that stores 23 bit value
1906 into 22 bits.
1907 @end deffn
1908 @deffn {} BFD_RELOC_AVR_LDI
1909 This is a 16 bit reloc for the AVR that stores all needed bits
1910 for absolute addressing with ldi with overflow check to linktime
1911 @end deffn
1912 @deffn {} BFD_RELOC_AVR_6
1913 This is a 6 bit reloc for the AVR that stores offset for ldd/std
1914 instructions
1915 @end deffn
1916 @deffn {} BFD_RELOC_AVR_6_ADIW
1917 This is a 6 bit reloc for the AVR that stores offset for adiw/sbiw
1918 instructions
1919 @end deffn
1920 @deffn {} BFD_RELOC_390_12
1921 Direct 12 bit.
1922 @end deffn
1923 @deffn {} BFD_RELOC_390_GOT12
1924 12 bit GOT offset.
1925 @end deffn
1926 @deffn {} BFD_RELOC_390_PLT32
1927 32 bit PC relative PLT address.
1928 @end deffn
1929 @deffn {} BFD_RELOC_390_COPY
1930 Copy symbol at runtime.
1931 @end deffn
1932 @deffn {} BFD_RELOC_390_GLOB_DAT
1933 Create GOT entry.
1934 @end deffn
1935 @deffn {} BFD_RELOC_390_JMP_SLOT
1936 Create PLT entry.
1937 @end deffn
1938 @deffn {} BFD_RELOC_390_RELATIVE
1939 Adjust by program base.
1940 @end deffn
1941 @deffn {} BFD_RELOC_390_GOTPC
1942 32 bit PC relative offset to GOT.
1943 @end deffn
1944 @deffn {} BFD_RELOC_390_GOT16
1945 16 bit GOT offset.
1946 @end deffn
1947 @deffn {} BFD_RELOC_390_PC16DBL
1948 PC relative 16 bit shifted by 1.
1949 @end deffn
1950 @deffn {} BFD_RELOC_390_PLT16DBL
1951 16 bit PC rel. PLT shifted by 1.
1952 @end deffn
1953 @deffn {} BFD_RELOC_390_PC32DBL
1954 PC relative 32 bit shifted by 1.
1955 @end deffn
1956 @deffn {} BFD_RELOC_390_PLT32DBL
1957 32 bit PC rel. PLT shifted by 1.
1958 @end deffn
1959 @deffn {} BFD_RELOC_390_GOTPCDBL
1960 32 bit PC rel. GOT shifted by 1.
1961 @end deffn
1962 @deffn {} BFD_RELOC_390_GOT64
1963 64 bit GOT offset.
1964 @end deffn
1965 @deffn {} BFD_RELOC_390_PLT64
1966 64 bit PC relative PLT address.
1967 @end deffn
1968 @deffn {} BFD_RELOC_390_GOTENT
1969 32 bit rel. offset to GOT entry.
1970 @end deffn
1971 @deffn {} BFD_RELOC_390_GOTOFF64
1972 64 bit offset to GOT.
1973 @end deffn
1974 @deffn {} BFD_RELOC_390_GOTPLT12
1975 12-bit offset to symbol-entry within GOT, with PLT handling.
1976 @end deffn
1977 @deffn {} BFD_RELOC_390_GOTPLT16
1978 16-bit offset to symbol-entry within GOT, with PLT handling.
1979 @end deffn
1980 @deffn {} BFD_RELOC_390_GOTPLT32
1981 32-bit offset to symbol-entry within GOT, with PLT handling.
1982 @end deffn
1983 @deffn {} BFD_RELOC_390_GOTPLT64
1984 64-bit offset to symbol-entry within GOT, with PLT handling.
1985 @end deffn
1986 @deffn {} BFD_RELOC_390_GOTPLTENT
1987 32-bit rel. offset to symbol-entry within GOT, with PLT handling.
1988 @end deffn
1989 @deffn {} BFD_RELOC_390_PLTOFF16
1990 16-bit rel. offset from the GOT to a PLT entry.
1991 @end deffn
1992 @deffn {} BFD_RELOC_390_PLTOFF32
1993 32-bit rel. offset from the GOT to a PLT entry.
1994 @end deffn
1995 @deffn {} BFD_RELOC_390_PLTOFF64
1996 64-bit rel. offset from the GOT to a PLT entry.
1997 @end deffn
1998 @deffn {} BFD_RELOC_390_TLS_LOAD
1999 @deffnx {} BFD_RELOC_390_TLS_GDCALL
2000 @deffnx {} BFD_RELOC_390_TLS_LDCALL
2001 @deffnx {} BFD_RELOC_390_TLS_GD32
2002 @deffnx {} BFD_RELOC_390_TLS_GD64
2003 @deffnx {} BFD_RELOC_390_TLS_GOTIE12
2004 @deffnx {} BFD_RELOC_390_TLS_GOTIE32
2005 @deffnx {} BFD_RELOC_390_TLS_GOTIE64
2006 @deffnx {} BFD_RELOC_390_TLS_LDM32
2007 @deffnx {} BFD_RELOC_390_TLS_LDM64
2008 @deffnx {} BFD_RELOC_390_TLS_IE32
2009 @deffnx {} BFD_RELOC_390_TLS_IE64
2010 @deffnx {} BFD_RELOC_390_TLS_IEENT
2011 @deffnx {} BFD_RELOC_390_TLS_LE32
2012 @deffnx {} BFD_RELOC_390_TLS_LE64
2013 @deffnx {} BFD_RELOC_390_TLS_LDO32
2014 @deffnx {} BFD_RELOC_390_TLS_LDO64
2015 @deffnx {} BFD_RELOC_390_TLS_DTPMOD
2016 @deffnx {} BFD_RELOC_390_TLS_DTPOFF
2017 @deffnx {} BFD_RELOC_390_TLS_TPOFF
2018 s390 tls relocations.
2019 @end deffn
2020 @deffn {} BFD_RELOC_390_20
2021 @deffnx {} BFD_RELOC_390_GOT20
2022 @deffnx {} BFD_RELOC_390_GOTPLT20
2023 @deffnx {} BFD_RELOC_390_TLS_GOTIE20
2024 Long displacement extension.
2025 @end deffn
2026 @deffn {} BFD_RELOC_SCORE_DUMMY1
2027 Score relocations
2028 @end deffn
2029 @deffn {} BFD_RELOC_SCORE_GPREL15
2030 Low 16 bit for load/store
2031 @end deffn
2032 @deffn {} BFD_RELOC_SCORE_DUMMY2
2033 @deffnx {} BFD_RELOC_SCORE_JMP
2034 This is a 24-bit reloc with the right 1 bit assumed to be 0
2035 @end deffn
2036 @deffn {} BFD_RELOC_SCORE_BRANCH
2037 This is a 19-bit reloc with the right 1 bit assumed to be 0
2038 @end deffn
2039 @deffn {} BFD_RELOC_SCORE16_JMP
2040 This is a 11-bit reloc with the right 1 bit assumed to be 0
2041 @end deffn
2042 @deffn {} BFD_RELOC_SCORE16_BRANCH
2043 This is a 8-bit reloc with the right 1 bit assumed to be 0
2044 @end deffn
2045 @deffn {} BFD_RELOC_SCORE_GOT15
2046 @deffnx {} BFD_RELOC_SCORE_GOT_LO16
2047 @deffnx {} BFD_RELOC_SCORE_CALL15
2048 @deffnx {} BFD_RELOC_SCORE_DUMMY_HI16
2049 Undocumented Score relocs
2050 @end deffn
2051 @deffn {} BFD_RELOC_IP2K_FR9
2052 Scenix IP2K - 9-bit register number / data address
2053 @end deffn
2054 @deffn {} BFD_RELOC_IP2K_BANK
2055 Scenix IP2K - 4-bit register/data bank number
2056 @end deffn
2057 @deffn {} BFD_RELOC_IP2K_ADDR16CJP
2058 Scenix IP2K - low 13 bits of instruction word address
2059 @end deffn
2060 @deffn {} BFD_RELOC_IP2K_PAGE3
2061 Scenix IP2K - high 3 bits of instruction word address
2062 @end deffn
2063 @deffn {} BFD_RELOC_IP2K_LO8DATA
2064 @deffnx {} BFD_RELOC_IP2K_HI8DATA
2065 @deffnx {} BFD_RELOC_IP2K_EX8DATA
2066 Scenix IP2K - ext/low/high 8 bits of data address
2067 @end deffn
2068 @deffn {} BFD_RELOC_IP2K_LO8INSN
2069 @deffnx {} BFD_RELOC_IP2K_HI8INSN
2070 Scenix IP2K - low/high 8 bits of instruction word address
2071 @end deffn
2072 @deffn {} BFD_RELOC_IP2K_PC_SKIP
2073 Scenix IP2K - even/odd PC modifier to modify snb pcl.0
2074 @end deffn
2075 @deffn {} BFD_RELOC_IP2K_TEXT
2076 Scenix IP2K - 16 bit word address in text section.
2077 @end deffn
2078 @deffn {} BFD_RELOC_IP2K_FR_OFFSET
2079 Scenix IP2K - 7-bit sp or dp offset
2080 @end deffn
2081 @deffn {} BFD_RELOC_VPE4KMATH_DATA
2082 @deffnx {} BFD_RELOC_VPE4KMATH_INSN
2083 Scenix VPE4K coprocessor - data/insn-space addressing
2084 @end deffn
2085 @deffn {} BFD_RELOC_VTABLE_INHERIT
2086 @deffnx {} BFD_RELOC_VTABLE_ENTRY
2087 These two relocations are used by the linker to determine which of
2088 the entries in a C++ virtual function table are actually used.  When
2089 the --gc-sections option is given, the linker will zero out the entries
2090 that are not used, so that the code for those functions need not be
2091 included in the output.
2093 VTABLE_INHERIT is a zero-space relocation used to describe to the
2094 linker the inheritance tree of a C++ virtual function table.  The
2095 relocation's symbol should be the parent class' vtable, and the
2096 relocation should be located at the child vtable.
2098 VTABLE_ENTRY is a zero-space relocation that describes the use of a
2099 virtual function table entry.  The reloc's symbol should refer to the
2100 table of the class mentioned in the code.  Off of that base, an offset
2101 describes the entry that is being used.  For Rela hosts, this offset
2102 is stored in the reloc's addend.  For Rel hosts, we are forced to put
2103 this offset in the reloc's section offset.
2104 @end deffn
2105 @deffn {} BFD_RELOC_IA64_IMM14
2106 @deffnx {} BFD_RELOC_IA64_IMM22
2107 @deffnx {} BFD_RELOC_IA64_IMM64
2108 @deffnx {} BFD_RELOC_IA64_DIR32MSB
2109 @deffnx {} BFD_RELOC_IA64_DIR32LSB
2110 @deffnx {} BFD_RELOC_IA64_DIR64MSB
2111 @deffnx {} BFD_RELOC_IA64_DIR64LSB
2112 @deffnx {} BFD_RELOC_IA64_GPREL22
2113 @deffnx {} BFD_RELOC_IA64_GPREL64I
2114 @deffnx {} BFD_RELOC_IA64_GPREL32MSB
2115 @deffnx {} BFD_RELOC_IA64_GPREL32LSB
2116 @deffnx {} BFD_RELOC_IA64_GPREL64MSB
2117 @deffnx {} BFD_RELOC_IA64_GPREL64LSB
2118 @deffnx {} BFD_RELOC_IA64_LTOFF22
2119 @deffnx {} BFD_RELOC_IA64_LTOFF64I
2120 @deffnx {} BFD_RELOC_IA64_PLTOFF22
2121 @deffnx {} BFD_RELOC_IA64_PLTOFF64I
2122 @deffnx {} BFD_RELOC_IA64_PLTOFF64MSB
2123 @deffnx {} BFD_RELOC_IA64_PLTOFF64LSB
2124 @deffnx {} BFD_RELOC_IA64_FPTR64I
2125 @deffnx {} BFD_RELOC_IA64_FPTR32MSB
2126 @deffnx {} BFD_RELOC_IA64_FPTR32LSB
2127 @deffnx {} BFD_RELOC_IA64_FPTR64MSB
2128 @deffnx {} BFD_RELOC_IA64_FPTR64LSB
2129 @deffnx {} BFD_RELOC_IA64_PCREL21B
2130 @deffnx {} BFD_RELOC_IA64_PCREL21BI
2131 @deffnx {} BFD_RELOC_IA64_PCREL21M
2132 @deffnx {} BFD_RELOC_IA64_PCREL21F
2133 @deffnx {} BFD_RELOC_IA64_PCREL22
2134 @deffnx {} BFD_RELOC_IA64_PCREL60B
2135 @deffnx {} BFD_RELOC_IA64_PCREL64I
2136 @deffnx {} BFD_RELOC_IA64_PCREL32MSB
2137 @deffnx {} BFD_RELOC_IA64_PCREL32LSB
2138 @deffnx {} BFD_RELOC_IA64_PCREL64MSB
2139 @deffnx {} BFD_RELOC_IA64_PCREL64LSB
2140 @deffnx {} BFD_RELOC_IA64_LTOFF_FPTR22
2141 @deffnx {} BFD_RELOC_IA64_LTOFF_FPTR64I
2142 @deffnx {} BFD_RELOC_IA64_LTOFF_FPTR32MSB
2143 @deffnx {} BFD_RELOC_IA64_LTOFF_FPTR32LSB
2144 @deffnx {} BFD_RELOC_IA64_LTOFF_FPTR64MSB
2145 @deffnx {} BFD_RELOC_IA64_LTOFF_FPTR64LSB
2146 @deffnx {} BFD_RELOC_IA64_SEGREL32MSB
2147 @deffnx {} BFD_RELOC_IA64_SEGREL32LSB
2148 @deffnx {} BFD_RELOC_IA64_SEGREL64MSB
2149 @deffnx {} BFD_RELOC_IA64_SEGREL64LSB
2150 @deffnx {} BFD_RELOC_IA64_SECREL32MSB
2151 @deffnx {} BFD_RELOC_IA64_SECREL32LSB
2152 @deffnx {} BFD_RELOC_IA64_SECREL64MSB
2153 @deffnx {} BFD_RELOC_IA64_SECREL64LSB
2154 @deffnx {} BFD_RELOC_IA64_REL32MSB
2155 @deffnx {} BFD_RELOC_IA64_REL32LSB
2156 @deffnx {} BFD_RELOC_IA64_REL64MSB
2157 @deffnx {} BFD_RELOC_IA64_REL64LSB
2158 @deffnx {} BFD_RELOC_IA64_LTV32MSB
2159 @deffnx {} BFD_RELOC_IA64_LTV32LSB
2160 @deffnx {} BFD_RELOC_IA64_LTV64MSB
2161 @deffnx {} BFD_RELOC_IA64_LTV64LSB
2162 @deffnx {} BFD_RELOC_IA64_IPLTMSB
2163 @deffnx {} BFD_RELOC_IA64_IPLTLSB
2164 @deffnx {} BFD_RELOC_IA64_COPY
2165 @deffnx {} BFD_RELOC_IA64_LTOFF22X
2166 @deffnx {} BFD_RELOC_IA64_LDXMOV
2167 @deffnx {} BFD_RELOC_IA64_TPREL14
2168 @deffnx {} BFD_RELOC_IA64_TPREL22
2169 @deffnx {} BFD_RELOC_IA64_TPREL64I
2170 @deffnx {} BFD_RELOC_IA64_TPREL64MSB
2171 @deffnx {} BFD_RELOC_IA64_TPREL64LSB
2172 @deffnx {} BFD_RELOC_IA64_LTOFF_TPREL22
2173 @deffnx {} BFD_RELOC_IA64_DTPMOD64MSB
2174 @deffnx {} BFD_RELOC_IA64_DTPMOD64LSB
2175 @deffnx {} BFD_RELOC_IA64_LTOFF_DTPMOD22
2176 @deffnx {} BFD_RELOC_IA64_DTPREL14
2177 @deffnx {} BFD_RELOC_IA64_DTPREL22
2178 @deffnx {} BFD_RELOC_IA64_DTPREL64I
2179 @deffnx {} BFD_RELOC_IA64_DTPREL32MSB
2180 @deffnx {} BFD_RELOC_IA64_DTPREL32LSB
2181 @deffnx {} BFD_RELOC_IA64_DTPREL64MSB
2182 @deffnx {} BFD_RELOC_IA64_DTPREL64LSB
2183 @deffnx {} BFD_RELOC_IA64_LTOFF_DTPREL22
2184 Intel IA64 Relocations.
2185 @end deffn
2186 @deffn {} BFD_RELOC_M68HC11_HI8
2187 Motorola 68HC11 reloc.
2188 This is the 8 bit high part of an absolute address.
2189 @end deffn
2190 @deffn {} BFD_RELOC_M68HC11_LO8
2191 Motorola 68HC11 reloc.
2192 This is the 8 bit low part of an absolute address.
2193 @end deffn
2194 @deffn {} BFD_RELOC_M68HC11_3B
2195 Motorola 68HC11 reloc.
2196 This is the 3 bit of a value.
2197 @end deffn
2198 @deffn {} BFD_RELOC_M68HC11_RL_JUMP
2199 Motorola 68HC11 reloc.
2200 This reloc marks the beginning of a jump/call instruction.
2201 It is used for linker relaxation to correctly identify beginning
2202 of instruction and change some branches to use PC-relative
2203 addressing mode.
2204 @end deffn
2205 @deffn {} BFD_RELOC_M68HC11_RL_GROUP
2206 Motorola 68HC11 reloc.
2207 This reloc marks a group of several instructions that gcc generates
2208 and for which the linker relaxation pass can modify and/or remove
2209 some of them.
2210 @end deffn
2211 @deffn {} BFD_RELOC_M68HC11_LO16
2212 Motorola 68HC11 reloc.
2213 This is the 16-bit lower part of an address.  It is used for 'call'
2214 instruction to specify the symbol address without any special
2215 transformation (due to memory bank window).
2216 @end deffn
2217 @deffn {} BFD_RELOC_M68HC11_PAGE
2218 Motorola 68HC11 reloc.
2219 This is a 8-bit reloc that specifies the page number of an address.
2220 It is used by 'call' instruction to specify the page number of
2221 the symbol.
2222 @end deffn
2223 @deffn {} BFD_RELOC_M68HC11_24
2224 Motorola 68HC11 reloc.
2225 This is a 24-bit reloc that represents the address with a 16-bit
2226 value and a 8-bit page number.  The symbol address is transformed
2227 to follow the 16K memory bank of 68HC12 (seen as mapped in the window).
2228 @end deffn
2229 @deffn {} BFD_RELOC_M68HC12_5B
2230 Motorola 68HC12 reloc.
2231 This is the 5 bits of a value.
2232 @end deffn
2233 @deffn {} BFD_RELOC_16C_NUM08
2234 @deffnx {} BFD_RELOC_16C_NUM08_C
2235 @deffnx {} BFD_RELOC_16C_NUM16
2236 @deffnx {} BFD_RELOC_16C_NUM16_C
2237 @deffnx {} BFD_RELOC_16C_NUM32
2238 @deffnx {} BFD_RELOC_16C_NUM32_C
2239 @deffnx {} BFD_RELOC_16C_DISP04
2240 @deffnx {} BFD_RELOC_16C_DISP04_C
2241 @deffnx {} BFD_RELOC_16C_DISP08
2242 @deffnx {} BFD_RELOC_16C_DISP08_C
2243 @deffnx {} BFD_RELOC_16C_DISP16
2244 @deffnx {} BFD_RELOC_16C_DISP16_C
2245 @deffnx {} BFD_RELOC_16C_DISP24
2246 @deffnx {} BFD_RELOC_16C_DISP24_C
2247 @deffnx {} BFD_RELOC_16C_DISP24a
2248 @deffnx {} BFD_RELOC_16C_DISP24a_C
2249 @deffnx {} BFD_RELOC_16C_REG04
2250 @deffnx {} BFD_RELOC_16C_REG04_C
2251 @deffnx {} BFD_RELOC_16C_REG04a
2252 @deffnx {} BFD_RELOC_16C_REG04a_C
2253 @deffnx {} BFD_RELOC_16C_REG14
2254 @deffnx {} BFD_RELOC_16C_REG14_C
2255 @deffnx {} BFD_RELOC_16C_REG16
2256 @deffnx {} BFD_RELOC_16C_REG16_C
2257 @deffnx {} BFD_RELOC_16C_REG20
2258 @deffnx {} BFD_RELOC_16C_REG20_C
2259 @deffnx {} BFD_RELOC_16C_ABS20
2260 @deffnx {} BFD_RELOC_16C_ABS20_C
2261 @deffnx {} BFD_RELOC_16C_ABS24
2262 @deffnx {} BFD_RELOC_16C_ABS24_C
2263 @deffnx {} BFD_RELOC_16C_IMM04
2264 @deffnx {} BFD_RELOC_16C_IMM04_C
2265 @deffnx {} BFD_RELOC_16C_IMM16
2266 @deffnx {} BFD_RELOC_16C_IMM16_C
2267 @deffnx {} BFD_RELOC_16C_IMM20
2268 @deffnx {} BFD_RELOC_16C_IMM20_C
2269 @deffnx {} BFD_RELOC_16C_IMM24
2270 @deffnx {} BFD_RELOC_16C_IMM24_C
2271 @deffnx {} BFD_RELOC_16C_IMM32
2272 @deffnx {} BFD_RELOC_16C_IMM32_C
2273 NS CR16C Relocations.
2274 @end deffn
2275 @deffn {} BFD_RELOC_CR16_NUM8
2276 @deffnx {} BFD_RELOC_CR16_NUM16
2277 @deffnx {} BFD_RELOC_CR16_NUM32
2278 @deffnx {} BFD_RELOC_CR16_NUM32a
2279 @deffnx {} BFD_RELOC_CR16_REGREL0
2280 @deffnx {} BFD_RELOC_CR16_REGREL4
2281 @deffnx {} BFD_RELOC_CR16_REGREL4a
2282 @deffnx {} BFD_RELOC_CR16_REGREL14
2283 @deffnx {} BFD_RELOC_CR16_REGREL14a
2284 @deffnx {} BFD_RELOC_CR16_REGREL16
2285 @deffnx {} BFD_RELOC_CR16_REGREL20
2286 @deffnx {} BFD_RELOC_CR16_REGREL20a
2287 @deffnx {} BFD_RELOC_CR16_ABS20
2288 @deffnx {} BFD_RELOC_CR16_ABS24
2289 @deffnx {} BFD_RELOC_CR16_IMM4
2290 @deffnx {} BFD_RELOC_CR16_IMM8
2291 @deffnx {} BFD_RELOC_CR16_IMM16
2292 @deffnx {} BFD_RELOC_CR16_IMM20
2293 @deffnx {} BFD_RELOC_CR16_IMM24
2294 @deffnx {} BFD_RELOC_CR16_IMM32
2295 @deffnx {} BFD_RELOC_CR16_IMM32a
2296 @deffnx {} BFD_RELOC_CR16_DISP4
2297 @deffnx {} BFD_RELOC_CR16_DISP8
2298 @deffnx {} BFD_RELOC_CR16_DISP16
2299 @deffnx {} BFD_RELOC_CR16_DISP20
2300 @deffnx {} BFD_RELOC_CR16_DISP24
2301 @deffnx {} BFD_RELOC_CR16_DISP24a
2302 NS CR16 Relocations.
2303 @end deffn
2304 @deffn {} BFD_RELOC_CRX_REL4
2305 @deffnx {} BFD_RELOC_CRX_REL8
2306 @deffnx {} BFD_RELOC_CRX_REL8_CMP
2307 @deffnx {} BFD_RELOC_CRX_REL16
2308 @deffnx {} BFD_RELOC_CRX_REL24
2309 @deffnx {} BFD_RELOC_CRX_REL32
2310 @deffnx {} BFD_RELOC_CRX_REGREL12
2311 @deffnx {} BFD_RELOC_CRX_REGREL22
2312 @deffnx {} BFD_RELOC_CRX_REGREL28
2313 @deffnx {} BFD_RELOC_CRX_REGREL32
2314 @deffnx {} BFD_RELOC_CRX_ABS16
2315 @deffnx {} BFD_RELOC_CRX_ABS32
2316 @deffnx {} BFD_RELOC_CRX_NUM8
2317 @deffnx {} BFD_RELOC_CRX_NUM16
2318 @deffnx {} BFD_RELOC_CRX_NUM32
2319 @deffnx {} BFD_RELOC_CRX_IMM16
2320 @deffnx {} BFD_RELOC_CRX_IMM32
2321 @deffnx {} BFD_RELOC_CRX_SWITCH8
2322 @deffnx {} BFD_RELOC_CRX_SWITCH16
2323 @deffnx {} BFD_RELOC_CRX_SWITCH32
2324 NS CRX Relocations.
2325 @end deffn
2326 @deffn {} BFD_RELOC_CRIS_BDISP8
2327 @deffnx {} BFD_RELOC_CRIS_UNSIGNED_5
2328 @deffnx {} BFD_RELOC_CRIS_SIGNED_6
2329 @deffnx {} BFD_RELOC_CRIS_UNSIGNED_6
2330 @deffnx {} BFD_RELOC_CRIS_SIGNED_8
2331 @deffnx {} BFD_RELOC_CRIS_UNSIGNED_8
2332 @deffnx {} BFD_RELOC_CRIS_SIGNED_16
2333 @deffnx {} BFD_RELOC_CRIS_UNSIGNED_16
2334 @deffnx {} BFD_RELOC_CRIS_LAPCQ_OFFSET
2335 @deffnx {} BFD_RELOC_CRIS_UNSIGNED_4
2336 These relocs are only used within the CRIS assembler.  They are not
2337 (at present) written to any object files.
2338 @end deffn
2339 @deffn {} BFD_RELOC_CRIS_COPY
2340 @deffnx {} BFD_RELOC_CRIS_GLOB_DAT
2341 @deffnx {} BFD_RELOC_CRIS_JUMP_SLOT
2342 @deffnx {} BFD_RELOC_CRIS_RELATIVE
2343 Relocs used in ELF shared libraries for CRIS.
2344 @end deffn
2345 @deffn {} BFD_RELOC_CRIS_32_GOT
2346 32-bit offset to symbol-entry within GOT.
2347 @end deffn
2348 @deffn {} BFD_RELOC_CRIS_16_GOT
2349 16-bit offset to symbol-entry within GOT.
2350 @end deffn
2351 @deffn {} BFD_RELOC_CRIS_32_GOTPLT
2352 32-bit offset to symbol-entry within GOT, with PLT handling.
2353 @end deffn
2354 @deffn {} BFD_RELOC_CRIS_16_GOTPLT
2355 16-bit offset to symbol-entry within GOT, with PLT handling.
2356 @end deffn
2357 @deffn {} BFD_RELOC_CRIS_32_GOTREL
2358 32-bit offset to symbol, relative to GOT.
2359 @end deffn
2360 @deffn {} BFD_RELOC_CRIS_32_PLT_GOTREL
2361 32-bit offset to symbol with PLT entry, relative to GOT.
2362 @end deffn
2363 @deffn {} BFD_RELOC_CRIS_32_PLT_PCREL
2364 32-bit offset to symbol with PLT entry, relative to this relocation.
2365 @end deffn
2366 @deffn {} BFD_RELOC_860_COPY
2367 @deffnx {} BFD_RELOC_860_GLOB_DAT
2368 @deffnx {} BFD_RELOC_860_JUMP_SLOT
2369 @deffnx {} BFD_RELOC_860_RELATIVE
2370 @deffnx {} BFD_RELOC_860_PC26
2371 @deffnx {} BFD_RELOC_860_PLT26
2372 @deffnx {} BFD_RELOC_860_PC16
2373 @deffnx {} BFD_RELOC_860_LOW0
2374 @deffnx {} BFD_RELOC_860_SPLIT0
2375 @deffnx {} BFD_RELOC_860_LOW1
2376 @deffnx {} BFD_RELOC_860_SPLIT1
2377 @deffnx {} BFD_RELOC_860_LOW2
2378 @deffnx {} BFD_RELOC_860_SPLIT2
2379 @deffnx {} BFD_RELOC_860_LOW3
2380 @deffnx {} BFD_RELOC_860_LOGOT0
2381 @deffnx {} BFD_RELOC_860_SPGOT0
2382 @deffnx {} BFD_RELOC_860_LOGOT1
2383 @deffnx {} BFD_RELOC_860_SPGOT1
2384 @deffnx {} BFD_RELOC_860_LOGOTOFF0
2385 @deffnx {} BFD_RELOC_860_SPGOTOFF0
2386 @deffnx {} BFD_RELOC_860_LOGOTOFF1
2387 @deffnx {} BFD_RELOC_860_SPGOTOFF1
2388 @deffnx {} BFD_RELOC_860_LOGOTOFF2
2389 @deffnx {} BFD_RELOC_860_LOGOTOFF3
2390 @deffnx {} BFD_RELOC_860_LOPC
2391 @deffnx {} BFD_RELOC_860_HIGHADJ
2392 @deffnx {} BFD_RELOC_860_HAGOT
2393 @deffnx {} BFD_RELOC_860_HAGOTOFF
2394 @deffnx {} BFD_RELOC_860_HAPC
2395 @deffnx {} BFD_RELOC_860_HIGH
2396 @deffnx {} BFD_RELOC_860_HIGOT
2397 @deffnx {} BFD_RELOC_860_HIGOTOFF
2398 Intel i860 Relocations.
2399 @end deffn
2400 @deffn {} BFD_RELOC_OPENRISC_ABS_26
2401 @deffnx {} BFD_RELOC_OPENRISC_REL_26
2402 OpenRISC Relocations.
2403 @end deffn
2404 @deffn {} BFD_RELOC_H8_DIR16A8
2405 @deffnx {} BFD_RELOC_H8_DIR16R8
2406 @deffnx {} BFD_RELOC_H8_DIR24A8
2407 @deffnx {} BFD_RELOC_H8_DIR24R8
2408 @deffnx {} BFD_RELOC_H8_DIR32A16
2409 H8 elf Relocations.
2410 @end deffn
2411 @deffn {} BFD_RELOC_XSTORMY16_REL_12
2412 @deffnx {} BFD_RELOC_XSTORMY16_12
2413 @deffnx {} BFD_RELOC_XSTORMY16_24
2414 @deffnx {} BFD_RELOC_XSTORMY16_FPTR16
2415 Sony Xstormy16 Relocations.
2416 @end deffn
2417 @deffn {} BFD_RELOC_RELC
2418 Self-describing complex relocations.
2419 @end deffn
2420 @deffn {} BFD_RELOC_XC16X_PAG
2421 @deffnx {} BFD_RELOC_XC16X_POF
2422 @deffnx {} BFD_RELOC_XC16X_SEG
2423 @deffnx {} BFD_RELOC_XC16X_SOF
2424 Infineon Relocations.
2425 @end deffn
2426 @deffn {} BFD_RELOC_VAX_GLOB_DAT
2427 @deffnx {} BFD_RELOC_VAX_JMP_SLOT
2428 @deffnx {} BFD_RELOC_VAX_RELATIVE
2429 Relocations used by VAX ELF.
2430 @end deffn
2431 @deffn {} BFD_RELOC_MT_PC16
2432 Morpho MT - 16 bit immediate relocation.
2433 @end deffn
2434 @deffn {} BFD_RELOC_MT_HI16
2435 Morpho MT - Hi 16 bits of an address.
2436 @end deffn
2437 @deffn {} BFD_RELOC_MT_LO16
2438 Morpho MT - Low 16 bits of an address.
2439 @end deffn
2440 @deffn {} BFD_RELOC_MT_GNU_VTINHERIT
2441 Morpho MT - Used to tell the linker which vtable entries are used.
2442 @end deffn
2443 @deffn {} BFD_RELOC_MT_GNU_VTENTRY
2444 Morpho MT - Used to tell the linker which vtable entries are used.
2445 @end deffn
2446 @deffn {} BFD_RELOC_MT_PCINSN8
2447 Morpho MT - 8 bit immediate relocation.
2448 @end deffn
2449 @deffn {} BFD_RELOC_MSP430_10_PCREL
2450 @deffnx {} BFD_RELOC_MSP430_16_PCREL
2451 @deffnx {} BFD_RELOC_MSP430_16
2452 @deffnx {} BFD_RELOC_MSP430_16_PCREL_BYTE
2453 @deffnx {} BFD_RELOC_MSP430_16_BYTE
2454 @deffnx {} BFD_RELOC_MSP430_2X_PCREL
2455 @deffnx {} BFD_RELOC_MSP430_RL_PCREL
2456 msp430 specific relocation codes
2457 @end deffn
2458 @deffn {} BFD_RELOC_IQ2000_OFFSET_16
2459 @deffnx {} BFD_RELOC_IQ2000_OFFSET_21
2460 @deffnx {} BFD_RELOC_IQ2000_UHI16
2461 IQ2000 Relocations.
2462 @end deffn
2463 @deffn {} BFD_RELOC_XTENSA_RTLD
2464 Special Xtensa relocation used only by PLT entries in ELF shared
2465 objects to indicate that the runtime linker should set the value
2466 to one of its own internal functions or data structures.
2467 @end deffn
2468 @deffn {} BFD_RELOC_XTENSA_GLOB_DAT
2469 @deffnx {} BFD_RELOC_XTENSA_JMP_SLOT
2470 @deffnx {} BFD_RELOC_XTENSA_RELATIVE
2471 Xtensa relocations for ELF shared objects.
2472 @end deffn
2473 @deffn {} BFD_RELOC_XTENSA_PLT
2474 Xtensa relocation used in ELF object files for symbols that may require
2475 PLT entries.  Otherwise, this is just a generic 32-bit relocation.
2476 @end deffn
2477 @deffn {} BFD_RELOC_XTENSA_DIFF8
2478 @deffnx {} BFD_RELOC_XTENSA_DIFF16
2479 @deffnx {} BFD_RELOC_XTENSA_DIFF32
2480 Xtensa relocations to mark the difference of two local symbols.
2481 These are only needed to support linker relaxation and can be ignored
2482 when not relaxing.  The field is set to the value of the difference
2483 assuming no relaxation.  The relocation encodes the position of the
2484 first symbol so the linker can determine whether to adjust the field
2485 value.
2486 @end deffn
2487 @deffn {} BFD_RELOC_XTENSA_SLOT0_OP
2488 @deffnx {} BFD_RELOC_XTENSA_SLOT1_OP
2489 @deffnx {} BFD_RELOC_XTENSA_SLOT2_OP
2490 @deffnx {} BFD_RELOC_XTENSA_SLOT3_OP
2491 @deffnx {} BFD_RELOC_XTENSA_SLOT4_OP
2492 @deffnx {} BFD_RELOC_XTENSA_SLOT5_OP
2493 @deffnx {} BFD_RELOC_XTENSA_SLOT6_OP
2494 @deffnx {} BFD_RELOC_XTENSA_SLOT7_OP
2495 @deffnx {} BFD_RELOC_XTENSA_SLOT8_OP
2496 @deffnx {} BFD_RELOC_XTENSA_SLOT9_OP
2497 @deffnx {} BFD_RELOC_XTENSA_SLOT10_OP
2498 @deffnx {} BFD_RELOC_XTENSA_SLOT11_OP
2499 @deffnx {} BFD_RELOC_XTENSA_SLOT12_OP
2500 @deffnx {} BFD_RELOC_XTENSA_SLOT13_OP
2501 @deffnx {} BFD_RELOC_XTENSA_SLOT14_OP
2502 Generic Xtensa relocations for instruction operands.  Only the slot
2503 number is encoded in the relocation.  The relocation applies to the
2504 last PC-relative immediate operand, or if there are no PC-relative
2505 immediates, to the last immediate operand.
2506 @end deffn
2507 @deffn {} BFD_RELOC_XTENSA_SLOT0_ALT
2508 @deffnx {} BFD_RELOC_XTENSA_SLOT1_ALT
2509 @deffnx {} BFD_RELOC_XTENSA_SLOT2_ALT
2510 @deffnx {} BFD_RELOC_XTENSA_SLOT3_ALT
2511 @deffnx {} BFD_RELOC_XTENSA_SLOT4_ALT
2512 @deffnx {} BFD_RELOC_XTENSA_SLOT5_ALT
2513 @deffnx {} BFD_RELOC_XTENSA_SLOT6_ALT
2514 @deffnx {} BFD_RELOC_XTENSA_SLOT7_ALT
2515 @deffnx {} BFD_RELOC_XTENSA_SLOT8_ALT
2516 @deffnx {} BFD_RELOC_XTENSA_SLOT9_ALT
2517 @deffnx {} BFD_RELOC_XTENSA_SLOT10_ALT
2518 @deffnx {} BFD_RELOC_XTENSA_SLOT11_ALT
2519 @deffnx {} BFD_RELOC_XTENSA_SLOT12_ALT
2520 @deffnx {} BFD_RELOC_XTENSA_SLOT13_ALT
2521 @deffnx {} BFD_RELOC_XTENSA_SLOT14_ALT
2522 Alternate Xtensa relocations.  Only the slot is encoded in the
2523 relocation.  The meaning of these relocations is opcode-specific.
2524 @end deffn
2525 @deffn {} BFD_RELOC_XTENSA_OP0
2526 @deffnx {} BFD_RELOC_XTENSA_OP1
2527 @deffnx {} BFD_RELOC_XTENSA_OP2
2528 Xtensa relocations for backward compatibility.  These have all been
2529 replaced by BFD_RELOC_XTENSA_SLOT0_OP.
2530 @end deffn
2531 @deffn {} BFD_RELOC_XTENSA_ASM_EXPAND
2532 Xtensa relocation to mark that the assembler expanded the
2533 instructions from an original target.  The expansion size is
2534 encoded in the reloc size.
2535 @end deffn
2536 @deffn {} BFD_RELOC_XTENSA_ASM_SIMPLIFY
2537 Xtensa relocation to mark that the linker should simplify
2538 assembler-expanded instructions.  This is commonly used
2539 internally by the linker after analysis of a
2540 BFD_RELOC_XTENSA_ASM_EXPAND.
2541 @end deffn
2542 @deffn {} BFD_RELOC_Z80_DISP8
2543 8 bit signed offset in (ix+d) or (iy+d).
2544 @end deffn
2545 @deffn {} BFD_RELOC_Z8K_DISP7
2546 DJNZ offset.
2547 @end deffn
2548 @deffn {} BFD_RELOC_Z8K_CALLR
2549 CALR offset.
2550 @end deffn
2551 @deffn {} BFD_RELOC_Z8K_IMM4L
2552 4 bit value.
2553 @end deffn
2555 @example
2557 typedef enum bfd_reloc_code_real bfd_reloc_code_real_type;
2558 @end example
2559 @findex bfd_reloc_type_lookup
2560 @subsubsection @code{bfd_reloc_type_lookup}
2561 @strong{Synopsis}
2562 @example
2563 reloc_howto_type *bfd_reloc_type_lookup
2564    (bfd *abfd, bfd_reloc_code_real_type code);
2565 reloc_howto_type *bfd_reloc_name_lookup
2566    (bfd *abfd, const char *reloc_name);
2567 @end example
2568 @strong{Description}@*
2569 Return a pointer to a howto structure which, when
2570 invoked, will perform the relocation @var{code} on data from the
2571 architecture noted.
2573 @findex bfd_default_reloc_type_lookup
2574 @subsubsection @code{bfd_default_reloc_type_lookup}
2575 @strong{Synopsis}
2576 @example
2577 reloc_howto_type *bfd_default_reloc_type_lookup
2578    (bfd *abfd, bfd_reloc_code_real_type  code);
2579 @end example
2580 @strong{Description}@*
2581 Provides a default relocation lookup routine for any architecture.
2583 @findex bfd_get_reloc_code_name
2584 @subsubsection @code{bfd_get_reloc_code_name}
2585 @strong{Synopsis}
2586 @example
2587 const char *bfd_get_reloc_code_name (bfd_reloc_code_real_type code);
2588 @end example
2589 @strong{Description}@*
2590 Provides a printable name for the supplied relocation code.
2591 Useful mainly for printing error messages.
2593 @findex bfd_generic_relax_section
2594 @subsubsection @code{bfd_generic_relax_section}
2595 @strong{Synopsis}
2596 @example
2597 bfd_boolean bfd_generic_relax_section
2598    (bfd *abfd,
2599     asection *section,
2600     struct bfd_link_info *,
2601     bfd_boolean *);
2602 @end example
2603 @strong{Description}@*
2604 Provides default handling for relaxing for back ends which
2605 don't do relaxing.
2607 @findex bfd_generic_gc_sections
2608 @subsubsection @code{bfd_generic_gc_sections}
2609 @strong{Synopsis}
2610 @example
2611 bfd_boolean bfd_generic_gc_sections
2612    (bfd *, struct bfd_link_info *);
2613 @end example
2614 @strong{Description}@*
2615 Provides default handling for relaxing for back ends which
2616 don't do section gc -- i.e., does nothing.
2618 @findex bfd_generic_merge_sections
2619 @subsubsection @code{bfd_generic_merge_sections}
2620 @strong{Synopsis}
2621 @example
2622 bfd_boolean bfd_generic_merge_sections
2623    (bfd *, struct bfd_link_info *);
2624 @end example
2625 @strong{Description}@*
2626 Provides default handling for SEC_MERGE section merging for back ends
2627 which don't have SEC_MERGE support -- i.e., does nothing.
2629 @findex bfd_generic_get_relocated_section_contents
2630 @subsubsection @code{bfd_generic_get_relocated_section_contents}
2631 @strong{Synopsis}
2632 @example
2633 bfd_byte *bfd_generic_get_relocated_section_contents
2634    (bfd *abfd,
2635     struct bfd_link_info *link_info,
2636     struct bfd_link_order *link_order,
2637     bfd_byte *data,
2638     bfd_boolean relocatable,
2639     asymbol **symbols);
2640 @end example
2641 @strong{Description}@*
2642 Provides default handling of relocation effort for back ends
2643 which can't be bothered to do it efficiently.