Fix up mix of man(7)/mdoc(7).
[netbsd-mini2440.git] / sys / lib / libkern / arch / sh3 / sdivsi3.S
blob683eead18e2a0d680826f82b0cf7e6cb5d17441f
1 /*      $NetBSD: sdivsi3.S,v 1.8 2006/05/22 20:56:44 uwe Exp $  */
3 /*-
4  * Copyright (c) 1990 The Regents of the University of California.
5  * All rights reserved.
6  *
7  * This code is derived from software contributed to Berkeley by
8  * William Jolitz.
9  *
10  * Redistribution and use in source and binary forms, with or without
11  * modification, are permitted provided that the following conditions
12  * are met:
13  * 1. Redistributions of source code must retain the above copyright
14  *    notice, this list of conditions and the following disclaimer.
15  * 2. Redistributions in binary form must reproduce the above copyright
16  *    notice, this list of conditions and the following disclaimer in the
17  *    documentation and/or other materials provided with the distribution.
18  * 3. Neither the name of the University nor the names of its contributors
19  *    may be used to endorse or promote products derived from this software
20  *    without specific prior written permission.
21  *
22  * THIS SOFTWARE IS PROVIDED BY THE REGENTS AND CONTRIBUTORS ``AS IS'' AND
23  * ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE
24  * IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE
25  * ARE DISCLAIMED.  IN NO EVENT SHALL THE REGENTS OR CONTRIBUTORS BE LIABLE
26  * FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL
27  * DAMAGES (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS
28  * OR SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION)
29  * HOWEVER CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT
30  * LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY
31  * OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF
32  * SUCH DAMAGE.
33  *
34  *      from: @(#)udivsi3.s     5.1 (Berkeley) 5/15/90
35  */
37 #include <machine/asm.h>
38 #if defined(LIBC_SCCS)
39         RCSID("$NetBSD: sdivsi3.S,v 1.8 2006/05/22 20:56:44 uwe Exp $")
40 #endif
43 #ifdef __ELF__
44         .hidden __sdivsi3
45 #endif
48 /* r0 <= r4 / r5 */
49 NENTRY(__sdivsi3)
50         mov     r4, r0
51         mov     r5, r1
53         tst     r1, r1
54         bt      div_by_zero
56         mov     #0, r2
57         div0s   r2, r0
58         subc    r3, r3
59         subc    r2, r0
60         div0s   r1, r3
61 #define DIVSTEP rotcl r0; div1 r1, r3
62         /* repeat 32 times */
63         DIVSTEP; DIVSTEP; DIVSTEP; DIVSTEP; DIVSTEP; DIVSTEP; DIVSTEP; DIVSTEP;
64         DIVSTEP; DIVSTEP; DIVSTEP; DIVSTEP; DIVSTEP; DIVSTEP; DIVSTEP; DIVSTEP;
65         DIVSTEP; DIVSTEP; DIVSTEP; DIVSTEP; DIVSTEP; DIVSTEP; DIVSTEP; DIVSTEP;
66         DIVSTEP; DIVSTEP; DIVSTEP; DIVSTEP; DIVSTEP; DIVSTEP; DIVSTEP; DIVSTEP;
67 #undef DIVSTEP
68         rotcl   r0
70         rts
71          addc   r2, r0
73 div_by_zero:
74 #ifdef _KERNEL
75         rts
76          mov    #0, r0
77 #else
78         mov.l   r14, @-r15
79         sts.l   pr, @-r15
80         mov     r15, r14
82         mov.l   L_raise, r1
83 #ifdef PIC
84 1:      bsrf    r1
85 #else
86         jsr     @r1
87 #endif
88          mov    #8, r4          /* delay slot.  8 <- SIGFPE. */
89         mov     #0, r0
91         lds.l   @r15+, pr
92         rts
93          mov.l  @r15+, r14
95         .align  2
96 L_raise:
97 #ifdef PIC
98         .long   _C_LABEL(raise)-(1b+4)
99 #else
100         .long   _C_LABEL(raise)
101 #endif
102 #endif