2 * This definitions of the PIC18LF6720 MCU.
4 * This file is part of the GNU PIC library for SDCC, originally
5 * created by Molnar Karoly <molnarkaroly@users.sf.net> 2016.
7 * This file is generated automatically by the cinc2h.pl, 2016-04-13 17:24:07 UTC.
9 * SDCC is licensed under the GNU Public license (GPL) v2. Note that
10 * this license covers the code to the compiler and other executables,
11 * but explicitly does not cover any code or objects generated by sdcc.
13 * For pic device libraries and header files which are derived from
14 * Microchip header (.inc) and linker script (.lkr) files Microchip
15 * requires that "The header files should state that they are only to be
16 * used with authentic Microchip devices" which makes them incompatible
17 * with the GPL. Pic device libraries and header files are located at
18 * non-free/lib and non-free/include directories respectively.
19 * Sdcc should be run with the --use-non-free command line option in
20 * order to include non-free header files and libraries.
22 * See http://sdcc.sourceforge.net/ for the latest information on sdcc.
25 #include <pic18lf6720.h>
27 //==============================================================================
29 __at(0x0F6B) __sfr RCSTA2
;
30 __at(0x0F6B) volatile __RCSTA2bits_t RCSTA2bits
;
32 __at(0x0F6C) __sfr TXSTA2
;
33 __at(0x0F6C) volatile __TXSTA2bits_t TXSTA2bits
;
35 __at(0x0F6D) __sfr TXREG2
;
37 __at(0x0F6E) __sfr RCREG2
;
39 __at(0x0F6F) __sfr SPBRG2
;
41 __at(0x0F70) __sfr CCP5CON
;
42 __at(0x0F70) volatile __CCP5CONbits_t CCP5CONbits
;
44 __at(0x0F71) __sfr CCPR5
;
46 __at(0x0F71) __sfr CCPR5L
;
48 __at(0x0F72) __sfr CCPR5H
;
50 __at(0x0F73) __sfr CCP4CON
;
51 __at(0x0F73) volatile __CCP4CONbits_t CCP4CONbits
;
53 __at(0x0F74) __sfr CCPR4
;
55 __at(0x0F74) __sfr CCPR4L
;
57 __at(0x0F75) __sfr CCPR4H
;
59 __at(0x0F76) __sfr T4CON
;
60 __at(0x0F76) volatile __T4CONbits_t T4CONbits
;
62 __at(0x0F77) __sfr PR4
;
64 __at(0x0F78) __sfr TMR4
;
66 __at(0x0F80) __sfr PORTA
;
67 __at(0x0F80) volatile __PORTAbits_t PORTAbits
;
69 __at(0x0F81) __sfr PORTB
;
70 __at(0x0F81) volatile __PORTBbits_t PORTBbits
;
72 __at(0x0F82) __sfr PORTC
;
73 __at(0x0F82) volatile __PORTCbits_t PORTCbits
;
75 __at(0x0F83) __sfr PORTD
;
76 __at(0x0F83) volatile __PORTDbits_t PORTDbits
;
78 __at(0x0F84) __sfr PORTE
;
79 __at(0x0F84) volatile __PORTEbits_t PORTEbits
;
81 __at(0x0F85) __sfr PORTF
;
82 __at(0x0F85) volatile __PORTFbits_t PORTFbits
;
84 __at(0x0F86) __sfr PORTG
;
85 __at(0x0F86) volatile __PORTGbits_t PORTGbits
;
87 __at(0x0F89) __sfr LATA
;
88 __at(0x0F89) volatile __LATAbits_t LATAbits
;
90 __at(0x0F8A) __sfr LATB
;
91 __at(0x0F8A) volatile __LATBbits_t LATBbits
;
93 __at(0x0F8B) __sfr LATC
;
94 __at(0x0F8B) volatile __LATCbits_t LATCbits
;
96 __at(0x0F8C) __sfr LATD
;
97 __at(0x0F8C) volatile __LATDbits_t LATDbits
;
99 __at(0x0F8D) __sfr LATE
;
100 __at(0x0F8D) volatile __LATEbits_t LATEbits
;
102 __at(0x0F8E) __sfr LATF
;
103 __at(0x0F8E) volatile __LATFbits_t LATFbits
;
105 __at(0x0F8F) __sfr LATG
;
106 __at(0x0F8F) volatile __LATGbits_t LATGbits
;
108 __at(0x0F92) __sfr DDRA
;
109 __at(0x0F92) volatile __DDRAbits_t DDRAbits
;
111 __at(0x0F92) __sfr TRISA
;
112 __at(0x0F92) volatile __TRISAbits_t TRISAbits
;
114 __at(0x0F93) __sfr DDRB
;
115 __at(0x0F93) volatile __DDRBbits_t DDRBbits
;
117 __at(0x0F93) __sfr TRISB
;
118 __at(0x0F93) volatile __TRISBbits_t TRISBbits
;
120 __at(0x0F94) __sfr DDRC
;
121 __at(0x0F94) volatile __DDRCbits_t DDRCbits
;
123 __at(0x0F94) __sfr TRISC
;
124 __at(0x0F94) volatile __TRISCbits_t TRISCbits
;
126 __at(0x0F95) __sfr DDRD
;
127 __at(0x0F95) volatile __DDRDbits_t DDRDbits
;
129 __at(0x0F95) __sfr TRISD
;
130 __at(0x0F95) volatile __TRISDbits_t TRISDbits
;
132 __at(0x0F96) __sfr DDRE
;
133 __at(0x0F96) volatile __DDREbits_t DDREbits
;
135 __at(0x0F96) __sfr TRISE
;
136 __at(0x0F96) volatile __TRISEbits_t TRISEbits
;
138 __at(0x0F97) __sfr DDRF
;
139 __at(0x0F97) volatile __DDRFbits_t DDRFbits
;
141 __at(0x0F97) __sfr TRISF
;
142 __at(0x0F97) volatile __TRISFbits_t TRISFbits
;
144 __at(0x0F98) __sfr DDRG
;
145 __at(0x0F98) volatile __DDRGbits_t DDRGbits
;
147 __at(0x0F98) __sfr TRISG
;
148 __at(0x0F98) volatile __TRISGbits_t TRISGbits
;
150 __at(0x0F9D) __sfr PIE1
;
151 __at(0x0F9D) volatile __PIE1bits_t PIE1bits
;
153 __at(0x0F9E) __sfr PIR1
;
154 __at(0x0F9E) volatile __PIR1bits_t PIR1bits
;
156 __at(0x0F9F) __sfr IPR1
;
157 __at(0x0F9F) volatile __IPR1bits_t IPR1bits
;
159 __at(0x0FA0) __sfr PIE2
;
160 __at(0x0FA0) volatile __PIE2bits_t PIE2bits
;
162 __at(0x0FA1) __sfr PIR2
;
163 __at(0x0FA1) volatile __PIR2bits_t PIR2bits
;
165 __at(0x0FA2) __sfr IPR2
;
166 __at(0x0FA2) volatile __IPR2bits_t IPR2bits
;
168 __at(0x0FA3) __sfr PIE3
;
169 __at(0x0FA3) volatile __PIE3bits_t PIE3bits
;
171 __at(0x0FA4) __sfr PIR3
;
172 __at(0x0FA4) volatile __PIR3bits_t PIR3bits
;
174 __at(0x0FA5) __sfr IPR3
;
175 __at(0x0FA5) volatile __IPR3bits_t IPR3bits
;
177 __at(0x0FA6) __sfr EECON1
;
178 __at(0x0FA6) volatile __EECON1bits_t EECON1bits
;
180 __at(0x0FA7) __sfr EECON2
;
182 __at(0x0FA8) __sfr EEDATA
;
184 __at(0x0FA9) __sfr EEADR
;
186 __at(0x0FAA) __sfr EEADRH
;
188 __at(0x0FAB) __sfr RCSTA
;
189 __at(0x0FAB) volatile __RCSTAbits_t RCSTAbits
;
191 __at(0x0FAB) __sfr RCSTA1
;
192 __at(0x0FAB) volatile __RCSTA1bits_t RCSTA1bits
;
194 __at(0x0FAC) __sfr TXSTA
;
195 __at(0x0FAC) volatile __TXSTAbits_t TXSTAbits
;
197 __at(0x0FAC) __sfr TXSTA1
;
198 __at(0x0FAC) volatile __TXSTA1bits_t TXSTA1bits
;
200 __at(0x0FAD) __sfr TXREG
;
202 __at(0x0FAD) __sfr TXREG1
;
204 __at(0x0FAE) __sfr RCREG
;
206 __at(0x0FAE) __sfr RCREG1
;
208 __at(0x0FAF) __sfr SPBRG
;
210 __at(0x0FAF) __sfr SPBRG1
;
212 __at(0x0FB0) __sfr PSPCON
;
213 __at(0x0FB0) volatile __PSPCONbits_t PSPCONbits
;
215 __at(0x0FB1) __sfr T3CON
;
216 __at(0x0FB1) volatile __T3CONbits_t T3CONbits
;
218 __at(0x0FB2) __sfr TMR3
;
220 __at(0x0FB2) __sfr TMR3L
;
222 __at(0x0FB3) __sfr TMR3H
;
224 __at(0x0FB4) __sfr CMCON
;
225 __at(0x0FB4) volatile __CMCONbits_t CMCONbits
;
227 __at(0x0FB5) __sfr CVRCON
;
228 __at(0x0FB5) volatile __CVRCONbits_t CVRCONbits
;
230 __at(0x0FB7) __sfr CCP3CON
;
231 __at(0x0FB7) volatile __CCP3CONbits_t CCP3CONbits
;
233 __at(0x0FB8) __sfr CCPR3
;
235 __at(0x0FB8) __sfr CCPR3L
;
237 __at(0x0FB9) __sfr CCPR3H
;
239 __at(0x0FBA) __sfr CCP2CON
;
240 __at(0x0FBA) volatile __CCP2CONbits_t CCP2CONbits
;
242 __at(0x0FBB) __sfr CCPR2
;
244 __at(0x0FBB) __sfr CCPR2L
;
246 __at(0x0FBC) __sfr CCPR2H
;
248 __at(0x0FBD) __sfr CCP1CON
;
249 __at(0x0FBD) volatile __CCP1CONbits_t CCP1CONbits
;
251 __at(0x0FBE) __sfr CCPR1
;
253 __at(0x0FBE) __sfr CCPR1L
;
255 __at(0x0FBF) __sfr CCPR1H
;
257 __at(0x0FC0) __sfr ADCON2
;
258 __at(0x0FC0) volatile __ADCON2bits_t ADCON2bits
;
260 __at(0x0FC1) __sfr ADCON1
;
261 __at(0x0FC1) volatile __ADCON1bits_t ADCON1bits
;
263 __at(0x0FC2) __sfr ADCON0
;
264 __at(0x0FC2) volatile __ADCON0bits_t ADCON0bits
;
266 __at(0x0FC3) __sfr ADRES
;
268 __at(0x0FC3) __sfr ADRESL
;
270 __at(0x0FC4) __sfr ADRESH
;
272 __at(0x0FC5) __sfr SSPCON2
;
273 __at(0x0FC5) volatile __SSPCON2bits_t SSPCON2bits
;
275 __at(0x0FC6) __sfr SSPCON1
;
276 __at(0x0FC6) volatile __SSPCON1bits_t SSPCON1bits
;
278 __at(0x0FC7) __sfr SSPSTAT
;
279 __at(0x0FC7) volatile __SSPSTATbits_t SSPSTATbits
;
281 __at(0x0FC8) __sfr SSPADD
;
283 __at(0x0FC9) __sfr SSPBUF
;
285 __at(0x0FCA) __sfr T2CON
;
286 __at(0x0FCA) volatile __T2CONbits_t T2CONbits
;
288 __at(0x0FCB) __sfr PR2
;
290 __at(0x0FCC) __sfr TMR2
;
292 __at(0x0FCD) __sfr T1CON
;
293 __at(0x0FCD) volatile __T1CONbits_t T1CONbits
;
295 __at(0x0FCE) __sfr TMR1
;
297 __at(0x0FCE) __sfr TMR1L
;
299 __at(0x0FCF) __sfr TMR1H
;
301 __at(0x0FD0) __sfr RCON
;
302 __at(0x0FD0) volatile __RCONbits_t RCONbits
;
304 __at(0x0FD1) __sfr WDTCON
;
305 __at(0x0FD1) volatile __WDTCONbits_t WDTCONbits
;
307 __at(0x0FD2) __sfr LVDCON
;
308 __at(0x0FD2) volatile __LVDCONbits_t LVDCONbits
;
310 __at(0x0FD3) __sfr OSCCON
;
311 __at(0x0FD3) volatile __OSCCONbits_t OSCCONbits
;
313 __at(0x0FD5) __sfr T0CON
;
314 __at(0x0FD5) volatile __T0CONbits_t T0CONbits
;
316 __at(0x0FD6) __sfr TMR0
;
318 __at(0x0FD6) __sfr TMR0L
;
320 __at(0x0FD7) __sfr TMR0H
;
322 __at(0x0FD8) __sfr STATUS
;
323 __at(0x0FD8) volatile __STATUSbits_t STATUSbits
;
325 __at(0x0FD9) __sfr FSR2L
;
327 __at(0x0FDA) __sfr FSR2H
;
329 __at(0x0FDB) __sfr PLUSW2
;
331 __at(0x0FDC) __sfr PREINC2
;
333 __at(0x0FDD) __sfr POSTDEC2
;
335 __at(0x0FDE) __sfr POSTINC2
;
337 __at(0x0FDF) __sfr INDF2
;
339 __at(0x0FE0) __sfr BSR
;
341 __at(0x0FE1) __sfr FSR1L
;
343 __at(0x0FE2) __sfr FSR1H
;
345 __at(0x0FE3) __sfr PLUSW1
;
347 __at(0x0FE4) __sfr PREINC1
;
349 __at(0x0FE5) __sfr POSTDEC1
;
351 __at(0x0FE6) __sfr POSTINC1
;
353 __at(0x0FE7) __sfr INDF1
;
355 __at(0x0FE8) __sfr WREG
;
357 __at(0x0FE9) __sfr FSR0L
;
359 __at(0x0FEA) __sfr FSR0H
;
361 __at(0x0FEB) __sfr PLUSW0
;
363 __at(0x0FEC) __sfr PREINC0
;
365 __at(0x0FED) __sfr POSTDEC0
;
367 __at(0x0FEE) __sfr POSTINC0
;
369 __at(0x0FEF) __sfr INDF0
;
371 __at(0x0FF0) __sfr INTCON3
;
372 __at(0x0FF0) volatile __INTCON3bits_t INTCON3bits
;
374 __at(0x0FF1) __sfr INTCON2
;
375 __at(0x0FF1) volatile __INTCON2bits_t INTCON2bits
;
377 __at(0x0FF2) __sfr INTCON
;
378 __at(0x0FF2) volatile __INTCONbits_t INTCONbits
;
380 __at(0x0FF2) __sfr INTCON1
;
381 __at(0x0FF2) volatile __INTCON1bits_t INTCON1bits
;
383 __at(0x0FF3) __sfr PROD
;
385 __at(0x0FF3) __sfr PRODL
;
387 __at(0x0FF4) __sfr PRODH
;
389 __at(0x0FF5) __sfr TABLAT
;
391 __at(0x0FF6) __sfr TBLPTR
;
393 __at(0x0FF6) __sfr TBLPTRL
;
395 __at(0x0FF7) __sfr TBLPTRH
;
397 __at(0x0FF8) __sfr TBLPTRU
;
399 __at(0x0FF9) __sfr PC
;
401 __at(0x0FF9) __sfr PCL
;
403 __at(0x0FFA) __sfr PCLATH
;
405 __at(0x0FFB) __sfr PCLATU
;
407 __at(0x0FFC) __sfr STKPTR
;
408 __at(0x0FFC) volatile __STKPTRbits_t STKPTRbits
;
410 __at(0x0FFD) __sfr TOS
;
412 __at(0x0FFD) __sfr TOSL
;
414 __at(0x0FFE) __sfr TOSH
;
416 __at(0x0FFF) __sfr TOSU
;