[ucsim-m68hc12] Update test outputs
[sdcc.git] / sdcc / sim / ucsim / m68hc12.src / test / config / baseline / HC12
blob90a29b21641acf2ed00cae2fe11b310357d9a9fb
1 uCsim, Copyright (C)  Daniel Drotos.
2 uCsim comes with ABSOLUTELY NO WARRANTY; for details type `show w'.
3 This is free software, and you are welcome to redistribute it
4 under certain conditions; type `show c' for details.
5 Type of microcontroller: M68HC12
6 Controller has 10 hardware element(s).
7    on cpu[0]
8    on simif[0]
9   off vcd[0]
10    on dreg[0]
11    on irq[0]
12    on uart[0]
13    on uart[1]
14    on pia[0]
15    on pia[1]
16    on dport[0]
17 A= $00   0   +0 .  B= $00   0   +0 .     D= $0000     0    +0 
18 CC= 11010000                          TMP2= $0000     0    +0
19     SXHINZVC                          TMP3= $0000     0    +0
20 IX= 0x0000 41 58 fc c9 8b bc 95 6b AX.....k
21 IY= 0x0000 41 58 fc c9 8b bc 95 6b AX.....k
22 SP= 0x0000 41 58 fc c9 8b bc 95 6b AX.....k
23 0xf17c  ? 19 ee             LEAY   D,Y                ; [0000]=$4158fc\e[0K
24 Memory chips:
25   0x000000-0x0000ff      256 variable_storage (32,%08x,0x%02x)
26   0x000000-0x3fffff  4194304 rom_chip (8,%02x,0x%06x)
27 Address spaces:
28   0x000000-0x0000ff      256 variables (32,%08x,0x%02x)
29   0x000000-0x00ffff    65536 rom (8,%02x,0x%04x)
30 Address decoders:
31   variables 0x00 0xff -> variable_storage 0x00 activated
32   rom 0x0000 0xffff -> rom_chip 0x000000 activated