2 * This declarations of the PIC16C620A MCU.
4 * This file is part of the GNU PIC library for SDCC, originally
5 * created by Molnar Karoly <molnarkaroly@users.sf.net> 2016.
7 * This file is generated automatically by the cinc2h.pl, 2016-04-13 17:23:02 UTC.
9 * SDCC is licensed under the GNU Public license (GPL) v2. Note that
10 * this license covers the code to the compiler and other executables,
11 * but explicitly does not cover any code or objects generated by sdcc.
13 * For pic device libraries and header files which are derived from
14 * Microchip header (.inc) and linker script (.lkr) files Microchip
15 * requires that "The header files should state that they are only to be
16 * used with authentic Microchip devices" which makes them incompatible
17 * with the GPL. Pic device libraries and header files are located at
18 * non-free/lib and non-free/include directories respectively.
19 * Sdcc should be run with the --use-non-free command line option in
20 * order to include non-free header files and libraries.
22 * See http://sdcc.sourceforge.net/ for the latest information on sdcc.
25 #ifndef __PIC16C620A_H__
26 #define __PIC16C620A_H__
28 //==============================================================================
32 //==============================================================================
34 #ifndef NO_ADDR_DEFINES
36 #define INDF_ADDR 0x0000
37 #define TMR0_ADDR 0x0001
38 #define PCL_ADDR 0x0002
39 #define STATUS_ADDR 0x0003
40 #define FSR_ADDR 0x0004
41 #define PORTA_ADDR 0x0005
42 #define PORTB_ADDR 0x0006
43 #define PCLATH_ADDR 0x000A
44 #define INTCON_ADDR 0x000B
45 #define PIR1_ADDR 0x000C
46 #define CMCON_ADDR 0x001F
47 #define OPTION_REG_ADDR 0x0081
48 #define TRISA_ADDR 0x0085
49 #define TRISB_ADDR 0x0086
50 #define PIE1_ADDR 0x008C
51 #define PCON_ADDR 0x008E
52 #define VRCON_ADDR 0x009F
54 #endif // #ifndef NO_ADDR_DEFINES
56 //==============================================================================
58 // Register Definitions
60 //==============================================================================
62 extern __at(0x0000) __sfr INDF
;
63 extern __at(0x0001) __sfr TMR0
;
64 extern __at(0x0002) __sfr PCL
;
66 //==============================================================================
69 extern __at(0x0003) __sfr STATUS
;
93 extern __at(0x0003) volatile __STATUSbits_t STATUSbits
;
104 //==============================================================================
106 extern __at(0x0004) __sfr FSR
;
108 //==============================================================================
111 extern __at(0x0005) __sfr PORTA
;
134 extern __at(0x0005) volatile __PORTAbits_t PORTAbits
;
142 //==============================================================================
145 //==============================================================================
148 extern __at(0x0006) __sfr PORTB
;
162 extern __at(0x0006) volatile __PORTBbits_t PORTBbits
;
173 //==============================================================================
175 extern __at(0x000A) __sfr PCLATH
;
177 //==============================================================================
180 extern __at(0x000B) __sfr INTCON
;
209 extern __at(0x000B) volatile __INTCONbits_t INTCONbits
;
222 //==============================================================================
225 //==============================================================================
228 extern __at(0x000C) __sfr PIR1
;
242 extern __at(0x000C) volatile __PIR1bits_t PIR1bits
;
246 //==============================================================================
249 //==============================================================================
252 extern __at(0x001F) __sfr CMCON
;
275 extern __at(0x001F) volatile __CMCONbits_t CMCONbits
;
284 //==============================================================================
287 //==============================================================================
290 extern __at(0x0081) __sfr OPTION_REG
;
303 unsigned NOT_RBPU
: 1;
311 } __OPTION_REGbits_t
;
313 extern __at(0x0081) volatile __OPTION_REGbits_t OPTION_REGbits
;
322 #define _NOT_RBPU 0x80
324 //==============================================================================
327 //==============================================================================
330 extern __at(0x0085) __sfr TRISA
;
353 extern __at(0x0085) volatile __TRISAbits_t TRISAbits
;
361 //==============================================================================
364 //==============================================================================
367 extern __at(0x0086) __sfr TRISB
;
381 extern __at(0x0086) volatile __TRISBbits_t TRISBbits
;
392 //==============================================================================
395 //==============================================================================
398 extern __at(0x008C) __sfr PIE1
;
412 extern __at(0x008C) volatile __PIE1bits_t PIE1bits
;
416 //==============================================================================
419 //==============================================================================
422 extern __at(0x008E) __sfr PCON
;
428 unsigned NOT_BOR
: 1;
429 unsigned NOT_POR
: 1;
451 extern __at(0x008E) volatile __PCONbits_t PCONbits
;
453 #define _NOT_BOR 0x01
455 #define _NOT_POR 0x02
457 //==============================================================================
460 //==============================================================================
463 extern __at(0x009F) __sfr VRCON
;
486 extern __at(0x009F) volatile __VRCONbits_t VRCONbits
;
496 //==============================================================================
499 //==============================================================================
501 // Configuration Bits
503 //==============================================================================
505 #define _CONFIG1 0x2007
507 //----------------------------- CONFIG1 Options -------------------------------
509 #define _FOSC_LP 0x3FFC // LP oscillator.
510 #define _LP_OSC 0x3FFC // LP oscillator.
511 #define _FOSC_XT 0x3FFD // XT oscillator.
512 #define _XT_OSC 0x3FFD // XT oscillator.
513 #define _FOSC_HS 0x3FFE // HS oscillator.
514 #define _HS_OSC 0x3FFE // HS oscillator.
515 #define _FOSC_RC 0x3FFF // RC oscillator.
516 #define _RC_OSC 0x3FFF // RC oscillator.
517 #define _WDTE_OFF 0x3FFB // WDT disabled.
518 #define _WDT_OFF 0x3FFB // WDT disabled.
519 #define _WDTE_ON 0x3FFF // WDT enabled.
520 #define _WDT_ON 0x3FFF // WDT enabled.
521 #define _PWRTE_ON 0x3FF7 // PWRT enabled.
522 #define _PWRTE_OFF 0x3FFF // PWRT disabled.
523 #define _CP_ON 0x00CF // Code protection on.
524 #define _CP_OFF 0x3FFF // Code protection off.
525 #define _BOREN_OFF 0x3FBF // BOR disabled.
526 #define _BODEN_OFF 0x3FBF // BOR disabled.
527 #define _BOREN_ON 0x3FFF // BOR enabled.
528 #define _BODEN_ON 0x3FFF // BOR enabled.
530 //==============================================================================
532 #define _IDLOC0 0x2000
533 #define _IDLOC1 0x2001
534 #define _IDLOC2 0x2002
535 #define _IDLOC3 0x2003
537 //==============================================================================
539 #ifndef NO_BIT_DEFINES
541 #define CM0 CMCONbits.CM0 // bit 0
542 #define CM1 CMCONbits.CM1 // bit 1
543 #define CM2 CMCONbits.CM2 // bit 2
544 #define CIS CMCONbits.CIS // bit 3
545 #define C1OUT CMCONbits.C1OUT // bit 6
546 #define C2OUT CMCONbits.C2OUT // bit 7
548 #define RBIF INTCONbits.RBIF // bit 0
549 #define INTF INTCONbits.INTF // bit 1
550 #define T0IF INTCONbits.T0IF // bit 2, shadows bit in INTCONbits
551 #define TMR0IF INTCONbits.TMR0IF // bit 2, shadows bit in INTCONbits
552 #define RBIE INTCONbits.RBIE // bit 3
553 #define INTE INTCONbits.INTE // bit 4
554 #define T0IE INTCONbits.T0IE // bit 5, shadows bit in INTCONbits
555 #define TMR0IE INTCONbits.TMR0IE // bit 5, shadows bit in INTCONbits
556 #define PEIE INTCONbits.PEIE // bit 6
557 #define GIE INTCONbits.GIE // bit 7
559 #define PS0 OPTION_REGbits.PS0 // bit 0
560 #define PS1 OPTION_REGbits.PS1 // bit 1
561 #define PS2 OPTION_REGbits.PS2 // bit 2
562 #define PSA OPTION_REGbits.PSA // bit 3
563 #define T0SE OPTION_REGbits.T0SE // bit 4
564 #define T0CS OPTION_REGbits.T0CS // bit 5
565 #define INTEDG OPTION_REGbits.INTEDG // bit 6
566 #define NOT_RBPU OPTION_REGbits.NOT_RBPU // bit 7
568 #define NOT_BOR PCONbits.NOT_BOR // bit 0, shadows bit in PCONbits
569 #define NOT_BO PCONbits.NOT_BO // bit 0, shadows bit in PCONbits
570 #define NOT_POR PCONbits.NOT_POR // bit 1
572 #define CMIE PIE1bits.CMIE // bit 6
574 #define CMIF PIR1bits.CMIF // bit 6
576 #define RA0 PORTAbits.RA0 // bit 0
577 #define RA1 PORTAbits.RA1 // bit 1
578 #define RA2 PORTAbits.RA2 // bit 2
579 #define RA3 PORTAbits.RA3 // bit 3
580 #define RA4 PORTAbits.RA4 // bit 4
582 #define RB0 PORTBbits.RB0 // bit 0
583 #define RB1 PORTBbits.RB1 // bit 1
584 #define RB2 PORTBbits.RB2 // bit 2
585 #define RB3 PORTBbits.RB3 // bit 3
586 #define RB4 PORTBbits.RB4 // bit 4
587 #define RB5 PORTBbits.RB5 // bit 5
588 #define RB6 PORTBbits.RB6 // bit 6
589 #define RB7 PORTBbits.RB7 // bit 7
591 #define C STATUSbits.C // bit 0
592 #define DC STATUSbits.DC // bit 1
593 #define Z STATUSbits.Z // bit 2
594 #define NOT_PD STATUSbits.NOT_PD // bit 3
595 #define NOT_TO STATUSbits.NOT_TO // bit 4
596 #define RP0 STATUSbits.RP0 // bit 5
597 #define RP1 STATUSbits.RP1 // bit 6
598 #define IRP STATUSbits.IRP // bit 7
600 #define TRISA0 TRISAbits.TRISA0 // bit 0
601 #define TRISA1 TRISAbits.TRISA1 // bit 1
602 #define TRISA2 TRISAbits.TRISA2 // bit 2
603 #define TRISA3 TRISAbits.TRISA3 // bit 3
604 #define TRISA4 TRISAbits.TRISA4 // bit 4
606 #define TRISB0 TRISBbits.TRISB0 // bit 0
607 #define TRISB1 TRISBbits.TRISB1 // bit 1
608 #define TRISB2 TRISBbits.TRISB2 // bit 2
609 #define TRISB3 TRISBbits.TRISB3 // bit 3
610 #define TRISB4 TRISBbits.TRISB4 // bit 4
611 #define TRISB5 TRISBbits.TRISB5 // bit 5
612 #define TRISB6 TRISBbits.TRISB6 // bit 6
613 #define TRISB7 TRISBbits.TRISB7 // bit 7
615 #define VR0 VRCONbits.VR0 // bit 0
616 #define VR1 VRCONbits.VR1 // bit 1
617 #define VR2 VRCONbits.VR2 // bit 2
618 #define VR3 VRCONbits.VR3 // bit 3
619 #define VRR VRCONbits.VRR // bit 5
620 #define VROE VRCONbits.VROE // bit 6
621 #define VREN VRCONbits.VREN // bit 7
623 #endif // #ifndef NO_BIT_DEFINES
625 #endif // #ifndef __PIC16C620A_H__