2 * This declarations of the PIC16C765 MCU.
4 * This file is part of the GNU PIC library for SDCC, originally
5 * created by Molnar Karoly <molnarkaroly@users.sf.net> 2016.
7 * This file is generated automatically by the cinc2h.pl, 2016-04-13 17:23:03 UTC.
9 * SDCC is licensed under the GNU Public license (GPL) v2. Note that
10 * this license covers the code to the compiler and other executables,
11 * but explicitly does not cover any code or objects generated by sdcc.
13 * For pic device libraries and header files which are derived from
14 * Microchip header (.inc) and linker script (.lkr) files Microchip
15 * requires that "The header files should state that they are only to be
16 * used with authentic Microchip devices" which makes them incompatible
17 * with the GPL. Pic device libraries and header files are located at
18 * non-free/lib and non-free/include directories respectively.
19 * Sdcc should be run with the --use-non-free command line option in
20 * order to include non-free header files and libraries.
22 * See http://sdcc.sourceforge.net/ for the latest information on sdcc.
25 #ifndef __PIC16C765_H__
26 #define __PIC16C765_H__
28 //==============================================================================
32 //==============================================================================
34 #ifndef NO_ADDR_DEFINES
36 #define INDF_ADDR 0x0000
37 #define TMR0_ADDR 0x0001
38 #define PCL_ADDR 0x0002
39 #define STATUS_ADDR 0x0003
40 #define FSR_ADDR 0x0004
41 #define PORTA_ADDR 0x0005
42 #define PORTB_ADDR 0x0006
43 #define PORTC_ADDR 0x0007
44 #define PORTD_ADDR 0x0008
45 #define PORTE_ADDR 0x0009
46 #define PCLATH_ADDR 0x000A
47 #define INTCON_ADDR 0x000B
48 #define PIR1_ADDR 0x000C
49 #define PIR2_ADDR 0x000D
50 #define TMR1_ADDR 0x000E
51 #define TMR1L_ADDR 0x000E
52 #define TMR1H_ADDR 0x000F
53 #define T1CON_ADDR 0x0010
54 #define TMR2_ADDR 0x0011
55 #define T2CON_ADDR 0x0012
56 #define CCPR1_ADDR 0x0015
57 #define CCPR1L_ADDR 0x0015
58 #define CCPR1H_ADDR 0x0016
59 #define CCP1CON_ADDR 0x0017
60 #define RCSTA_ADDR 0x0018
61 #define TXREG_ADDR 0x0019
62 #define RCREG_ADDR 0x001A
63 #define CCPR2_ADDR 0x001B
64 #define CCPR2L_ADDR 0x001B
65 #define CCPR2H_ADDR 0x001C
66 #define CCP2CON_ADDR 0x001D
67 #define ADRES_ADDR 0x001E
68 #define ADCON0_ADDR 0x001F
69 #define OPTION_REG_ADDR 0x0081
70 #define TRISA_ADDR 0x0085
71 #define TRISB_ADDR 0x0086
72 #define TRISC_ADDR 0x0087
73 #define TRISD_ADDR 0x0088
74 #define TRISE_ADDR 0x0089
75 #define PIE1_ADDR 0x008C
76 #define PIE2_ADDR 0x008D
77 #define PCON_ADDR 0x008E
78 #define PR2_ADDR 0x0092
79 #define TXSTA_ADDR 0x0098
80 #define SPBRG_ADDR 0x0099
81 #define ADCON1_ADDR 0x009F
82 #define UIR_ADDR 0x0190
83 #define UIE_ADDR 0x0191
84 #define UEIR_ADDR 0x0192
85 #define UEIE_ADDR 0x0193
86 #define USTAT_ADDR 0x0194
87 #define UCTRL_ADDR 0x0195
88 #define UADDR_ADDR 0x0196
89 #define USWSTAT_ADDR 0x0197
90 #define UEP0_ADDR 0x0198
91 #define UEP1_ADDR 0x0199
92 #define UEP2_ADDR 0x019A
93 #define BD0OST_ADDR 0x01A0
94 #define BD0OBC_ADDR 0x01A1
95 #define BD0OAL_ADDR 0x01A2
96 #define BD0IST_ADDR 0x01A4
97 #define BD0IBC_ADDR 0x01A5
98 #define BD0IAL_ADDR 0x01A6
99 #define BD1OST_ADDR 0x01A8
100 #define BD1OBC_ADDR 0x01A9
101 #define BD1OAL_ADDR 0x01AA
102 #define BD1IST_ADDR 0x01AC
103 #define BD1IBC_ADDR 0x01AD
104 #define BD1IAL_ADDR 0x01AE
105 #define BD2OST_ADDR 0x01B0
106 #define BD2OBC_ADDR 0x01B1
107 #define BD2OAL_ADDR 0x01B2
108 #define BD2IST_ADDR 0x01B4
109 #define BD2IBC_ADDR 0x01B5
110 #define BD2IAL_ADDR 0x01B6
112 #endif // #ifndef NO_ADDR_DEFINES
114 //==============================================================================
116 // Register Definitions
118 //==============================================================================
120 extern __at(0x0000) __sfr INDF
;
121 extern __at(0x0001) __sfr TMR0
;
122 extern __at(0x0002) __sfr PCL
;
124 //==============================================================================
127 extern __at(0x0003) __sfr STATUS
;
151 extern __at(0x0003) volatile __STATUSbits_t STATUSbits
;
162 //==============================================================================
164 extern __at(0x0004) __sfr FSR
;
166 //==============================================================================
169 extern __at(0x0005) __sfr PORTA
;
192 extern __at(0x0005) volatile __PORTAbits_t PORTAbits
;
201 //==============================================================================
204 //==============================================================================
207 extern __at(0x0006) __sfr PORTB
;
221 extern __at(0x0006) volatile __PORTBbits_t PORTBbits
;
232 //==============================================================================
235 //==============================================================================
238 extern __at(0x0007) __sfr PORTC
;
252 extern __at(0x0007) volatile __PORTCbits_t PORTCbits
;
260 //==============================================================================
263 //==============================================================================
266 extern __at(0x0008) __sfr PORTD
;
280 extern __at(0x0008) volatile __PORTDbits_t PORTDbits
;
291 //==============================================================================
294 //==============================================================================
297 extern __at(0x0009) __sfr PORTE
;
320 extern __at(0x0009) volatile __PORTEbits_t PORTEbits
;
326 //==============================================================================
328 extern __at(0x000A) __sfr PCLATH
;
330 //==============================================================================
333 extern __at(0x000B) __sfr INTCON
;
362 extern __at(0x000B) volatile __INTCONbits_t INTCONbits
;
375 //==============================================================================
378 //==============================================================================
381 extern __at(0x000C) __sfr PIR1
;
395 extern __at(0x000C) volatile __PIR1bits_t PIR1bits
;
406 //==============================================================================
409 //==============================================================================
412 extern __at(0x000D) __sfr PIR2
;
426 extern __at(0x000D) volatile __PIR2bits_t PIR2bits
;
430 //==============================================================================
432 extern __at(0x000E) __sfr TMR1
;
433 extern __at(0x000E) __sfr TMR1L
;
434 extern __at(0x000F) __sfr TMR1H
;
436 //==============================================================================
439 extern __at(0x0010) __sfr T1CON
;
447 unsigned NOT_T1SYNC
: 1;
448 unsigned T1OSCEN
: 1;
449 unsigned T1CKPS0
: 1;
450 unsigned T1CKPS1
: 1;
459 unsigned T1INSYNC
: 1;
475 extern __at(0x0010) volatile __T1CONbits_t T1CONbits
;
479 #define _NOT_T1SYNC 0x04
480 #define _T1INSYNC 0x04
481 #define _T1OSCEN 0x08
482 #define _T1CKPS0 0x10
483 #define _T1CKPS1 0x20
485 //==============================================================================
487 extern __at(0x0011) __sfr TMR2
;
489 //==============================================================================
492 extern __at(0x0012) __sfr T2CON
;
498 unsigned T2CKPS0
: 1;
499 unsigned T2CKPS1
: 1;
501 unsigned TOUTPS0
: 1;
502 unsigned TOUTPS1
: 1;
503 unsigned TOUTPS2
: 1;
504 unsigned TOUTPS3
: 1;
522 extern __at(0x0012) volatile __T2CONbits_t T2CONbits
;
524 #define _T2CKPS0 0x01
525 #define _T2CKPS1 0x02
527 #define _TOUTPS0 0x08
528 #define _TOUTPS1 0x10
529 #define _TOUTPS2 0x20
530 #define _TOUTPS3 0x40
532 //==============================================================================
534 extern __at(0x0015) __sfr CCPR1
;
535 extern __at(0x0015) __sfr CCPR1L
;
536 extern __at(0x0016) __sfr CCPR1H
;
538 //==============================================================================
541 extern __at(0x0017) __sfr CCP1CON
;
571 extern __at(0x0017) volatile __CCP1CONbits_t CCP1CONbits
;
580 //==============================================================================
583 //==============================================================================
586 extern __at(0x0018) __sfr RCSTA
;
622 unsigned NOT_RC8
: 1;
639 extern __at(0x0018) volatile __RCSTAbits_t RCSTAbits
;
649 #define _NOT_RC8 0x40
653 //==============================================================================
655 extern __at(0x0019) __sfr TXREG
;
656 extern __at(0x001A) __sfr RCREG
;
657 extern __at(0x001B) __sfr CCPR2
;
658 extern __at(0x001B) __sfr CCPR2L
;
659 extern __at(0x001C) __sfr CCPR2H
;
661 //==============================================================================
664 extern __at(0x001D) __sfr CCP2CON
;
694 extern __at(0x001D) volatile __CCP2CONbits_t CCP2CONbits
;
703 //==============================================================================
705 extern __at(0x001E) __sfr ADRES
;
707 //==============================================================================
710 extern __at(0x001F) __sfr ADCON0
;
718 unsigned GO_NOT_DONE
: 1;
742 unsigned NOT_DONE
: 1;
754 unsigned GO_DONE
: 1;
776 extern __at(0x001F) volatile __ADCON0bits_t ADCON0bits
;
779 #define _GO_NOT_DONE 0x04
781 #define _NOT_DONE 0x04
782 #define _GO_DONE 0x04
789 //==============================================================================
792 //==============================================================================
795 extern __at(0x0081) __sfr OPTION_REG
;
808 unsigned NOT_RBPU
: 1;
816 } __OPTION_REGbits_t
;
818 extern __at(0x0081) volatile __OPTION_REGbits_t OPTION_REGbits
;
827 #define _NOT_RBPU 0x80
829 //==============================================================================
832 //==============================================================================
835 extern __at(0x0085) __sfr TRISA
;
858 extern __at(0x0085) volatile __TRISAbits_t TRISAbits
;
867 //==============================================================================
870 //==============================================================================
873 extern __at(0x0086) __sfr TRISB
;
887 extern __at(0x0086) volatile __TRISBbits_t TRISBbits
;
898 //==============================================================================
901 //==============================================================================
904 extern __at(0x0087) __sfr TRISC
;
918 extern __at(0x0087) volatile __TRISCbits_t TRISCbits
;
926 //==============================================================================
929 //==============================================================================
932 extern __at(0x0088) __sfr TRISD
;
946 extern __at(0x0088) volatile __TRISDbits_t TRISDbits
;
957 //==============================================================================
960 //==============================================================================
963 extern __at(0x0089) __sfr TRISE
;
973 unsigned PSPMODE
: 1;
986 extern __at(0x0089) volatile __TRISEbits_t TRISEbits
;
991 #define _PSPMODE 0x10
996 //==============================================================================
999 //==============================================================================
1002 extern __at(0x008C) __sfr PIE1
;
1006 unsigned TMR1IE
: 1;
1007 unsigned TMR2IE
: 1;
1008 unsigned CCP1IE
: 1;
1016 extern __at(0x008C) volatile __PIE1bits_t PIE1bits
;
1018 #define _TMR1IE 0x01
1019 #define _TMR2IE 0x02
1020 #define _CCP1IE 0x04
1027 //==============================================================================
1030 //==============================================================================
1033 extern __at(0x008D) __sfr PIE2
;
1037 unsigned CCP2IE
: 1;
1047 extern __at(0x008D) volatile __PIE2bits_t PIE2bits
;
1049 #define _CCP2IE 0x01
1051 //==============================================================================
1054 //==============================================================================
1057 extern __at(0x008E) __sfr PCON
;
1063 unsigned NOT_BOR
: 1;
1064 unsigned NOT_POR
: 1;
1075 unsigned NOT_BO
: 1;
1086 extern __at(0x008E) volatile __PCONbits_t PCONbits
;
1088 #define _NOT_BOR 0x01
1089 #define _NOT_BO 0x01
1090 #define _NOT_POR 0x02
1092 //==============================================================================
1094 extern __at(0x0092) __sfr PR2
;
1096 //==============================================================================
1099 extern __at(0x0098) __sfr TXSTA
;
1123 unsigned NOT_TX8
: 1;
1140 extern __at(0x0098) volatile __TXSTAbits_t TXSTAbits
;
1149 #define _NOT_TX8 0x40
1153 //==============================================================================
1155 extern __at(0x0099) __sfr SPBRG
;
1157 //==============================================================================
1160 extern __at(0x009F) __sfr ADCON1
;
1183 extern __at(0x009F) volatile __ADCON1bits_t ADCON1bits
;
1189 //==============================================================================
1192 //==============================================================================
1195 extern __at(0x0190) __sfr UIR
;
1199 unsigned USB_RST
: 1;
1201 unsigned ACTIVITY
: 1;
1202 unsigned TOK_DNE
: 1;
1209 extern __at(0x0190) volatile __UIRbits_t UIRbits
;
1211 #define _UIR_USB_RST 0x01
1212 #define _UIR_UERR 0x02
1213 #define _UIR_ACTIVITY 0x04
1214 #define _UIR_TOK_DNE 0x08
1215 #define _UIR_UIDLE 0x10
1216 #define _UIR_STALL 0x20
1218 //==============================================================================
1221 //==============================================================================
1224 extern __at(0x0191) __sfr UIE
;
1228 unsigned USB_RST
: 1;
1230 unsigned ACTIVITY
: 1;
1231 unsigned TOK_DNE
: 1;
1238 extern __at(0x0191) volatile __UIEbits_t UIEbits
;
1240 #define _USB_RST 0x01
1242 #define _ACTIVITY 0x04
1243 #define _TOK_DNE 0x08
1247 //==============================================================================
1250 //==============================================================================
1253 extern __at(0x0192) __sfr UEIR
;
1257 unsigned PID_ERR
: 1;
1261 unsigned BTO_ERR
: 1;
1262 unsigned WRT_ERR
: 1;
1263 unsigned OWN_ERR
: 1;
1264 unsigned BTS_ERR
: 1;
1267 extern __at(0x0192) volatile __UEIRbits_t UEIRbits
;
1269 #define _UEIR_PID_ERR 0x01
1270 #define _UEIR_CRC5 0x02
1271 #define _UEIR_CRC16 0x04
1272 #define _UEIR_DFN8 0x08
1273 #define _UEIR_BTO_ERR 0x10
1274 #define _UEIR_WRT_ERR 0x20
1275 #define _UEIR_OWN_ERR 0x40
1276 #define _UEIR_BTS_ERR 0x80
1278 //==============================================================================
1281 //==============================================================================
1284 extern __at(0x0193) __sfr UEIE
;
1288 unsigned PID_ERR
: 1;
1292 unsigned BTO_ERR
: 1;
1293 unsigned WRT_ERR
: 1;
1294 unsigned OWN_ERR
: 1;
1295 unsigned BTS_ERR
: 1;
1298 extern __at(0x0193) volatile __UEIEbits_t UEIEbits
;
1300 #define _PID_ERR 0x01
1304 #define _BTO_ERR 0x10
1305 #define _WRT_ERR 0x20
1306 #define _OWN_ERR 0x40
1307 #define _BTS_ERR 0x80
1309 //==============================================================================
1312 //==============================================================================
1315 extern __at(0x0194) __sfr USTAT
;
1339 extern __at(0x0194) volatile __USTATbits_t USTATbits
;
1345 //==============================================================================
1348 //==============================================================================
1351 extern __at(0x0195) __sfr UCTRL
;
1356 unsigned SUSPND
: 1;
1357 unsigned RESUME
: 1;
1358 unsigned DEV_ATT
: 1;
1359 unsigned PKT_DIS
: 1;
1365 extern __at(0x0195) volatile __UCTRLbits_t UCTRLbits
;
1367 #define _SUSPND 0x02
1368 #define _RESUME 0x04
1369 #define _DEV_ATT 0x08
1370 #define _PKT_DIS 0x10
1373 //==============================================================================
1375 extern __at(0x0196) __sfr UADDR
;
1376 extern __at(0x0197) __sfr USWSTAT
;
1378 //==============================================================================
1381 extern __at(0x0198) __sfr UEP0
;
1385 unsigned EP_STALL
: 1;
1386 unsigned EP_IN_EN
: 1;
1387 unsigned EP_OUT_EN
: 1;
1388 unsigned EP_CTL_DIS
: 1;
1395 extern __at(0x0198) volatile __UEP0bits_t UEP0bits
;
1397 #define _EP_STALL 0x01
1398 #define _EP_IN_EN 0x02
1399 #define _EP_OUT_EN 0x04
1400 #define _EP_CTL_DIS 0x08
1402 //==============================================================================
1405 //==============================================================================
1408 extern __at(0x0199) __sfr UEP1
;
1412 unsigned EP_STALL
: 1;
1413 unsigned EP_IN_EN
: 1;
1414 unsigned EP_OUT_EN
: 1;
1415 unsigned EP_CTL_DIS
: 1;
1422 extern __at(0x0199) volatile __UEP1bits_t UEP1bits
;
1424 #define _UEP1_EP_STALL 0x01
1425 #define _UEP1_EP_IN_EN 0x02
1426 #define _UEP1_EP_OUT_EN 0x04
1427 #define _UEP1_EP_CTL_DIS 0x08
1429 //==============================================================================
1432 //==============================================================================
1435 extern __at(0x019A) __sfr UEP2
;
1439 unsigned EP_STALL
: 1;
1440 unsigned EP_IN_EN
: 1;
1441 unsigned EP_OUT_EN
: 1;
1442 unsigned EP_CTL_DIS
: 1;
1449 extern __at(0x019A) volatile __UEP2bits_t UEP2bits
;
1451 #define _UEP2_EP_STALL 0x01
1452 #define _UEP2_EP_IN_EN 0x02
1453 #define _UEP2_EP_OUT_EN 0x04
1454 #define _UEP2_EP_CTL_DIS 0x08
1456 //==============================================================================
1459 //==============================================================================
1462 extern __at(0x01A0) __sfr BD0OST
;
1470 unsigned PID0_BSTALL
: 1;
1471 unsigned PID1_DTS
: 1;
1474 unsigned DATA0_1
: 1;
1486 unsigned DATA01
: 1;
1494 unsigned BSTALL
: 1;
1510 extern __at(0x01A0) volatile __BD0OSTbits_t BD0OSTbits
;
1512 #define _BD0OST_PID0_BSTALL 0x04
1513 #define _BD0OST_PID0 0x04
1514 #define _BD0OST_BSTALL 0x04
1515 #define _BD0OST_PID1_DTS 0x08
1516 #define _BD0OST_PID1 0x08
1517 #define _BD0OST_DTS 0x08
1518 #define _BD0OST_PID2 0x10
1519 #define _BD0OST_PID3 0x20
1520 #define _BD0OST_DATA0_1 0x40
1521 #define _BD0OST_DATA01 0x40
1522 #define _BD0OST_UOWN 0x80
1523 #define _BD0OST_OWN 0x80
1525 //==============================================================================
1528 //==============================================================================
1531 extern __at(0x01A1) __sfr BD0OBC
;
1554 extern __at(0x01A1) volatile __BD0OBCbits_t BD0OBCbits
;
1556 #define _BD0OBC_BC0 0x01
1557 #define _BD0OBC_BC1 0x02
1558 #define _BD0OBC_BC2 0x04
1559 #define _BD0OBC_BC3 0x08
1561 //==============================================================================
1563 extern __at(0x01A2) __sfr BD0OAL
;
1565 //==============================================================================
1568 extern __at(0x01A4) __sfr BD0IST
;
1576 unsigned PID0_BSTALL
: 1;
1577 unsigned PID1_DTS
: 1;
1580 unsigned DATA0_1
: 1;
1592 unsigned DATA01
: 1;
1600 unsigned BSTALL
: 1;
1616 extern __at(0x01A4) volatile __BD0ISTbits_t BD0ISTbits
;
1618 #define _PID0_BSTALL 0x04
1620 #define _BSTALL 0x04
1621 #define _PID1_DTS 0x08
1626 #define _DATA0_1 0x40
1627 #define _DATA01 0x40
1631 //==============================================================================
1634 //==============================================================================
1637 extern __at(0x01A5) __sfr BD0IBC
;
1660 extern __at(0x01A5) volatile __BD0IBCbits_t BD0IBCbits
;
1667 //==============================================================================
1669 extern __at(0x01A6) __sfr BD0IAL
;
1671 //==============================================================================
1674 extern __at(0x01A8) __sfr BD1OST
;
1682 unsigned PID0_BSTALL
: 1;
1683 unsigned PID1_DTS
: 1;
1686 unsigned DATA0_1
: 1;
1698 unsigned DATA01
: 1;
1706 unsigned BSTALL
: 1;
1722 extern __at(0x01A8) volatile __BD1OSTbits_t BD1OSTbits
;
1724 #define _BD1OST_PID0_BSTALL 0x04
1725 #define _BD1OST_PID0 0x04
1726 #define _BD1OST_BSTALL 0x04
1727 #define _BD1OST_PID1_DTS 0x08
1728 #define _BD1OST_PID1 0x08
1729 #define _BD1OST_DTS 0x08
1730 #define _BD1OST_PID2 0x10
1731 #define _BD1OST_PID3 0x20
1732 #define _BD1OST_DATA0_1 0x40
1733 #define _BD1OST_DATA01 0x40
1734 #define _BD1OST_UOWN 0x80
1735 #define _BD1OST_OWN 0x80
1737 //==============================================================================
1740 //==============================================================================
1743 extern __at(0x01A9) __sfr BD1OBC
;
1766 extern __at(0x01A9) volatile __BD1OBCbits_t BD1OBCbits
;
1768 #define _BD1OBC_BC0 0x01
1769 #define _BD1OBC_BC1 0x02
1770 #define _BD1OBC_BC2 0x04
1771 #define _BD1OBC_BC3 0x08
1773 //==============================================================================
1775 extern __at(0x01AA) __sfr BD1OAL
;
1777 //==============================================================================
1780 extern __at(0x01AC) __sfr BD1IST
;
1788 unsigned PID0_BSTALL
: 1;
1789 unsigned PID1_DTS
: 1;
1792 unsigned DATA0_1
: 1;
1804 unsigned DATA01
: 1;
1812 unsigned BSTALL
: 1;
1828 extern __at(0x01AC) volatile __BD1ISTbits_t BD1ISTbits
;
1830 #define _BD1IST_PID0_BSTALL 0x04
1831 #define _BD1IST_PID0 0x04
1832 #define _BD1IST_BSTALL 0x04
1833 #define _BD1IST_PID1_DTS 0x08
1834 #define _BD1IST_PID1 0x08
1835 #define _BD1IST_DTS 0x08
1836 #define _BD1IST_PID2 0x10
1837 #define _BD1IST_PID3 0x20
1838 #define _BD1IST_DATA0_1 0x40
1839 #define _BD1IST_DATA01 0x40
1840 #define _BD1IST_UOWN 0x80
1841 #define _BD1IST_OWN 0x80
1843 //==============================================================================
1846 //==============================================================================
1849 extern __at(0x01AD) __sfr BD1IBC
;
1872 extern __at(0x01AD) volatile __BD1IBCbits_t BD1IBCbits
;
1874 #define _BD1IBC_BC0 0x01
1875 #define _BD1IBC_BC1 0x02
1876 #define _BD1IBC_BC2 0x04
1877 #define _BD1IBC_BC3 0x08
1879 //==============================================================================
1881 extern __at(0x01AE) __sfr BD1IAL
;
1883 //==============================================================================
1886 extern __at(0x01B0) __sfr BD2OST
;
1894 unsigned PID0_BSTALL
: 1;
1895 unsigned PID1_DTS
: 1;
1898 unsigned DATA0_1
: 1;
1910 unsigned DATA01
: 1;
1918 unsigned BSTALL
: 1;
1934 extern __at(0x01B0) volatile __BD2OSTbits_t BD2OSTbits
;
1936 #define _BD2OST_PID0_BSTALL 0x04
1937 #define _BD2OST_PID0 0x04
1938 #define _BD2OST_BSTALL 0x04
1939 #define _BD2OST_PID1_DTS 0x08
1940 #define _BD2OST_PID1 0x08
1941 #define _BD2OST_DTS 0x08
1942 #define _BD2OST_PID2 0x10
1943 #define _BD2OST_PID3 0x20
1944 #define _BD2OST_DATA0_1 0x40
1945 #define _BD2OST_DATA01 0x40
1946 #define _BD2OST_UOWN 0x80
1947 #define _BD2OST_OWN 0x80
1949 //==============================================================================
1952 //==============================================================================
1955 extern __at(0x01B1) __sfr BD2OBC
;
1978 extern __at(0x01B1) volatile __BD2OBCbits_t BD2OBCbits
;
1980 #define _BD2OBC_BC0 0x01
1981 #define _BD2OBC_BC1 0x02
1982 #define _BD2OBC_BC2 0x04
1983 #define _BD2OBC_BC3 0x08
1985 //==============================================================================
1987 extern __at(0x01B2) __sfr BD2OAL
;
1989 //==============================================================================
1992 extern __at(0x01B4) __sfr BD2IST
;
2000 unsigned PID0_BSTALL
: 1;
2001 unsigned PID1_DTS
: 1;
2004 unsigned DATA0_1
: 1;
2016 unsigned DATA01
: 1;
2024 unsigned BSTALL
: 1;
2040 extern __at(0x01B4) volatile __BD2ISTbits_t BD2ISTbits
;
2042 #define _BD2IST_PID0_BSTALL 0x04
2043 #define _BD2IST_PID0 0x04
2044 #define _BD2IST_BSTALL 0x04
2045 #define _BD2IST_PID1_DTS 0x08
2046 #define _BD2IST_PID1 0x08
2047 #define _BD2IST_DTS 0x08
2048 #define _BD2IST_PID2 0x10
2049 #define _BD2IST_PID3 0x20
2050 #define _BD2IST_DATA0_1 0x40
2051 #define _BD2IST_DATA01 0x40
2052 #define _BD2IST_UOWN 0x80
2053 #define _BD2IST_OWN 0x80
2055 //==============================================================================
2058 //==============================================================================
2061 extern __at(0x01B5) __sfr BD2IBC
;
2084 extern __at(0x01B5) volatile __BD2IBCbits_t BD2IBCbits
;
2086 #define _BD2IBC_BC0 0x01
2087 #define _BD2IBC_BC1 0x02
2088 #define _BD2IBC_BC2 0x04
2089 #define _BD2IBC_BC3 0x08
2091 //==============================================================================
2093 extern __at(0x01B6) __sfr BD2IAL
;
2095 //==============================================================================
2097 // Configuration Bits
2099 //==============================================================================
2101 #define _CONFIG1 0x2007
2103 //----------------------------- CONFIG1 Options -------------------------------
2105 #define _FOSC_HS 0x3FFC // HS oscillator.
2106 #define _HS_OSC 0x3FFC // HS oscillator.
2107 #define _FOSC_EC 0x3FFD // External clock. CLKOUT on OSC2 pin.
2108 #define _EC_OSC 0x3FFD // External clock. CLKOUT on OSC2 pin.
2109 #define _FOSC_H4 0x3FFE // HS osc with 4x PLL enabled.
2110 #define _H4_OSC 0x3FFE // HS osc with 4x PLL enabled.
2111 #define _FOSC_E4 0x3FFF // External clock with 4x PLL enabled. CLKOUT on OSC2 pin.
2112 #define _E4_OSC 0x3FFF // External clock with 4x PLL enabled. CLKOUT on OSC2 pin.
2113 #define _WDTE_OFF 0x3FFB // WDT disabled.
2114 #define _WDT_OFF 0x3FFB // WDT disabled.
2115 #define _WDTE_ON 0x3FFF // WDT enabled.
2116 #define _WDT_ON 0x3FFF // WDT enabled.
2117 #define _PWRTE_ON 0x3FF7 // PWRT enabled.
2118 #define _PWRTE_OFF 0x3FFF // PWRT disabled.
2119 #define _CP_ALL 0x00CF // All memory is code protected.
2120 #define _CP_75 0x15DF // 0800h-1FFFh code protected.
2121 #define _CP_50 0x2AEF // 1000h-1FFFh code protected.
2122 #define _CP_OFF 0x3FFF // Code protection off.
2124 //==============================================================================
2126 #define _DEVID1 0x2006
2128 #define _IDLOC0 0x2000
2129 #define _IDLOC1 0x2001
2130 #define _IDLOC2 0x2002
2131 #define _IDLOC3 0x2003
2133 //==============================================================================
2135 #ifndef NO_BIT_DEFINES
2137 #define ADON ADCON0bits.ADON // bit 0
2138 #define GO_NOT_DONE ADCON0bits.GO_NOT_DONE // bit 2, shadows bit in ADCON0bits
2139 #define GO ADCON0bits.GO // bit 2, shadows bit in ADCON0bits
2140 #define NOT_DONE ADCON0bits.NOT_DONE // bit 2, shadows bit in ADCON0bits
2141 #define GO_DONE ADCON0bits.GO_DONE // bit 2, shadows bit in ADCON0bits
2142 #define CHS0 ADCON0bits.CHS0 // bit 3
2143 #define CHS1 ADCON0bits.CHS1 // bit 4
2144 #define CHS2 ADCON0bits.CHS2 // bit 5
2145 #define ADCS0 ADCON0bits.ADCS0 // bit 6
2146 #define ADCS1 ADCON0bits.ADCS1 // bit 7
2148 #define PCFG0 ADCON1bits.PCFG0 // bit 0
2149 #define PCFG1 ADCON1bits.PCFG1 // bit 1
2150 #define PCFG2 ADCON1bits.PCFG2 // bit 2
2152 #define BC0 BD0IBCbits.BC0 // bit 0
2153 #define BC1 BD0IBCbits.BC1 // bit 1
2154 #define BC2 BD0IBCbits.BC2 // bit 2
2155 #define BC3 BD0IBCbits.BC3 // bit 3
2157 #define PID0_BSTALL BD0ISTbits.PID0_BSTALL // bit 2, shadows bit in BD0ISTbits
2158 #define PID0 BD0ISTbits.PID0 // bit 2, shadows bit in BD0ISTbits
2159 #define BSTALL BD0ISTbits.BSTALL // bit 2, shadows bit in BD0ISTbits
2160 #define PID1_DTS BD0ISTbits.PID1_DTS // bit 3, shadows bit in BD0ISTbits
2161 #define PID1 BD0ISTbits.PID1 // bit 3, shadows bit in BD0ISTbits
2162 #define DTS BD0ISTbits.DTS // bit 3, shadows bit in BD0ISTbits
2163 #define PID2 BD0ISTbits.PID2 // bit 4
2164 #define PID3 BD0ISTbits.PID3 // bit 5
2165 #define DATA0_1 BD0ISTbits.DATA0_1 // bit 6, shadows bit in BD0ISTbits
2166 #define DATA01 BD0ISTbits.DATA01 // bit 6, shadows bit in BD0ISTbits
2167 #define UOWN BD0ISTbits.UOWN // bit 7, shadows bit in BD0ISTbits
2168 #define OWN BD0ISTbits.OWN // bit 7, shadows bit in BD0ISTbits
2170 #define CCP1M0 CCP1CONbits.CCP1M0 // bit 0
2171 #define CCP1M1 CCP1CONbits.CCP1M1 // bit 1
2172 #define CCP1M2 CCP1CONbits.CCP1M2 // bit 2
2173 #define CCP1M3 CCP1CONbits.CCP1M3 // bit 3
2174 #define DC1B0 CCP1CONbits.DC1B0 // bit 4
2175 #define DC1B1 CCP1CONbits.DC1B1 // bit 5
2177 #define CCP2M0 CCP2CONbits.CCP2M0 // bit 0
2178 #define CCP2M1 CCP2CONbits.CCP2M1 // bit 1
2179 #define CCP2M2 CCP2CONbits.CCP2M2 // bit 2
2180 #define CCP2M3 CCP2CONbits.CCP2M3 // bit 3
2181 #define DC2B0 CCP2CONbits.DC2B0 // bit 4
2182 #define DC2B1 CCP2CONbits.DC2B1 // bit 5
2184 #define RBIF INTCONbits.RBIF // bit 0
2185 #define INTF INTCONbits.INTF // bit 1
2186 #define T0IF INTCONbits.T0IF // bit 2, shadows bit in INTCONbits
2187 #define TMR0IF INTCONbits.TMR0IF // bit 2, shadows bit in INTCONbits
2188 #define RBIE INTCONbits.RBIE // bit 3
2189 #define INTE INTCONbits.INTE // bit 4
2190 #define T0IE INTCONbits.T0IE // bit 5, shadows bit in INTCONbits
2191 #define TMR0IE INTCONbits.TMR0IE // bit 5, shadows bit in INTCONbits
2192 #define PEIE INTCONbits.PEIE // bit 6
2193 #define GIE INTCONbits.GIE // bit 7
2195 #define PS0 OPTION_REGbits.PS0 // bit 0
2196 #define PS1 OPTION_REGbits.PS1 // bit 1
2197 #define PS2 OPTION_REGbits.PS2 // bit 2
2198 #define PSA OPTION_REGbits.PSA // bit 3
2199 #define T0SE OPTION_REGbits.T0SE // bit 4
2200 #define T0CS OPTION_REGbits.T0CS // bit 5
2201 #define INTEDG OPTION_REGbits.INTEDG // bit 6
2202 #define NOT_RBPU OPTION_REGbits.NOT_RBPU // bit 7
2204 #define NOT_BOR PCONbits.NOT_BOR // bit 0, shadows bit in PCONbits
2205 #define NOT_BO PCONbits.NOT_BO // bit 0, shadows bit in PCONbits
2206 #define NOT_POR PCONbits.NOT_POR // bit 1
2208 #define TMR1IE PIE1bits.TMR1IE // bit 0
2209 #define TMR2IE PIE1bits.TMR2IE // bit 1
2210 #define CCP1IE PIE1bits.CCP1IE // bit 2
2211 #define USBIE PIE1bits.USBIE // bit 3
2212 #define TXIE PIE1bits.TXIE // bit 4
2213 #define RCIE PIE1bits.RCIE // bit 5
2214 #define ADIE PIE1bits.ADIE // bit 6
2215 #define PSPIE PIE1bits.PSPIE // bit 7
2217 #define CCP2IE PIE2bits.CCP2IE // bit 0
2219 #define TMR1IF PIR1bits.TMR1IF // bit 0
2220 #define TMR2IF PIR1bits.TMR2IF // bit 1
2221 #define CCP1IF PIR1bits.CCP1IF // bit 2
2222 #define USBIF PIR1bits.USBIF // bit 3
2223 #define TXIF PIR1bits.TXIF // bit 4
2224 #define RCIF PIR1bits.RCIF // bit 5
2225 #define ADIF PIR1bits.ADIF // bit 6
2226 #define PSPIF PIR1bits.PSPIF // bit 7
2228 #define CCP2IF PIR2bits.CCP2IF // bit 0
2230 #define RA0 PORTAbits.RA0 // bit 0
2231 #define RA1 PORTAbits.RA1 // bit 1
2232 #define RA2 PORTAbits.RA2 // bit 2
2233 #define RA3 PORTAbits.RA3 // bit 3
2234 #define RA4 PORTAbits.RA4 // bit 4
2235 #define RA5 PORTAbits.RA5 // bit 5
2237 #define RB0 PORTBbits.RB0 // bit 0
2238 #define RB1 PORTBbits.RB1 // bit 1
2239 #define RB2 PORTBbits.RB2 // bit 2
2240 #define RB3 PORTBbits.RB3 // bit 3
2241 #define RB4 PORTBbits.RB4 // bit 4
2242 #define RB5 PORTBbits.RB5 // bit 5
2243 #define RB6 PORTBbits.RB6 // bit 6
2244 #define RB7 PORTBbits.RB7 // bit 7
2246 #define RC0 PORTCbits.RC0 // bit 0
2247 #define RC1 PORTCbits.RC1 // bit 1
2248 #define RC2 PORTCbits.RC2 // bit 2
2249 #define RC6 PORTCbits.RC6 // bit 6
2250 #define RC7 PORTCbits.RC7 // bit 7
2252 #define RD0 PORTDbits.RD0 // bit 0
2253 #define RD1 PORTDbits.RD1 // bit 1
2254 #define RD2 PORTDbits.RD2 // bit 2
2255 #define RD3 PORTDbits.RD3 // bit 3
2256 #define RD4 PORTDbits.RD4 // bit 4
2257 #define RD5 PORTDbits.RD5 // bit 5
2258 #define RD6 PORTDbits.RD6 // bit 6
2259 #define RD7 PORTDbits.RD7 // bit 7
2261 #define RE0 PORTEbits.RE0 // bit 0
2262 #define RE1 PORTEbits.RE1 // bit 1
2263 #define RE2 PORTEbits.RE2 // bit 2
2265 #define RX9D RCSTAbits.RX9D // bit 0, shadows bit in RCSTAbits
2266 #define RCD8 RCSTAbits.RCD8 // bit 0, shadows bit in RCSTAbits
2267 #define OERR RCSTAbits.OERR // bit 1
2268 #define FERR RCSTAbits.FERR // bit 2
2269 #define CREN RCSTAbits.CREN // bit 4
2270 #define SREN RCSTAbits.SREN // bit 5
2271 #define RX9 RCSTAbits.RX9 // bit 6, shadows bit in RCSTAbits
2272 #define RC9 RCSTAbits.RC9 // bit 6, shadows bit in RCSTAbits
2273 #define NOT_RC8 RCSTAbits.NOT_RC8 // bit 6, shadows bit in RCSTAbits
2274 #define RC8_9 RCSTAbits.RC8_9 // bit 6, shadows bit in RCSTAbits
2275 #define SPEN RCSTAbits.SPEN // bit 7
2277 #define C STATUSbits.C // bit 0
2278 #define DC STATUSbits.DC // bit 1
2279 #define Z STATUSbits.Z // bit 2
2280 #define NOT_PD STATUSbits.NOT_PD // bit 3
2281 #define NOT_TO STATUSbits.NOT_TO // bit 4
2282 #define RP0 STATUSbits.RP0 // bit 5
2283 #define RP1 STATUSbits.RP1 // bit 6
2284 #define IRP STATUSbits.IRP // bit 7
2286 #define TMR1ON T1CONbits.TMR1ON // bit 0
2287 #define TMR1CS T1CONbits.TMR1CS // bit 1
2288 #define NOT_T1SYNC T1CONbits.NOT_T1SYNC // bit 2, shadows bit in T1CONbits
2289 #define T1INSYNC T1CONbits.T1INSYNC // bit 2, shadows bit in T1CONbits
2290 #define T1OSCEN T1CONbits.T1OSCEN // bit 3
2291 #define T1CKPS0 T1CONbits.T1CKPS0 // bit 4
2292 #define T1CKPS1 T1CONbits.T1CKPS1 // bit 5
2294 #define T2CKPS0 T2CONbits.T2CKPS0 // bit 0
2295 #define T2CKPS1 T2CONbits.T2CKPS1 // bit 1
2296 #define TMR2ON T2CONbits.TMR2ON // bit 2
2297 #define TOUTPS0 T2CONbits.TOUTPS0 // bit 3
2298 #define TOUTPS1 T2CONbits.TOUTPS1 // bit 4
2299 #define TOUTPS2 T2CONbits.TOUTPS2 // bit 5
2300 #define TOUTPS3 T2CONbits.TOUTPS3 // bit 6
2302 #define TRISA0 TRISAbits.TRISA0 // bit 0
2303 #define TRISA1 TRISAbits.TRISA1 // bit 1
2304 #define TRISA2 TRISAbits.TRISA2 // bit 2
2305 #define TRISA3 TRISAbits.TRISA3 // bit 3
2306 #define TRISA4 TRISAbits.TRISA4 // bit 4
2307 #define TRISA5 TRISAbits.TRISA5 // bit 5
2309 #define TRISB0 TRISBbits.TRISB0 // bit 0
2310 #define TRISB1 TRISBbits.TRISB1 // bit 1
2311 #define TRISB2 TRISBbits.TRISB2 // bit 2
2312 #define TRISB3 TRISBbits.TRISB3 // bit 3
2313 #define TRISB4 TRISBbits.TRISB4 // bit 4
2314 #define TRISB5 TRISBbits.TRISB5 // bit 5
2315 #define TRISB6 TRISBbits.TRISB6 // bit 6
2316 #define TRISB7 TRISBbits.TRISB7 // bit 7
2318 #define TRISC0 TRISCbits.TRISC0 // bit 0
2319 #define TRISC1 TRISCbits.TRISC1 // bit 1
2320 #define TRISC2 TRISCbits.TRISC2 // bit 2
2321 #define TRISC6 TRISCbits.TRISC6 // bit 6
2322 #define TRISC7 TRISCbits.TRISC7 // bit 7
2324 #define TRISD0 TRISDbits.TRISD0 // bit 0
2325 #define TRISD1 TRISDbits.TRISD1 // bit 1
2326 #define TRISD2 TRISDbits.TRISD2 // bit 2
2327 #define TRISD3 TRISDbits.TRISD3 // bit 3
2328 #define TRISD4 TRISDbits.TRISD4 // bit 4
2329 #define TRISD5 TRISDbits.TRISD5 // bit 5
2330 #define TRISD6 TRISDbits.TRISD6 // bit 6
2331 #define TRISD7 TRISDbits.TRISD7 // bit 7
2333 #define TRISE0 TRISEbits.TRISE0 // bit 0
2334 #define TRISE1 TRISEbits.TRISE1 // bit 1
2335 #define TRISE2 TRISEbits.TRISE2 // bit 2
2336 #define PSPMODE TRISEbits.PSPMODE // bit 4
2337 #define IBOV TRISEbits.IBOV // bit 5
2338 #define OBF TRISEbits.OBF // bit 6
2339 #define IBF TRISEbits.IBF // bit 7
2341 #define TX9D TXSTAbits.TX9D // bit 0, shadows bit in TXSTAbits
2342 #define TXD8 TXSTAbits.TXD8 // bit 0, shadows bit in TXSTAbits
2343 #define TRMT TXSTAbits.TRMT // bit 1
2344 #define BRGH TXSTAbits.BRGH // bit 2
2345 #define SYNC TXSTAbits.SYNC // bit 4
2346 #define TXEN TXSTAbits.TXEN // bit 5
2347 #define TX9 TXSTAbits.TX9 // bit 6, shadows bit in TXSTAbits
2348 #define NOT_TX8 TXSTAbits.NOT_TX8 // bit 6, shadows bit in TXSTAbits
2349 #define TX8_9 TXSTAbits.TX8_9 // bit 6, shadows bit in TXSTAbits
2350 #define CSRC TXSTAbits.CSRC // bit 7
2352 #define SUSPND UCTRLbits.SUSPND // bit 1
2353 #define RESUME UCTRLbits.RESUME // bit 2
2354 #define DEV_ATT UCTRLbits.DEV_ATT // bit 3
2355 #define PKT_DIS UCTRLbits.PKT_DIS // bit 4
2356 #define SE0 UCTRLbits.SE0 // bit 5
2358 #define PID_ERR UEIEbits.PID_ERR // bit 0
2359 #define CRC5 UEIEbits.CRC5 // bit 1
2360 #define CRC16 UEIEbits.CRC16 // bit 2
2361 #define DFN8 UEIEbits.DFN8 // bit 3
2362 #define BTO_ERR UEIEbits.BTO_ERR // bit 4
2363 #define WRT_ERR UEIEbits.WRT_ERR // bit 5
2364 #define OWN_ERR UEIEbits.OWN_ERR // bit 6
2365 #define BTS_ERR UEIEbits.BTS_ERR // bit 7
2367 #define EP_STALL UEP0bits.EP_STALL // bit 0
2368 #define EP_IN_EN UEP0bits.EP_IN_EN // bit 1
2369 #define EP_OUT_EN UEP0bits.EP_OUT_EN // bit 2
2370 #define EP_CTL_DIS UEP0bits.EP_CTL_DIS // bit 3
2372 #define USB_RST UIEbits.USB_RST // bit 0
2373 #define UERR UIEbits.UERR // bit 1
2374 #define ACTIVITY UIEbits.ACTIVITY // bit 2
2375 #define TOK_DNE UIEbits.TOK_DNE // bit 3
2376 #define UIDLE UIEbits.UIDLE // bit 4
2377 #define STALL UIEbits.STALL // bit 5
2379 #define IN USTATbits.IN // bit 2
2380 #define ENDP0 USTATbits.ENDP0 // bit 3
2381 #define ENDP1 USTATbits.ENDP1 // bit 4
2383 #endif // #ifndef NO_BIT_DEFINES
2385 #endif // #ifndef __PIC16C765_H__