2 * This declarations of the PIC16F1517 MCU.
4 * This file is part of the GNU PIC library for SDCC, originally
5 * created by Molnar Karoly <molnarkaroly@users.sf.net> 2016.
7 * This file is generated automatically by the cinc2h.pl, 2016-04-13 17:23:07 UTC.
9 * SDCC is licensed under the GNU Public license (GPL) v2. Note that
10 * this license covers the code to the compiler and other executables,
11 * but explicitly does not cover any code or objects generated by sdcc.
13 * For pic device libraries and header files which are derived from
14 * Microchip header (.inc) and linker script (.lkr) files Microchip
15 * requires that "The header files should state that they are only to be
16 * used with authentic Microchip devices" which makes them incompatible
17 * with the GPL. Pic device libraries and header files are located at
18 * non-free/lib and non-free/include directories respectively.
19 * Sdcc should be run with the --use-non-free command line option in
20 * order to include non-free header files and libraries.
22 * See http://sdcc.sourceforge.net/ for the latest information on sdcc.
25 #ifndef __PIC16F1517_H__
26 #define __PIC16F1517_H__
28 //==============================================================================
32 //==============================================================================
34 #ifndef NO_ADDR_DEFINES
36 #define INDF0_ADDR 0x0000
37 #define INDF1_ADDR 0x0001
38 #define PCL_ADDR 0x0002
39 #define STATUS_ADDR 0x0003
40 #define FSR0_ADDR 0x0004
41 #define FSR0L_ADDR 0x0004
42 #define FSR0H_ADDR 0x0005
43 #define FSR1_ADDR 0x0006
44 #define FSR1L_ADDR 0x0006
45 #define FSR1H_ADDR 0x0007
46 #define BSR_ADDR 0x0008
47 #define WREG_ADDR 0x0009
48 #define PCLATH_ADDR 0x000A
49 #define INTCON_ADDR 0x000B
50 #define PORTA_ADDR 0x000C
51 #define PORTB_ADDR 0x000D
52 #define PORTC_ADDR 0x000E
53 #define PORTD_ADDR 0x000F
54 #define PORTE_ADDR 0x0010
55 #define PIR1_ADDR 0x0011
56 #define PIR2_ADDR 0x0012
57 #define TMR0_ADDR 0x0015
58 #define TMR1_ADDR 0x0016
59 #define TMR1L_ADDR 0x0016
60 #define TMR1H_ADDR 0x0017
61 #define T1CON_ADDR 0x0018
62 #define T1GCON_ADDR 0x0019
63 #define TMR2_ADDR 0x001A
64 #define PR2_ADDR 0x001B
65 #define T2CON_ADDR 0x001C
66 #define TRISA_ADDR 0x008C
67 #define TRISB_ADDR 0x008D
68 #define TRISC_ADDR 0x008E
69 #define TRISD_ADDR 0x008F
70 #define TRISE_ADDR 0x0090
71 #define PIE1_ADDR 0x0091
72 #define PIE2_ADDR 0x0092
73 #define OPTION_REG_ADDR 0x0095
74 #define PCON_ADDR 0x0096
75 #define WDTCON_ADDR 0x0097
76 #define OSCCON_ADDR 0x0099
77 #define OSCSTAT_ADDR 0x009A
78 #define ADRES_ADDR 0x009B
79 #define ADRESL_ADDR 0x009B
80 #define ADRESH_ADDR 0x009C
81 #define ADCON0_ADDR 0x009D
82 #define ADCON1_ADDR 0x009E
83 #define LATA_ADDR 0x010C
84 #define LATB_ADDR 0x010D
85 #define LATC_ADDR 0x010E
86 #define LATD_ADDR 0x010F
87 #define LATE_ADDR 0x0110
88 #define BORCON_ADDR 0x0116
89 #define FVRCON_ADDR 0x0117
90 #define APFCON_ADDR 0x011D
91 #define ANSELA_ADDR 0x018C
92 #define ANSELB_ADDR 0x018D
93 #define ANSELC_ADDR 0x018E
94 #define ANSELD_ADDR 0x018F
95 #define ANSELE_ADDR 0x0190
96 #define PMADR_ADDR 0x0191
97 #define PMADRL_ADDR 0x0191
98 #define PMADRH_ADDR 0x0192
99 #define PMDAT_ADDR 0x0193
100 #define PMDATL_ADDR 0x0193
101 #define PMDATH_ADDR 0x0194
102 #define PMCON1_ADDR 0x0195
103 #define PMCON2_ADDR 0x0196
104 #define VREGCON_ADDR 0x0197
105 #define RCREG_ADDR 0x0199
106 #define TXREG_ADDR 0x019A
107 #define SP1BRG_ADDR 0x019B
108 #define SP1BRGL_ADDR 0x019B
109 #define SPBRG_ADDR 0x019B
110 #define SPBRGL_ADDR 0x019B
111 #define SP1BRGH_ADDR 0x019C
112 #define SPBRGH_ADDR 0x019C
113 #define RCSTA_ADDR 0x019D
114 #define TXSTA_ADDR 0x019E
115 #define BAUDCON_ADDR 0x019F
116 #define WPUB_ADDR 0x020D
117 #define WPUE_ADDR 0x0210
118 #define SSP1BUF_ADDR 0x0211
119 #define SSPBUF_ADDR 0x0211
120 #define SSP1ADD_ADDR 0x0212
121 #define SSPADD_ADDR 0x0212
122 #define SSP1MSK_ADDR 0x0213
123 #define SSPMSK_ADDR 0x0213
124 #define SSP1STAT_ADDR 0x0214
125 #define SSPSTAT_ADDR 0x0214
126 #define SSP1CON1_ADDR 0x0215
127 #define SSPCON_ADDR 0x0215
128 #define SSPCON1_ADDR 0x0215
129 #define SSP1CON2_ADDR 0x0216
130 #define SSPCON2_ADDR 0x0216
131 #define SSP1CON3_ADDR 0x0217
132 #define SSPCON3_ADDR 0x0217
133 #define CCPR1_ADDR 0x0291
134 #define CCPR1L_ADDR 0x0291
135 #define CCPR1H_ADDR 0x0292
136 #define CCP1CON_ADDR 0x0293
137 #define CCPR2_ADDR 0x0298
138 #define CCPR2L_ADDR 0x0298
139 #define CCPR2H_ADDR 0x0299
140 #define CCP2CON_ADDR 0x029A
141 #define IOCBP_ADDR 0x0394
142 #define IOCBN_ADDR 0x0395
143 #define IOCBF_ADDR 0x0396
144 #define STATUS_SHAD_ADDR 0x0FE4
145 #define WREG_SHAD_ADDR 0x0FE5
146 #define BSR_SHAD_ADDR 0x0FE6
147 #define PCLATH_SHAD_ADDR 0x0FE7
148 #define FSR0L_SHAD_ADDR 0x0FE8
149 #define FSR0H_SHAD_ADDR 0x0FE9
150 #define FSR1L_SHAD_ADDR 0x0FEA
151 #define FSR1H_SHAD_ADDR 0x0FEB
152 #define STKPTR_ADDR 0x0FED
153 #define TOSL_ADDR 0x0FEE
154 #define TOSH_ADDR 0x0FEF
156 #endif // #ifndef NO_ADDR_DEFINES
158 //==============================================================================
160 // Register Definitions
162 //==============================================================================
164 extern __at(0x0000) __sfr INDF0
;
165 extern __at(0x0001) __sfr INDF1
;
166 extern __at(0x0002) __sfr PCL
;
168 //==============================================================================
171 extern __at(0x0003) __sfr STATUS
;
185 extern __at(0x0003) volatile __STATUSbits_t STATUSbits
;
193 //==============================================================================
195 extern __at(0x0004) __sfr FSR0
;
196 extern __at(0x0004) __sfr FSR0L
;
197 extern __at(0x0005) __sfr FSR0H
;
198 extern __at(0x0006) __sfr FSR1
;
199 extern __at(0x0006) __sfr FSR1L
;
200 extern __at(0x0007) __sfr FSR1H
;
202 //==============================================================================
205 extern __at(0x0008) __sfr BSR
;
228 extern __at(0x0008) volatile __BSRbits_t BSRbits
;
236 //==============================================================================
238 extern __at(0x0009) __sfr WREG
;
239 extern __at(0x000A) __sfr PCLATH
;
241 //==============================================================================
244 extern __at(0x000B) __sfr INTCON
;
273 extern __at(0x000B) volatile __INTCONbits_t INTCONbits
;
286 //==============================================================================
289 //==============================================================================
292 extern __at(0x000C) __sfr PORTA
;
306 extern __at(0x000C) volatile __PORTAbits_t PORTAbits
;
317 //==============================================================================
320 //==============================================================================
323 extern __at(0x000D) __sfr PORTB
;
337 extern __at(0x000D) volatile __PORTBbits_t PORTBbits
;
348 //==============================================================================
351 //==============================================================================
354 extern __at(0x000E) __sfr PORTC
;
368 extern __at(0x000E) volatile __PORTCbits_t PORTCbits
;
379 //==============================================================================
382 //==============================================================================
385 extern __at(0x000F) __sfr PORTD
;
399 extern __at(0x000F) volatile __PORTDbits_t PORTDbits
;
410 //==============================================================================
413 //==============================================================================
416 extern __at(0x0010) __sfr PORTE
;
439 extern __at(0x0010) volatile __PORTEbits_t PORTEbits
;
446 //==============================================================================
449 //==============================================================================
452 extern __at(0x0011) __sfr PIR1
;
463 unsigned TMR1GIF
: 1;
466 extern __at(0x0011) volatile __PIR1bits_t PIR1bits
;
475 #define _TMR1GIF 0x80
477 //==============================================================================
480 //==============================================================================
483 extern __at(0x0012) __sfr PIR2
;
497 extern __at(0x0012) volatile __PIR2bits_t PIR2bits
;
503 //==============================================================================
505 extern __at(0x0015) __sfr TMR0
;
506 extern __at(0x0016) __sfr TMR1
;
507 extern __at(0x0016) __sfr TMR1L
;
508 extern __at(0x0017) __sfr TMR1H
;
510 //==============================================================================
513 extern __at(0x0018) __sfr T1CON
;
521 unsigned NOT_T1SYNC
: 1;
522 unsigned T1OSCEN
: 1;
523 unsigned T1CKPS0
: 1;
524 unsigned T1CKPS1
: 1;
525 unsigned TMR1CS0
: 1;
526 unsigned TMR1CS1
: 1;
543 extern __at(0x0018) volatile __T1CONbits_t T1CONbits
;
546 #define _NOT_T1SYNC 0x04
547 #define _T1OSCEN 0x08
548 #define _T1CKPS0 0x10
549 #define _T1CKPS1 0x20
550 #define _TMR1CS0 0x40
551 #define _TMR1CS1 0x80
553 //==============================================================================
556 //==============================================================================
559 extern __at(0x0019) __sfr T1GCON
;
568 unsigned T1GGO_NOT_DONE
: 1;
582 extern __at(0x0019) volatile __T1GCONbits_t T1GCONbits
;
587 #define _T1GGO_NOT_DONE 0x08
593 //==============================================================================
595 extern __at(0x001A) __sfr TMR2
;
596 extern __at(0x001B) __sfr PR2
;
598 //==============================================================================
601 extern __at(0x001C) __sfr T2CON
;
607 unsigned T2CKPS0
: 1;
608 unsigned T2CKPS1
: 1;
610 unsigned T2OUTPS0
: 1;
611 unsigned T2OUTPS1
: 1;
612 unsigned T2OUTPS2
: 1;
613 unsigned T2OUTPS3
: 1;
626 unsigned T2OUTPS
: 4;
631 extern __at(0x001C) volatile __T2CONbits_t T2CONbits
;
633 #define _T2CKPS0 0x01
634 #define _T2CKPS1 0x02
636 #define _T2OUTPS0 0x08
637 #define _T2OUTPS1 0x10
638 #define _T2OUTPS2 0x20
639 #define _T2OUTPS3 0x40
641 //==============================================================================
644 //==============================================================================
647 extern __at(0x008C) __sfr TRISA
;
661 extern __at(0x008C) volatile __TRISAbits_t TRISAbits
;
672 //==============================================================================
675 //==============================================================================
678 extern __at(0x008D) __sfr TRISB
;
692 extern __at(0x008D) volatile __TRISBbits_t TRISBbits
;
703 //==============================================================================
706 //==============================================================================
709 extern __at(0x008E) __sfr TRISC
;
723 extern __at(0x008E) volatile __TRISCbits_t TRISCbits
;
734 //==============================================================================
737 //==============================================================================
740 extern __at(0x008F) __sfr TRISD
;
754 extern __at(0x008F) volatile __TRISDbits_t TRISDbits
;
765 //==============================================================================
768 //==============================================================================
771 extern __at(0x0090) __sfr TRISE
;
794 extern __at(0x0090) volatile __TRISEbits_t TRISEbits
;
800 //==============================================================================
803 //==============================================================================
806 extern __at(0x0091) __sfr PIE1
;
817 unsigned TMR1GIE
: 1;
820 extern __at(0x0091) volatile __PIE1bits_t PIE1bits
;
829 #define _TMR1GIE 0x80
831 //==============================================================================
834 //==============================================================================
837 extern __at(0x0092) __sfr PIE2
;
851 extern __at(0x0092) volatile __PIE2bits_t PIE2bits
;
857 //==============================================================================
860 //==============================================================================
863 extern __at(0x0095) __sfr OPTION_REG
;
876 unsigned NOT_WPUEN
: 1;
896 } __OPTION_REGbits_t
;
898 extern __at(0x0095) volatile __OPTION_REGbits_t OPTION_REGbits
;
909 #define _NOT_WPUEN 0x80
911 //==============================================================================
914 //==============================================================================
917 extern __at(0x0096) __sfr PCON
;
921 unsigned NOT_BOR
: 1;
922 unsigned NOT_POR
: 1;
924 unsigned NOT_RMCLR
: 1;
925 unsigned NOT_RWDT
: 1;
931 extern __at(0x0096) volatile __PCONbits_t PCONbits
;
933 #define _NOT_BOR 0x01
934 #define _NOT_POR 0x02
936 #define _NOT_RMCLR 0x08
937 #define _NOT_RWDT 0x10
941 //==============================================================================
944 //==============================================================================
947 extern __at(0x0097) __sfr WDTCON
;
971 extern __at(0x0097) volatile __WDTCONbits_t WDTCONbits
;
980 //==============================================================================
983 //==============================================================================
986 extern __at(0x0099) __sfr OSCCON
;
1016 extern __at(0x0099) volatile __OSCCONbits_t OSCCONbits
;
1025 //==============================================================================
1028 //==============================================================================
1031 extern __at(0x009A) __sfr OSCSTAT
;
1037 unsigned HFIOFS
: 1;
1038 unsigned LFIOFR
: 1;
1041 unsigned HFIOFR
: 1;
1056 unsigned T1OSCR
: 1;
1060 extern __at(0x009A) volatile __OSCSTATbits_t OSCSTATbits
;
1062 #define _HFIOFS 0x01
1063 #define _LFIOFR 0x02
1064 #define _HFIOFR 0x10
1067 #define _T1OSCR 0x80
1069 //==============================================================================
1071 extern __at(0x009B) __sfr ADRES
;
1072 extern __at(0x009B) __sfr ADRESL
;
1073 extern __at(0x009C) __sfr ADRESH
;
1075 //==============================================================================
1078 extern __at(0x009D) __sfr ADCON0
;
1085 unsigned GO_NOT_DONE
: 1;
1126 extern __at(0x009D) volatile __ADCON0bits_t ADCON0bits
;
1129 #define _GO_NOT_DONE 0x02
1138 //==============================================================================
1141 //==============================================================================
1144 extern __at(0x009E) __sfr ADCON1
;
1150 unsigned ADPREF0
: 1;
1151 unsigned ADPREF1
: 1;
1162 unsigned ADPREF
: 2;
1174 extern __at(0x009E) volatile __ADCON1bits_t ADCON1bits
;
1176 #define _ADPREF0 0x01
1177 #define _ADPREF1 0x02
1183 //==============================================================================
1186 //==============================================================================
1189 extern __at(0x010C) __sfr LATA
;
1203 extern __at(0x010C) volatile __LATAbits_t LATAbits
;
1214 //==============================================================================
1217 //==============================================================================
1220 extern __at(0x010D) __sfr LATB
;
1234 extern __at(0x010D) volatile __LATBbits_t LATBbits
;
1245 //==============================================================================
1248 //==============================================================================
1251 extern __at(0x010E) __sfr LATC
;
1265 extern __at(0x010E) volatile __LATCbits_t LATCbits
;
1276 //==============================================================================
1279 //==============================================================================
1282 extern __at(0x010F) __sfr LATD
;
1296 extern __at(0x010F) volatile __LATDbits_t LATDbits
;
1307 //==============================================================================
1310 //==============================================================================
1313 extern __at(0x0110) __sfr LATE
;
1336 extern __at(0x0110) volatile __LATEbits_t LATEbits
;
1342 //==============================================================================
1345 //==============================================================================
1348 extern __at(0x0116) __sfr BORCON
;
1352 unsigned BORRDY
: 1;
1359 unsigned SBOREN
: 1;
1362 extern __at(0x0116) volatile __BORCONbits_t BORCONbits
;
1364 #define _BORRDY 0x01
1366 #define _SBOREN 0x80
1368 //==============================================================================
1371 //==============================================================================
1374 extern __at(0x0117) __sfr FVRCON
;
1380 unsigned ADFVR0
: 1;
1381 unsigned ADFVR1
: 1;
1386 unsigned FVRRDY
: 1;
1397 extern __at(0x0117) volatile __FVRCONbits_t FVRCONbits
;
1399 #define _ADFVR0 0x01
1400 #define _ADFVR1 0x02
1403 #define _FVRRDY 0x40
1406 //==============================================================================
1409 //==============================================================================
1412 extern __at(0x011D) __sfr APFCON
;
1416 unsigned CCP2SEL
: 1;
1426 extern __at(0x011D) volatile __APFCONbits_t APFCONbits
;
1428 #define _CCP2SEL 0x01
1431 //==============================================================================
1434 //==============================================================================
1437 extern __at(0x018C) __sfr ANSELA
;
1451 extern __at(0x018C) volatile __ANSELAbits_t ANSELAbits
;
1459 //==============================================================================
1462 //==============================================================================
1465 extern __at(0x018D) __sfr ANSELB
;
1488 extern __at(0x018D) volatile __ANSELBbits_t ANSELBbits
;
1497 //==============================================================================
1500 //==============================================================================
1503 extern __at(0x018E) __sfr ANSELC
;
1517 extern __at(0x018E) volatile __ANSELCbits_t ANSELCbits
;
1526 //==============================================================================
1529 //==============================================================================
1532 extern __at(0x018F) __sfr ANSELD
;
1546 extern __at(0x018F) volatile __ANSELDbits_t ANSELDbits
;
1557 //==============================================================================
1560 //==============================================================================
1563 extern __at(0x0190) __sfr ANSELE
;
1586 extern __at(0x0190) volatile __ANSELEbits_t ANSELEbits
;
1592 //==============================================================================
1594 extern __at(0x0191) __sfr PMADR
;
1595 extern __at(0x0191) __sfr PMADRL
;
1596 extern __at(0x0192) __sfr PMADRH
;
1597 extern __at(0x0193) __sfr PMDAT
;
1598 extern __at(0x0193) __sfr PMDATL
;
1599 extern __at(0x0194) __sfr PMDATH
;
1601 //==============================================================================
1604 extern __at(0x0195) __sfr PMCON1
;
1618 extern __at(0x0195) volatile __PMCON1bits_t PMCON1bits
;
1628 //==============================================================================
1630 extern __at(0x0196) __sfr PMCON2
;
1632 //==============================================================================
1635 extern __at(0x0197) __sfr VREGCON
;
1639 unsigned reserved
: 1;
1640 unsigned VREGPM
: 1;
1649 extern __at(0x0197) volatile __VREGCONbits_t VREGCONbits
;
1651 #define _reserved 0x01
1652 #define _VREGPM 0x02
1654 //==============================================================================
1656 extern __at(0x0199) __sfr RCREG
;
1657 extern __at(0x019A) __sfr TXREG
;
1658 extern __at(0x019B) __sfr SP1BRG
;
1659 extern __at(0x019B) __sfr SP1BRGL
;
1660 extern __at(0x019B) __sfr SPBRG
;
1661 extern __at(0x019B) __sfr SPBRGL
;
1662 extern __at(0x019C) __sfr SP1BRGH
;
1663 extern __at(0x019C) __sfr SPBRGH
;
1665 //==============================================================================
1668 extern __at(0x019D) __sfr RCSTA
;
1682 extern __at(0x019D) volatile __RCSTAbits_t RCSTAbits
;
1693 //==============================================================================
1696 //==============================================================================
1699 extern __at(0x019E) __sfr TXSTA
;
1713 extern __at(0x019E) volatile __TXSTAbits_t TXSTAbits
;
1724 //==============================================================================
1727 //==============================================================================
1730 extern __at(0x019F) __sfr BAUDCON
;
1741 unsigned ABDOVF
: 1;
1744 extern __at(0x019F) volatile __BAUDCONbits_t BAUDCONbits
;
1751 #define _ABDOVF 0x80
1753 //==============================================================================
1756 //==============================================================================
1759 extern __at(0x020D) __sfr WPUB
;
1773 extern __at(0x020D) volatile __WPUBbits_t WPUBbits
;
1784 //==============================================================================
1787 //==============================================================================
1790 extern __at(0x0210) __sfr WPUE
;
1804 extern __at(0x0210) volatile __WPUEbits_t WPUEbits
;
1808 //==============================================================================
1810 extern __at(0x0211) __sfr SSP1BUF
;
1811 extern __at(0x0211) __sfr SSPBUF
;
1812 extern __at(0x0212) __sfr SSP1ADD
;
1813 extern __at(0x0212) __sfr SSPADD
;
1814 extern __at(0x0213) __sfr SSP1MSK
;
1815 extern __at(0x0213) __sfr SSPMSK
;
1817 //==============================================================================
1820 extern __at(0x0214) __sfr SSP1STAT
;
1826 unsigned R_NOT_W
: 1;
1829 unsigned D_NOT_A
: 1;
1834 extern __at(0x0214) volatile __SSP1STATbits_t SSP1STATbits
;
1838 #define _R_NOT_W 0x04
1841 #define _D_NOT_A 0x20
1845 //==============================================================================
1848 //==============================================================================
1851 extern __at(0x0214) __sfr SSPSTAT
;
1857 unsigned R_NOT_W
: 1;
1860 unsigned D_NOT_A
: 1;
1865 extern __at(0x0214) volatile __SSPSTATbits_t SSPSTATbits
;
1867 #define _SSPSTAT_BF 0x01
1868 #define _SSPSTAT_UA 0x02
1869 #define _SSPSTAT_R_NOT_W 0x04
1870 #define _SSPSTAT_S 0x08
1871 #define _SSPSTAT_P 0x10
1872 #define _SSPSTAT_D_NOT_A 0x20
1873 #define _SSPSTAT_CKE 0x40
1874 #define _SSPSTAT_SMP 0x80
1876 //==============================================================================
1879 //==============================================================================
1882 extern __at(0x0215) __sfr SSP1CON1
;
1905 extern __at(0x0215) volatile __SSP1CON1bits_t SSP1CON1bits
;
1916 //==============================================================================
1919 //==============================================================================
1922 extern __at(0x0215) __sfr SSPCON
;
1945 extern __at(0x0215) volatile __SSPCONbits_t SSPCONbits
;
1947 #define _SSPCON_SSPM0 0x01
1948 #define _SSPCON_SSPM1 0x02
1949 #define _SSPCON_SSPM2 0x04
1950 #define _SSPCON_SSPM3 0x08
1951 #define _SSPCON_CKP 0x10
1952 #define _SSPCON_SSPEN 0x20
1953 #define _SSPCON_SSPOV 0x40
1954 #define _SSPCON_WCOL 0x80
1956 //==============================================================================
1959 //==============================================================================
1962 extern __at(0x0215) __sfr SSPCON1
;
1985 extern __at(0x0215) volatile __SSPCON1bits_t SSPCON1bits
;
1987 #define _SSPCON1_SSPM0 0x01
1988 #define _SSPCON1_SSPM1 0x02
1989 #define _SSPCON1_SSPM2 0x04
1990 #define _SSPCON1_SSPM3 0x08
1991 #define _SSPCON1_CKP 0x10
1992 #define _SSPCON1_SSPEN 0x20
1993 #define _SSPCON1_SSPOV 0x40
1994 #define _SSPCON1_WCOL 0x80
1996 //==============================================================================
1999 //==============================================================================
2002 extern __at(0x0216) __sfr SSP1CON2
;
2012 unsigned ACKSTAT
: 1;
2016 extern __at(0x0216) volatile __SSP1CON2bits_t SSP1CON2bits
;
2024 #define _ACKSTAT 0x40
2027 //==============================================================================
2030 //==============================================================================
2033 extern __at(0x0216) __sfr SSPCON2
;
2043 unsigned ACKSTAT
: 1;
2047 extern __at(0x0216) volatile __SSPCON2bits_t SSPCON2bits
;
2049 #define _SSPCON2_SEN 0x01
2050 #define _SSPCON2_RSEN 0x02
2051 #define _SSPCON2_PEN 0x04
2052 #define _SSPCON2_RCEN 0x08
2053 #define _SSPCON2_ACKEN 0x10
2054 #define _SSPCON2_ACKDT 0x20
2055 #define _SSPCON2_ACKSTAT 0x40
2056 #define _SSPCON2_GCEN 0x80
2058 //==============================================================================
2061 //==============================================================================
2064 extern __at(0x0217) __sfr SSP1CON3
;
2075 unsigned ACKTIM
: 1;
2078 extern __at(0x0217) volatile __SSP1CON3bits_t SSP1CON3bits
;
2087 #define _ACKTIM 0x80
2089 //==============================================================================
2092 //==============================================================================
2095 extern __at(0x0217) __sfr SSPCON3
;
2106 unsigned ACKTIM
: 1;
2109 extern __at(0x0217) volatile __SSPCON3bits_t SSPCON3bits
;
2111 #define _SSPCON3_DHEN 0x01
2112 #define _SSPCON3_AHEN 0x02
2113 #define _SSPCON3_SBCDE 0x04
2114 #define _SSPCON3_SDAHT 0x08
2115 #define _SSPCON3_BOEN 0x10
2116 #define _SSPCON3_SCIE 0x20
2117 #define _SSPCON3_PCIE 0x40
2118 #define _SSPCON3_ACKTIM 0x80
2120 //==============================================================================
2122 extern __at(0x0291) __sfr CCPR1
;
2123 extern __at(0x0291) __sfr CCPR1L
;
2124 extern __at(0x0292) __sfr CCPR1H
;
2126 //==============================================================================
2129 extern __at(0x0293) __sfr CCP1CON
;
2135 unsigned CCP1M0
: 1;
2136 unsigned CCP1M1
: 1;
2137 unsigned CCP1M2
: 1;
2138 unsigned CCP1M3
: 1;
2159 extern __at(0x0293) volatile __CCP1CONbits_t CCP1CONbits
;
2161 #define _CCP1M0 0x01
2162 #define _CCP1M1 0x02
2163 #define _CCP1M2 0x04
2164 #define _CCP1M3 0x08
2168 //==============================================================================
2170 extern __at(0x0298) __sfr CCPR2
;
2171 extern __at(0x0298) __sfr CCPR2L
;
2172 extern __at(0x0299) __sfr CCPR2H
;
2174 //==============================================================================
2177 extern __at(0x029A) __sfr CCP2CON
;
2183 unsigned CCP2M0
: 1;
2184 unsigned CCP2M1
: 1;
2185 unsigned CCP2M2
: 1;
2186 unsigned CCP2M3
: 1;
2207 extern __at(0x029A) volatile __CCP2CONbits_t CCP2CONbits
;
2209 #define _CCP2M0 0x01
2210 #define _CCP2M1 0x02
2211 #define _CCP2M2 0x04
2212 #define _CCP2M3 0x08
2216 //==============================================================================
2219 //==============================================================================
2222 extern __at(0x0394) __sfr IOCBP
;
2226 unsigned IOCBP0
: 1;
2227 unsigned IOCBP1
: 1;
2228 unsigned IOCBP2
: 1;
2229 unsigned IOCBP3
: 1;
2230 unsigned IOCBP4
: 1;
2231 unsigned IOCBP5
: 1;
2232 unsigned IOCBP6
: 1;
2233 unsigned IOCBP7
: 1;
2236 extern __at(0x0394) volatile __IOCBPbits_t IOCBPbits
;
2238 #define _IOCBP0 0x01
2239 #define _IOCBP1 0x02
2240 #define _IOCBP2 0x04
2241 #define _IOCBP3 0x08
2242 #define _IOCBP4 0x10
2243 #define _IOCBP5 0x20
2244 #define _IOCBP6 0x40
2245 #define _IOCBP7 0x80
2247 //==============================================================================
2250 //==============================================================================
2253 extern __at(0x0395) __sfr IOCBN
;
2257 unsigned IOCBN0
: 1;
2258 unsigned IOCBN1
: 1;
2259 unsigned IOCBN2
: 1;
2260 unsigned IOCBN3
: 1;
2261 unsigned IOCBN4
: 1;
2262 unsigned IOCBN5
: 1;
2263 unsigned IOCBN6
: 1;
2264 unsigned IOCBN7
: 1;
2267 extern __at(0x0395) volatile __IOCBNbits_t IOCBNbits
;
2269 #define _IOCBN0 0x01
2270 #define _IOCBN1 0x02
2271 #define _IOCBN2 0x04
2272 #define _IOCBN3 0x08
2273 #define _IOCBN4 0x10
2274 #define _IOCBN5 0x20
2275 #define _IOCBN6 0x40
2276 #define _IOCBN7 0x80
2278 //==============================================================================
2281 //==============================================================================
2284 extern __at(0x0396) __sfr IOCBF
;
2288 unsigned IOCBF0
: 1;
2289 unsigned IOCBF1
: 1;
2290 unsigned IOCBF2
: 1;
2291 unsigned IOCBF3
: 1;
2292 unsigned IOCBF4
: 1;
2293 unsigned IOCBF5
: 1;
2294 unsigned IOCBF6
: 1;
2295 unsigned IOCBF7
: 1;
2298 extern __at(0x0396) volatile __IOCBFbits_t IOCBFbits
;
2300 #define _IOCBF0 0x01
2301 #define _IOCBF1 0x02
2302 #define _IOCBF2 0x04
2303 #define _IOCBF3 0x08
2304 #define _IOCBF4 0x10
2305 #define _IOCBF5 0x20
2306 #define _IOCBF6 0x40
2307 #define _IOCBF7 0x80
2309 //==============================================================================
2312 //==============================================================================
2315 extern __at(0x0FE4) __sfr STATUS_SHAD
;
2319 unsigned C_SHAD
: 1;
2320 unsigned DC_SHAD
: 1;
2321 unsigned Z_SHAD
: 1;
2327 } __STATUS_SHADbits_t
;
2329 extern __at(0x0FE4) volatile __STATUS_SHADbits_t STATUS_SHADbits
;
2331 #define _C_SHAD 0x01
2332 #define _DC_SHAD 0x02
2333 #define _Z_SHAD 0x04
2335 //==============================================================================
2337 extern __at(0x0FE5) __sfr WREG_SHAD
;
2338 extern __at(0x0FE6) __sfr BSR_SHAD
;
2339 extern __at(0x0FE7) __sfr PCLATH_SHAD
;
2340 extern __at(0x0FE8) __sfr FSR0L_SHAD
;
2341 extern __at(0x0FE9) __sfr FSR0H_SHAD
;
2342 extern __at(0x0FEA) __sfr FSR1L_SHAD
;
2343 extern __at(0x0FEB) __sfr FSR1H_SHAD
;
2344 extern __at(0x0FED) __sfr STKPTR
;
2345 extern __at(0x0FEE) __sfr TOSL
;
2346 extern __at(0x0FEF) __sfr TOSH
;
2348 //==============================================================================
2350 // Configuration Bits
2352 //==============================================================================
2354 #define _CONFIG1 0x8007
2355 #define _CONFIG2 0x8008
2357 //----------------------------- CONFIG1 Options -------------------------------
2359 #define _FOSC_LP 0x3FF8 // LP Oscillator, Low-power crystal connected between OSC1 and OSC2 pins.
2360 #define _FOSC_XT 0x3FF9 // XT Oscillator, Crystal/resonator connected between OSC1 and OSC2 pins.
2361 #define _FOSC_HS 0x3FFA // HS Oscillator, High-speed crystal/resonator connected between OSC1 and OSC2 pins.
2362 #define _FOSC_EXTRC 0x3FFB // EXTRC oscillator: External RC circuit connected to CLKIN pin.
2363 #define _FOSC_INTOSC 0x3FFC // INTOSC oscillator: I/O function on CLKIN pin.
2364 #define _FOSC_ECL 0x3FFD // ECL, External Clock, Low Power Mode (0-0.5 MHz): device clock supplied to CLKIN pin.
2365 #define _FOSC_ECM 0x3FFE // ECM, External Clock, Medium Power Mode (0.5-4 MHz): device clock supplied to CLKIN pin.
2366 #define _FOSC_ECH 0x3FFF // ECH, External Clock, High Power Mode (4-20 MHz): device clock supplied to CLKIN pin.
2367 #define _WDTE_OFF 0x3FE7 // WDT disabled.
2368 #define _WDTE_SWDTEN 0x3FEF // WDT controlled by the SWDTEN bit in the WDTCON register.
2369 #define _WDTE_NSLEEP 0x3FF7 // WDT enabled while running and disabled in Sleep.
2370 #define _WDTE_ON 0x3FFF // WDT enabled.
2371 #define _PWRTE_ON 0x3FDF // PWRT enabled.
2372 #define _PWRTE_OFF 0x3FFF // PWRT disabled.
2373 #define _MCLRE_OFF 0x3FBF // MCLR/VPP pin function is digital input.
2374 #define _MCLRE_ON 0x3FFF // MCLR/VPP pin function is MCLR.
2375 #define _CP_ON 0x3F7F // Program memory code protection is enabled.
2376 #define _CP_OFF 0x3FFF // Program memory code protection is disabled.
2377 #define _BOREN_OFF 0x39FF // Brown-out Reset disabled.
2378 #define _BOREN_SBODEN 0x3BFF // Brown-out Reset controlled by the SBOREN bit in the BORCON register.
2379 #define _BOREN_NSLEEP 0x3DFF // Brown-out Reset enabled while running and disabled in Sleep.
2380 #define _BOREN_ON 0x3FFF // Brown-out Reset enabled.
2381 #define _CLKOUTEN_ON 0x37FF // CLKOUT function is enabled on the CLKOUT pin.
2382 #define _CLKOUTEN_OFF 0x3FFF // CLKOUT function is disabled. I/O or oscillator function on the CLKOUT pin.
2383 #define _IESO_OFF 0x2FFF // Internal/External Switchover mode is disabled.
2384 #define _IESO_ON 0x3FFF // Internal/External Switchover mode is enabled.
2385 #define _FCMEN_OFF 0x1FFF // Fail-Safe Clock Monitor is disabled.
2386 #define _FCMEN_ON 0x3FFF // Fail-Safe Clock Monitor is enabled.
2388 //----------------------------- CONFIG2 Options -------------------------------
2390 #define _WRT_ALL 0x3FFC // 000h to 1FFFh write protected, no addresses may be modified by EECON control.
2391 #define _WRT_HALF 0x3FFD // 000h to FFFh write protected, 1000h to 1FFFh may be modified by EECON control.
2392 #define _WRT_BOOT 0x3FFE // 000h to 1FFh write protected, 200h to 1FFFh may be modified by EECON control.
2393 #define _WRT_OFF 0x3FFF // Write protection off.
2394 #define _VCAPEN_ON 0x3FEF // VCAP pin function enabled.
2395 #define _VCAPEN_OFF 0x3FFF // VCAP pin function disabled.
2396 #define _STVREN_OFF 0x3DFF // Stack Overflow or Underflow will not cause a Reset.
2397 #define _STVREN_ON 0x3FFF // Stack Overflow or Underflow will cause a Reset.
2398 #define _BORV_HI 0x3BFF // Brown-out Reset Voltage (Vbor), high trip point selected.
2399 #define _BORV_LO 0x3FFF // Brown-out Reset Voltage (Vbor), low trip point selected.
2400 #define _LPBOR_ON 0x37FF // Low-Power BOR is enabled.
2401 #define _LPBOR_OFF 0x3FFF // Low-Power BOR is disabled.
2402 #define _DEBUG_ON 0x2FFF // In-Circuit Debugger enabled, ICSPCLK and ICSPDAT are dedicated to the debugger.
2403 #define _DEBUG_OFF 0x3FFF // In-Circuit Debugger disabled, ICSPCLK and ICSPDAT are general purpose I/O pins.
2404 #define _LVP_OFF 0x1FFF // High-voltage on MCLR/VPP must be used for programming.
2405 #define _LVP_ON 0x3FFF // Low-voltage programming enabled.
2407 //==============================================================================
2409 #define _DEVID1 0x8006
2411 #define _IDLOC0 0x8000
2412 #define _IDLOC1 0x8001
2413 #define _IDLOC2 0x8002
2414 #define _IDLOC3 0x8003
2416 //==============================================================================
2418 #ifndef NO_BIT_DEFINES
2420 #define ADON ADCON0bits.ADON // bit 0
2421 #define GO_NOT_DONE ADCON0bits.GO_NOT_DONE // bit 1, shadows bit in ADCON0bits
2422 #define ADGO ADCON0bits.ADGO // bit 1, shadows bit in ADCON0bits
2423 #define GO ADCON0bits.GO // bit 1, shadows bit in ADCON0bits
2424 #define CHS0 ADCON0bits.CHS0 // bit 2
2425 #define CHS1 ADCON0bits.CHS1 // bit 3
2426 #define CHS2 ADCON0bits.CHS2 // bit 4
2427 #define CHS3 ADCON0bits.CHS3 // bit 5
2428 #define CHS4 ADCON0bits.CHS4 // bit 6
2430 #define ADPREF0 ADCON1bits.ADPREF0 // bit 0
2431 #define ADPREF1 ADCON1bits.ADPREF1 // bit 1
2432 #define ADCS0 ADCON1bits.ADCS0 // bit 4
2433 #define ADCS1 ADCON1bits.ADCS1 // bit 5
2434 #define ADCS2 ADCON1bits.ADCS2 // bit 6
2435 #define ADFM ADCON1bits.ADFM // bit 7
2437 #define ANSA0 ANSELAbits.ANSA0 // bit 0
2438 #define ANSA1 ANSELAbits.ANSA1 // bit 1
2439 #define ANSA2 ANSELAbits.ANSA2 // bit 2
2440 #define ANSA3 ANSELAbits.ANSA3 // bit 3
2441 #define ANSA5 ANSELAbits.ANSA5 // bit 5
2443 #define ANSB0 ANSELBbits.ANSB0 // bit 0
2444 #define ANSB1 ANSELBbits.ANSB1 // bit 1
2445 #define ANSB2 ANSELBbits.ANSB2 // bit 2
2446 #define ANSB3 ANSELBbits.ANSB3 // bit 3
2447 #define ANSB4 ANSELBbits.ANSB4 // bit 4
2448 #define ANSB5 ANSELBbits.ANSB5 // bit 5
2450 #define ANSC2 ANSELCbits.ANSC2 // bit 2
2451 #define ANSC3 ANSELCbits.ANSC3 // bit 3
2452 #define ANSC4 ANSELCbits.ANSC4 // bit 4
2453 #define ANSC5 ANSELCbits.ANSC5 // bit 5
2454 #define ANSC6 ANSELCbits.ANSC6 // bit 6
2455 #define ANSC7 ANSELCbits.ANSC7 // bit 7
2457 #define ANSD0 ANSELDbits.ANSD0 // bit 0
2458 #define ANSD1 ANSELDbits.ANSD1 // bit 1
2459 #define ANSD2 ANSELDbits.ANSD2 // bit 2
2460 #define ANSD3 ANSELDbits.ANSD3 // bit 3
2461 #define ANSD4 ANSELDbits.ANSD4 // bit 4
2462 #define ANSD5 ANSELDbits.ANSD5 // bit 5
2463 #define ANSD6 ANSELDbits.ANSD6 // bit 6
2464 #define ANSD7 ANSELDbits.ANSD7 // bit 7
2466 #define ANSE0 ANSELEbits.ANSE0 // bit 0
2467 #define ANSE1 ANSELEbits.ANSE1 // bit 1
2468 #define ANSE2 ANSELEbits.ANSE2 // bit 2
2470 #define CCP2SEL APFCONbits.CCP2SEL // bit 0
2471 #define SSSEL APFCONbits.SSSEL // bit 1
2473 #define ABDEN BAUDCONbits.ABDEN // bit 0
2474 #define WUE BAUDCONbits.WUE // bit 1
2475 #define BRG16 BAUDCONbits.BRG16 // bit 3
2476 #define SCKP BAUDCONbits.SCKP // bit 4
2477 #define RCIDL BAUDCONbits.RCIDL // bit 6
2478 #define ABDOVF BAUDCONbits.ABDOVF // bit 7
2480 #define BORRDY BORCONbits.BORRDY // bit 0
2481 #define BORFS BORCONbits.BORFS // bit 6
2482 #define SBOREN BORCONbits.SBOREN // bit 7
2484 #define BSR0 BSRbits.BSR0 // bit 0
2485 #define BSR1 BSRbits.BSR1 // bit 1
2486 #define BSR2 BSRbits.BSR2 // bit 2
2487 #define BSR3 BSRbits.BSR3 // bit 3
2488 #define BSR4 BSRbits.BSR4 // bit 4
2490 #define CCP1M0 CCP1CONbits.CCP1M0 // bit 0
2491 #define CCP1M1 CCP1CONbits.CCP1M1 // bit 1
2492 #define CCP1M2 CCP1CONbits.CCP1M2 // bit 2
2493 #define CCP1M3 CCP1CONbits.CCP1M3 // bit 3
2494 #define DC1B0 CCP1CONbits.DC1B0 // bit 4
2495 #define DC1B1 CCP1CONbits.DC1B1 // bit 5
2497 #define CCP2M0 CCP2CONbits.CCP2M0 // bit 0
2498 #define CCP2M1 CCP2CONbits.CCP2M1 // bit 1
2499 #define CCP2M2 CCP2CONbits.CCP2M2 // bit 2
2500 #define CCP2M3 CCP2CONbits.CCP2M3 // bit 3
2501 #define DC2B0 CCP2CONbits.DC2B0 // bit 4
2502 #define DC2B1 CCP2CONbits.DC2B1 // bit 5
2504 #define ADFVR0 FVRCONbits.ADFVR0 // bit 0
2505 #define ADFVR1 FVRCONbits.ADFVR1 // bit 1
2506 #define TSRNG FVRCONbits.TSRNG // bit 4
2507 #define TSEN FVRCONbits.TSEN // bit 5
2508 #define FVRRDY FVRCONbits.FVRRDY // bit 6
2509 #define FVREN FVRCONbits.FVREN // bit 7
2511 #define IOCIF INTCONbits.IOCIF // bit 0
2512 #define INTF INTCONbits.INTF // bit 1
2513 #define TMR0IF INTCONbits.TMR0IF // bit 2, shadows bit in INTCONbits
2514 #define T0IF INTCONbits.T0IF // bit 2, shadows bit in INTCONbits
2515 #define IOCIE INTCONbits.IOCIE // bit 3
2516 #define INTE INTCONbits.INTE // bit 4
2517 #define TMR0IE INTCONbits.TMR0IE // bit 5, shadows bit in INTCONbits
2518 #define T0IE INTCONbits.T0IE // bit 5, shadows bit in INTCONbits
2519 #define PEIE INTCONbits.PEIE // bit 6
2520 #define GIE INTCONbits.GIE // bit 7
2522 #define IOCBF0 IOCBFbits.IOCBF0 // bit 0
2523 #define IOCBF1 IOCBFbits.IOCBF1 // bit 1
2524 #define IOCBF2 IOCBFbits.IOCBF2 // bit 2
2525 #define IOCBF3 IOCBFbits.IOCBF3 // bit 3
2526 #define IOCBF4 IOCBFbits.IOCBF4 // bit 4
2527 #define IOCBF5 IOCBFbits.IOCBF5 // bit 5
2528 #define IOCBF6 IOCBFbits.IOCBF6 // bit 6
2529 #define IOCBF7 IOCBFbits.IOCBF7 // bit 7
2531 #define IOCBN0 IOCBNbits.IOCBN0 // bit 0
2532 #define IOCBN1 IOCBNbits.IOCBN1 // bit 1
2533 #define IOCBN2 IOCBNbits.IOCBN2 // bit 2
2534 #define IOCBN3 IOCBNbits.IOCBN3 // bit 3
2535 #define IOCBN4 IOCBNbits.IOCBN4 // bit 4
2536 #define IOCBN5 IOCBNbits.IOCBN5 // bit 5
2537 #define IOCBN6 IOCBNbits.IOCBN6 // bit 6
2538 #define IOCBN7 IOCBNbits.IOCBN7 // bit 7
2540 #define IOCBP0 IOCBPbits.IOCBP0 // bit 0
2541 #define IOCBP1 IOCBPbits.IOCBP1 // bit 1
2542 #define IOCBP2 IOCBPbits.IOCBP2 // bit 2
2543 #define IOCBP3 IOCBPbits.IOCBP3 // bit 3
2544 #define IOCBP4 IOCBPbits.IOCBP4 // bit 4
2545 #define IOCBP5 IOCBPbits.IOCBP5 // bit 5
2546 #define IOCBP6 IOCBPbits.IOCBP6 // bit 6
2547 #define IOCBP7 IOCBPbits.IOCBP7 // bit 7
2549 #define LATA0 LATAbits.LATA0 // bit 0
2550 #define LATA1 LATAbits.LATA1 // bit 1
2551 #define LATA2 LATAbits.LATA2 // bit 2
2552 #define LATA3 LATAbits.LATA3 // bit 3
2553 #define LATA4 LATAbits.LATA4 // bit 4
2554 #define LATA5 LATAbits.LATA5 // bit 5
2555 #define LATA6 LATAbits.LATA6 // bit 6
2556 #define LATA7 LATAbits.LATA7 // bit 7
2558 #define LATB0 LATBbits.LATB0 // bit 0
2559 #define LATB1 LATBbits.LATB1 // bit 1
2560 #define LATB2 LATBbits.LATB2 // bit 2
2561 #define LATB3 LATBbits.LATB3 // bit 3
2562 #define LATB4 LATBbits.LATB4 // bit 4
2563 #define LATB5 LATBbits.LATB5 // bit 5
2564 #define LATB6 LATBbits.LATB6 // bit 6
2565 #define LATB7 LATBbits.LATB7 // bit 7
2567 #define LATC0 LATCbits.LATC0 // bit 0
2568 #define LATC1 LATCbits.LATC1 // bit 1
2569 #define LATC2 LATCbits.LATC2 // bit 2
2570 #define LATC3 LATCbits.LATC3 // bit 3
2571 #define LATC4 LATCbits.LATC4 // bit 4
2572 #define LATC5 LATCbits.LATC5 // bit 5
2573 #define LATC6 LATCbits.LATC6 // bit 6
2574 #define LATC7 LATCbits.LATC7 // bit 7
2576 #define LATD0 LATDbits.LATD0 // bit 0
2577 #define LATD1 LATDbits.LATD1 // bit 1
2578 #define LATD2 LATDbits.LATD2 // bit 2
2579 #define LATD3 LATDbits.LATD3 // bit 3
2580 #define LATD4 LATDbits.LATD4 // bit 4
2581 #define LATD5 LATDbits.LATD5 // bit 5
2582 #define LATD6 LATDbits.LATD6 // bit 6
2583 #define LATD7 LATDbits.LATD7 // bit 7
2585 #define LATE0 LATEbits.LATE0 // bit 0
2586 #define LATE1 LATEbits.LATE1 // bit 1
2587 #define LATE2 LATEbits.LATE2 // bit 2
2589 #define PS0 OPTION_REGbits.PS0 // bit 0
2590 #define PS1 OPTION_REGbits.PS1 // bit 1
2591 #define PS2 OPTION_REGbits.PS2 // bit 2
2592 #define PSA OPTION_REGbits.PSA // bit 3
2593 #define TMR0SE OPTION_REGbits.TMR0SE // bit 4, shadows bit in OPTION_REGbits
2594 #define T0SE OPTION_REGbits.T0SE // bit 4, shadows bit in OPTION_REGbits
2595 #define TMR0CS OPTION_REGbits.TMR0CS // bit 5, shadows bit in OPTION_REGbits
2596 #define T0CS OPTION_REGbits.T0CS // bit 5, shadows bit in OPTION_REGbits
2597 #define INTEDG OPTION_REGbits.INTEDG // bit 6
2598 #define NOT_WPUEN OPTION_REGbits.NOT_WPUEN // bit 7
2600 #define SCS0 OSCCONbits.SCS0 // bit 0
2601 #define SCS1 OSCCONbits.SCS1 // bit 1
2602 #define IRCF0 OSCCONbits.IRCF0 // bit 3
2603 #define IRCF1 OSCCONbits.IRCF1 // bit 4
2604 #define IRCF2 OSCCONbits.IRCF2 // bit 5
2605 #define IRCF3 OSCCONbits.IRCF3 // bit 6
2607 #define HFIOFS OSCSTATbits.HFIOFS // bit 0
2608 #define LFIOFR OSCSTATbits.LFIOFR // bit 1
2609 #define HFIOFR OSCSTATbits.HFIOFR // bit 4
2610 #define OSTS OSCSTATbits.OSTS // bit 5
2611 #define SOSCR OSCSTATbits.SOSCR // bit 7, shadows bit in OSCSTATbits
2612 #define T1OSCR OSCSTATbits.T1OSCR // bit 7, shadows bit in OSCSTATbits
2614 #define NOT_BOR PCONbits.NOT_BOR // bit 0
2615 #define NOT_POR PCONbits.NOT_POR // bit 1
2616 #define NOT_RI PCONbits.NOT_RI // bit 2
2617 #define NOT_RMCLR PCONbits.NOT_RMCLR // bit 3
2618 #define NOT_RWDT PCONbits.NOT_RWDT // bit 4
2619 #define STKUNF PCONbits.STKUNF // bit 6
2620 #define STKOVF PCONbits.STKOVF // bit 7
2622 #define TMR1IE PIE1bits.TMR1IE // bit 0
2623 #define TMR2IE PIE1bits.TMR2IE // bit 1
2624 #define CCP1IE PIE1bits.CCP1IE // bit 2
2625 #define SSPIE PIE1bits.SSPIE // bit 3
2626 #define TXIE PIE1bits.TXIE // bit 4
2627 #define RCIE PIE1bits.RCIE // bit 5
2628 #define ADIE PIE1bits.ADIE // bit 6
2629 #define TMR1GIE PIE1bits.TMR1GIE // bit 7
2631 #define CCP2IE PIE2bits.CCP2IE // bit 0
2632 #define BCLIE PIE2bits.BCLIE // bit 3
2633 #define OSFIE PIE2bits.OSFIE // bit 7
2635 #define TMR1IF PIR1bits.TMR1IF // bit 0
2636 #define TMR2IF PIR1bits.TMR2IF // bit 1
2637 #define CCP1IF PIR1bits.CCP1IF // bit 2
2638 #define SSPIF PIR1bits.SSPIF // bit 3
2639 #define TXIF PIR1bits.TXIF // bit 4
2640 #define RCIF PIR1bits.RCIF // bit 5
2641 #define ADIF PIR1bits.ADIF // bit 6
2642 #define TMR1GIF PIR1bits.TMR1GIF // bit 7
2644 #define CCP2IF PIR2bits.CCP2IF // bit 0
2645 #define BCLIF PIR2bits.BCLIF // bit 3
2646 #define OSFIF PIR2bits.OSFIF // bit 7
2648 #define RD PMCON1bits.RD // bit 0
2649 #define WR PMCON1bits.WR // bit 1
2650 #define WREN PMCON1bits.WREN // bit 2
2651 #define WRERR PMCON1bits.WRERR // bit 3
2652 #define FREE PMCON1bits.FREE // bit 4
2653 #define LWLO PMCON1bits.LWLO // bit 5
2654 #define CFGS PMCON1bits.CFGS // bit 6
2656 #define RA0 PORTAbits.RA0 // bit 0
2657 #define RA1 PORTAbits.RA1 // bit 1
2658 #define RA2 PORTAbits.RA2 // bit 2
2659 #define RA3 PORTAbits.RA3 // bit 3
2660 #define RA4 PORTAbits.RA4 // bit 4
2661 #define RA5 PORTAbits.RA5 // bit 5
2662 #define RA6 PORTAbits.RA6 // bit 6
2663 #define RA7 PORTAbits.RA7 // bit 7
2665 #define RB0 PORTBbits.RB0 // bit 0
2666 #define RB1 PORTBbits.RB1 // bit 1
2667 #define RB2 PORTBbits.RB2 // bit 2
2668 #define RB3 PORTBbits.RB3 // bit 3
2669 #define RB4 PORTBbits.RB4 // bit 4
2670 #define RB5 PORTBbits.RB5 // bit 5
2671 #define RB6 PORTBbits.RB6 // bit 6
2672 #define RB7 PORTBbits.RB7 // bit 7
2674 #define RC0 PORTCbits.RC0 // bit 0
2675 #define RC1 PORTCbits.RC1 // bit 1
2676 #define RC2 PORTCbits.RC2 // bit 2
2677 #define RC3 PORTCbits.RC3 // bit 3
2678 #define RC4 PORTCbits.RC4 // bit 4
2679 #define RC5 PORTCbits.RC5 // bit 5
2680 #define RC6 PORTCbits.RC6 // bit 6
2681 #define RC7 PORTCbits.RC7 // bit 7
2683 #define RD0 PORTDbits.RD0 // bit 0
2684 #define RD1 PORTDbits.RD1 // bit 1
2685 #define RD2 PORTDbits.RD2 // bit 2
2686 #define RD3 PORTDbits.RD3 // bit 3
2687 #define RD4 PORTDbits.RD4 // bit 4
2688 #define RD5 PORTDbits.RD5 // bit 5
2689 #define RD6 PORTDbits.RD6 // bit 6
2690 #define RD7 PORTDbits.RD7 // bit 7
2692 #define RE0 PORTEbits.RE0 // bit 0
2693 #define RE1 PORTEbits.RE1 // bit 1
2694 #define RE2 PORTEbits.RE2 // bit 2
2695 #define RE3 PORTEbits.RE3 // bit 3
2697 #define RX9D RCSTAbits.RX9D // bit 0
2698 #define OERR RCSTAbits.OERR // bit 1
2699 #define FERR RCSTAbits.FERR // bit 2
2700 #define ADDEN RCSTAbits.ADDEN // bit 3
2701 #define CREN RCSTAbits.CREN // bit 4
2702 #define SREN RCSTAbits.SREN // bit 5
2703 #define RX9 RCSTAbits.RX9 // bit 6
2704 #define SPEN RCSTAbits.SPEN // bit 7
2706 #define SSPM0 SSP1CON1bits.SSPM0 // bit 0
2707 #define SSPM1 SSP1CON1bits.SSPM1 // bit 1
2708 #define SSPM2 SSP1CON1bits.SSPM2 // bit 2
2709 #define SSPM3 SSP1CON1bits.SSPM3 // bit 3
2710 #define CKP SSP1CON1bits.CKP // bit 4
2711 #define SSPEN SSP1CON1bits.SSPEN // bit 5
2712 #define SSPOV SSP1CON1bits.SSPOV // bit 6
2713 #define WCOL SSP1CON1bits.WCOL // bit 7
2715 #define SEN SSP1CON2bits.SEN // bit 0
2716 #define RSEN SSP1CON2bits.RSEN // bit 1
2717 #define PEN SSP1CON2bits.PEN // bit 2
2718 #define RCEN SSP1CON2bits.RCEN // bit 3
2719 #define ACKEN SSP1CON2bits.ACKEN // bit 4
2720 #define ACKDT SSP1CON2bits.ACKDT // bit 5
2721 #define ACKSTAT SSP1CON2bits.ACKSTAT // bit 6
2722 #define GCEN SSP1CON2bits.GCEN // bit 7
2724 #define DHEN SSP1CON3bits.DHEN // bit 0
2725 #define AHEN SSP1CON3bits.AHEN // bit 1
2726 #define SBCDE SSP1CON3bits.SBCDE // bit 2
2727 #define SDAHT SSP1CON3bits.SDAHT // bit 3
2728 #define BOEN SSP1CON3bits.BOEN // bit 4
2729 #define SCIE SSP1CON3bits.SCIE // bit 5
2730 #define PCIE SSP1CON3bits.PCIE // bit 6
2731 #define ACKTIM SSP1CON3bits.ACKTIM // bit 7
2733 #define BF SSP1STATbits.BF // bit 0
2734 #define UA SSP1STATbits.UA // bit 1
2735 #define R_NOT_W SSP1STATbits.R_NOT_W // bit 2
2736 #define S SSP1STATbits.S // bit 3
2737 #define P SSP1STATbits.P // bit 4
2738 #define D_NOT_A SSP1STATbits.D_NOT_A // bit 5
2739 #define CKE SSP1STATbits.CKE // bit 6
2740 #define SMP SSP1STATbits.SMP // bit 7
2742 #define C STATUSbits.C // bit 0
2743 #define DC STATUSbits.DC // bit 1
2744 #define Z STATUSbits.Z // bit 2
2745 #define NOT_PD STATUSbits.NOT_PD // bit 3
2746 #define NOT_TO STATUSbits.NOT_TO // bit 4
2748 #define C_SHAD STATUS_SHADbits.C_SHAD // bit 0
2749 #define DC_SHAD STATUS_SHADbits.DC_SHAD // bit 1
2750 #define Z_SHAD STATUS_SHADbits.Z_SHAD // bit 2
2752 #define TMR1ON T1CONbits.TMR1ON // bit 0
2753 #define NOT_T1SYNC T1CONbits.NOT_T1SYNC // bit 2
2754 #define T1OSCEN T1CONbits.T1OSCEN // bit 3
2755 #define T1CKPS0 T1CONbits.T1CKPS0 // bit 4
2756 #define T1CKPS1 T1CONbits.T1CKPS1 // bit 5
2757 #define TMR1CS0 T1CONbits.TMR1CS0 // bit 6
2758 #define TMR1CS1 T1CONbits.TMR1CS1 // bit 7
2760 #define T1GSS0 T1GCONbits.T1GSS0 // bit 0
2761 #define T1GSS1 T1GCONbits.T1GSS1 // bit 1
2762 #define T1GVAL T1GCONbits.T1GVAL // bit 2
2763 #define T1GGO_NOT_DONE T1GCONbits.T1GGO_NOT_DONE // bit 3
2764 #define T1GSPM T1GCONbits.T1GSPM // bit 4
2765 #define T1GTM T1GCONbits.T1GTM // bit 5
2766 #define T1GPOL T1GCONbits.T1GPOL // bit 6
2767 #define TMR1GE T1GCONbits.TMR1GE // bit 7
2769 #define T2CKPS0 T2CONbits.T2CKPS0 // bit 0
2770 #define T2CKPS1 T2CONbits.T2CKPS1 // bit 1
2771 #define TMR2ON T2CONbits.TMR2ON // bit 2
2772 #define T2OUTPS0 T2CONbits.T2OUTPS0 // bit 3
2773 #define T2OUTPS1 T2CONbits.T2OUTPS1 // bit 4
2774 #define T2OUTPS2 T2CONbits.T2OUTPS2 // bit 5
2775 #define T2OUTPS3 T2CONbits.T2OUTPS3 // bit 6
2777 #define TRISA0 TRISAbits.TRISA0 // bit 0
2778 #define TRISA1 TRISAbits.TRISA1 // bit 1
2779 #define TRISA2 TRISAbits.TRISA2 // bit 2
2780 #define TRISA3 TRISAbits.TRISA3 // bit 3
2781 #define TRISA4 TRISAbits.TRISA4 // bit 4
2782 #define TRISA5 TRISAbits.TRISA5 // bit 5
2783 #define TRISA6 TRISAbits.TRISA6 // bit 6
2784 #define TRISA7 TRISAbits.TRISA7 // bit 7
2786 #define TRISB0 TRISBbits.TRISB0 // bit 0
2787 #define TRISB1 TRISBbits.TRISB1 // bit 1
2788 #define TRISB2 TRISBbits.TRISB2 // bit 2
2789 #define TRISB3 TRISBbits.TRISB3 // bit 3
2790 #define TRISB4 TRISBbits.TRISB4 // bit 4
2791 #define TRISB5 TRISBbits.TRISB5 // bit 5
2792 #define TRISB6 TRISBbits.TRISB6 // bit 6
2793 #define TRISB7 TRISBbits.TRISB7 // bit 7
2795 #define TRISC0 TRISCbits.TRISC0 // bit 0
2796 #define TRISC1 TRISCbits.TRISC1 // bit 1
2797 #define TRISC2 TRISCbits.TRISC2 // bit 2
2798 #define TRISC3 TRISCbits.TRISC3 // bit 3
2799 #define TRISC4 TRISCbits.TRISC4 // bit 4
2800 #define TRISC5 TRISCbits.TRISC5 // bit 5
2801 #define TRISC6 TRISCbits.TRISC6 // bit 6
2802 #define TRISC7 TRISCbits.TRISC7 // bit 7
2804 #define TRISD0 TRISDbits.TRISD0 // bit 0
2805 #define TRISD1 TRISDbits.TRISD1 // bit 1
2806 #define TRISD2 TRISDbits.TRISD2 // bit 2
2807 #define TRISD3 TRISDbits.TRISD3 // bit 3
2808 #define TRISD4 TRISDbits.TRISD4 // bit 4
2809 #define TRISD5 TRISDbits.TRISD5 // bit 5
2810 #define TRISD6 TRISDbits.TRISD6 // bit 6
2811 #define TRISD7 TRISDbits.TRISD7 // bit 7
2813 #define TRISE0 TRISEbits.TRISE0 // bit 0
2814 #define TRISE1 TRISEbits.TRISE1 // bit 1
2815 #define TRISE2 TRISEbits.TRISE2 // bit 2
2817 #define TX9D TXSTAbits.TX9D // bit 0
2818 #define TRMT TXSTAbits.TRMT // bit 1
2819 #define BRGH TXSTAbits.BRGH // bit 2
2820 #define SENDB TXSTAbits.SENDB // bit 3
2821 #define SYNC TXSTAbits.SYNC // bit 4
2822 #define TXEN TXSTAbits.TXEN // bit 5
2823 #define TX9 TXSTAbits.TX9 // bit 6
2824 #define CSRC TXSTAbits.CSRC // bit 7
2826 #define reserved VREGCONbits.reserved // bit 0
2827 #define VREGPM VREGCONbits.VREGPM // bit 1
2829 #define SWDTEN WDTCONbits.SWDTEN // bit 0
2830 #define WDTPS0 WDTCONbits.WDTPS0 // bit 1
2831 #define WDTPS1 WDTCONbits.WDTPS1 // bit 2
2832 #define WDTPS2 WDTCONbits.WDTPS2 // bit 3
2833 #define WDTPS3 WDTCONbits.WDTPS3 // bit 4
2834 #define WDTPS4 WDTCONbits.WDTPS4 // bit 5
2836 #define WPUB0 WPUBbits.WPUB0 // bit 0
2837 #define WPUB1 WPUBbits.WPUB1 // bit 1
2838 #define WPUB2 WPUBbits.WPUB2 // bit 2
2839 #define WPUB3 WPUBbits.WPUB3 // bit 3
2840 #define WPUB4 WPUBbits.WPUB4 // bit 4
2841 #define WPUB5 WPUBbits.WPUB5 // bit 5
2842 #define WPUB6 WPUBbits.WPUB6 // bit 6
2843 #define WPUB7 WPUBbits.WPUB7 // bit 7
2845 #define WPUE3 WPUEbits.WPUE3 // bit 3
2847 #endif // #ifndef NO_BIT_DEFINES
2849 #endif // #ifndef __PIC16F1517_H__