2 * This declarations of the PIC16LF1903 MCU.
4 * This file is part of the GNU PIC library for SDCC, originally
5 * created by Molnar Karoly <molnarkaroly@users.sf.net> 2016.
7 * This file is generated automatically by the cinc2h.pl, 2016-04-13 17:23:21 UTC.
9 * SDCC is licensed under the GNU Public license (GPL) v2. Note that
10 * this license covers the code to the compiler and other executables,
11 * but explicitly does not cover any code or objects generated by sdcc.
13 * For pic device libraries and header files which are derived from
14 * Microchip header (.inc) and linker script (.lkr) files Microchip
15 * requires that "The header files should state that they are only to be
16 * used with authentic Microchip devices" which makes them incompatible
17 * with the GPL. Pic device libraries and header files are located at
18 * non-free/lib and non-free/include directories respectively.
19 * Sdcc should be run with the --use-non-free command line option in
20 * order to include non-free header files and libraries.
22 * See http://sdcc.sourceforge.net/ for the latest information on sdcc.
25 #ifndef __PIC16LF1903_H__
26 #define __PIC16LF1903_H__
28 //==============================================================================
32 //==============================================================================
34 #ifndef NO_ADDR_DEFINES
36 #define INDF0_ADDR 0x0000
37 #define INDF1_ADDR 0x0001
38 #define PCL_ADDR 0x0002
39 #define STATUS_ADDR 0x0003
40 #define FSR0_ADDR 0x0004
41 #define FSR0L_ADDR 0x0004
42 #define FSR0H_ADDR 0x0005
43 #define FSR1_ADDR 0x0006
44 #define FSR1L_ADDR 0x0006
45 #define FSR1H_ADDR 0x0007
46 #define BSR_ADDR 0x0008
47 #define WREG_ADDR 0x0009
48 #define PCLATH_ADDR 0x000A
49 #define INTCON_ADDR 0x000B
50 #define PORTA_ADDR 0x000C
51 #define PORTB_ADDR 0x000D
52 #define PORTC_ADDR 0x000E
53 #define PORTE_ADDR 0x0010
54 #define PIR1_ADDR 0x0011
55 #define PIR2_ADDR 0x0012
56 #define TMR0_ADDR 0x0015
57 #define TMR1_ADDR 0x0016
58 #define TMR1L_ADDR 0x0016
59 #define TMR1H_ADDR 0x0017
60 #define T1CON_ADDR 0x0018
61 #define T1GCON_ADDR 0x0019
62 #define TRISA_ADDR 0x008C
63 #define TRISB_ADDR 0x008D
64 #define TRISC_ADDR 0x008E
65 #define TRISE_ADDR 0x0090
66 #define PIE1_ADDR 0x0091
67 #define PIE2_ADDR 0x0092
68 #define OPTION_REG_ADDR 0x0095
69 #define PCON_ADDR 0x0096
70 #define WDTCON_ADDR 0x0097
71 #define OSCCON_ADDR 0x0099
72 #define OSCSTAT_ADDR 0x009A
73 #define ADRES_ADDR 0x009B
74 #define ADRESL_ADDR 0x009B
75 #define ADRESH_ADDR 0x009C
76 #define ADCON0_ADDR 0x009D
77 #define ADCON1_ADDR 0x009E
78 #define LATA_ADDR 0x010C
79 #define LATB_ADDR 0x010D
80 #define LATC_ADDR 0x010E
81 #define BORCON_ADDR 0x0116
82 #define FVRCON_ADDR 0x0117
83 #define ANSELA_ADDR 0x018C
84 #define ANSELB_ADDR 0x018D
85 #define PMADR_ADDR 0x0191
86 #define PMADRL_ADDR 0x0191
87 #define PMADRH_ADDR 0x0192
88 #define PMDAT_ADDR 0x0193
89 #define PMDATL_ADDR 0x0193
90 #define PMDATH_ADDR 0x0194
91 #define PMCON1_ADDR 0x0195
92 #define PMCON2_ADDR 0x0196
93 #define WPUB_ADDR 0x020D
94 #define WPUE_ADDR 0x0210
95 #define IOCBP_ADDR 0x0394
96 #define IOCBN_ADDR 0x0395
97 #define IOCBF_ADDR 0x0396
98 #define LCDCON_ADDR 0x0791
99 #define LCDPS_ADDR 0x0792
100 #define LCDREF_ADDR 0x0793
101 #define LCDCST_ADDR 0x0794
102 #define LCDRL_ADDR 0x0795
103 #define LCDSE0_ADDR 0x0798
104 #define LCDSE1_ADDR 0x0799
105 #define LCDSE3_ADDR 0x079B
106 #define LCDDATA0_ADDR 0x07A0
107 #define LCDDATA1_ADDR 0x07A1
108 #define LCDDATA3_ADDR 0x07A3
109 #define LCDDATA4_ADDR 0x07A4
110 #define LCDDATA6_ADDR 0x07A6
111 #define LCDDATA7_ADDR 0x07A7
112 #define LCDDATA9_ADDR 0x07A9
113 #define LCDDATA10_ADDR 0x07AA
114 #define LCDDATA12_ADDR 0x07AC
115 #define LCDDATA15_ADDR 0x07AF
116 #define LCDDATA18_ADDR 0x07B2
117 #define LCDDATA21_ADDR 0x07B5
118 #define STATUS_SHAD_ADDR 0x0FE4
119 #define WREG_SHAD_ADDR 0x0FE5
120 #define BSR_SHAD_ADDR 0x0FE6
121 #define PCLATH_SHAD_ADDR 0x0FE7
122 #define FSR0L_SHAD_ADDR 0x0FE8
123 #define FSR0H_SHAD_ADDR 0x0FE9
124 #define FSR1L_SHAD_ADDR 0x0FEA
125 #define FSR1H_SHAD_ADDR 0x0FEB
126 #define STKPTR_ADDR 0x0FED
127 #define TOSL_ADDR 0x0FEE
128 #define TOSH_ADDR 0x0FEF
130 #endif // #ifndef NO_ADDR_DEFINES
132 //==============================================================================
134 // Register Definitions
136 //==============================================================================
138 extern __at(0x0000) __sfr INDF0
;
139 extern __at(0x0001) __sfr INDF1
;
140 extern __at(0x0002) __sfr PCL
;
142 //==============================================================================
145 extern __at(0x0003) __sfr STATUS
;
159 extern __at(0x0003) volatile __STATUSbits_t STATUSbits
;
167 //==============================================================================
169 extern __at(0x0004) __sfr FSR0
;
170 extern __at(0x0004) __sfr FSR0L
;
171 extern __at(0x0005) __sfr FSR0H
;
172 extern __at(0x0006) __sfr FSR1
;
173 extern __at(0x0006) __sfr FSR1L
;
174 extern __at(0x0007) __sfr FSR1H
;
176 //==============================================================================
179 extern __at(0x0008) __sfr BSR
;
202 extern __at(0x0008) volatile __BSRbits_t BSRbits
;
210 //==============================================================================
212 extern __at(0x0009) __sfr WREG
;
213 extern __at(0x000A) __sfr PCLATH
;
215 //==============================================================================
218 extern __at(0x000B) __sfr INTCON
;
247 extern __at(0x000B) volatile __INTCONbits_t INTCONbits
;
260 //==============================================================================
263 //==============================================================================
266 extern __at(0x000C) __sfr PORTA
;
280 extern __at(0x000C) volatile __PORTAbits_t PORTAbits
;
291 //==============================================================================
294 //==============================================================================
297 extern __at(0x000D) __sfr PORTB
;
311 extern __at(0x000D) volatile __PORTBbits_t PORTBbits
;
322 //==============================================================================
325 //==============================================================================
328 extern __at(0x000E) __sfr PORTC
;
342 extern __at(0x000E) volatile __PORTCbits_t PORTCbits
;
353 //==============================================================================
356 //==============================================================================
359 extern __at(0x0010) __sfr PORTE
;
373 extern __at(0x0010) volatile __PORTEbits_t PORTEbits
;
377 //==============================================================================
380 //==============================================================================
383 extern __at(0x0011) __sfr PIR1
;
394 unsigned TMR1GIF
: 1;
397 extern __at(0x0011) volatile __PIR1bits_t PIR1bits
;
401 #define _TMR1GIF 0x80
403 //==============================================================================
406 //==============================================================================
409 extern __at(0x0012) __sfr PIR2
;
423 extern __at(0x0012) volatile __PIR2bits_t PIR2bits
;
428 //==============================================================================
430 extern __at(0x0015) __sfr TMR0
;
431 extern __at(0x0016) __sfr TMR1
;
432 extern __at(0x0016) __sfr TMR1L
;
433 extern __at(0x0017) __sfr TMR1H
;
435 //==============================================================================
438 extern __at(0x0018) __sfr T1CON
;
446 unsigned NOT_T1SYNC
: 1;
447 unsigned T1OSCEN
: 1;
448 unsigned T1CKPS0
: 1;
449 unsigned T1CKPS1
: 1;
450 unsigned TMR1CS0
: 1;
451 unsigned TMR1CS1
: 1;
468 extern __at(0x0018) volatile __T1CONbits_t T1CONbits
;
471 #define _NOT_T1SYNC 0x04
472 #define _T1OSCEN 0x08
473 #define _T1CKPS0 0x10
474 #define _T1CKPS1 0x20
475 #define _TMR1CS0 0x40
476 #define _TMR1CS1 0x80
478 //==============================================================================
481 //==============================================================================
484 extern __at(0x0019) __sfr T1GCON
;
493 unsigned T1GGO_NOT_DONE
: 1;
519 extern __at(0x0019) volatile __T1GCONbits_t T1GCONbits
;
524 #define _T1GGO_NOT_DONE 0x08
531 //==============================================================================
534 //==============================================================================
537 extern __at(0x008C) __sfr TRISA
;
551 extern __at(0x008C) volatile __TRISAbits_t TRISAbits
;
562 //==============================================================================
565 //==============================================================================
568 extern __at(0x008D) __sfr TRISB
;
582 extern __at(0x008D) volatile __TRISBbits_t TRISBbits
;
593 //==============================================================================
596 //==============================================================================
599 extern __at(0x008E) __sfr TRISC
;
613 extern __at(0x008E) volatile __TRISCbits_t TRISCbits
;
624 //==============================================================================
626 extern __at(0x0090) __sfr TRISE
;
628 //==============================================================================
631 extern __at(0x0091) __sfr PIE1
;
642 unsigned TMR1GIE
: 1;
645 extern __at(0x0091) volatile __PIE1bits_t PIE1bits
;
649 #define _TMR1GIE 0x80
651 //==============================================================================
654 //==============================================================================
657 extern __at(0x0092) __sfr PIE2
;
671 extern __at(0x0092) volatile __PIE2bits_t PIE2bits
;
676 //==============================================================================
679 //==============================================================================
682 extern __at(0x0095) __sfr OPTION_REG
;
695 unsigned NOT_WPUEN
: 1;
715 } __OPTION_REGbits_t
;
717 extern __at(0x0095) volatile __OPTION_REGbits_t OPTION_REGbits
;
728 #define _NOT_WPUEN 0x80
730 //==============================================================================
733 //==============================================================================
736 extern __at(0x0096) __sfr PCON
;
740 unsigned NOT_BOR
: 1;
741 unsigned NOT_POR
: 1;
743 unsigned NOT_RMCLR
: 1;
744 unsigned NOT_RWDT
: 1;
750 extern __at(0x0096) volatile __PCONbits_t PCONbits
;
752 #define _NOT_BOR 0x01
753 #define _NOT_POR 0x02
755 #define _NOT_RMCLR 0x08
756 #define _NOT_RWDT 0x10
760 //==============================================================================
763 //==============================================================================
766 extern __at(0x0097) __sfr WDTCON
;
790 extern __at(0x0097) volatile __WDTCONbits_t WDTCONbits
;
799 //==============================================================================
802 //==============================================================================
805 extern __at(0x0099) __sfr OSCCON
;
835 extern __at(0x0099) volatile __OSCCONbits_t OSCCONbits
;
844 //==============================================================================
847 //==============================================================================
850 extern __at(0x009A) __sfr OSCSTAT
;
864 extern __at(0x009A) volatile __OSCSTATbits_t OSCSTATbits
;
872 //==============================================================================
874 extern __at(0x009B) __sfr ADRES
;
875 extern __at(0x009B) __sfr ADRESL
;
876 extern __at(0x009C) __sfr ADRESH
;
878 //==============================================================================
881 extern __at(0x009D) __sfr ADCON0
;
888 unsigned GO_NOT_DONE
: 1;
924 unsigned NOT_DONE
: 1;
941 extern __at(0x009D) volatile __ADCON0bits_t ADCON0bits
;
944 #define _GO_NOT_DONE 0x02
947 #define _NOT_DONE 0x02
954 //==============================================================================
957 //==============================================================================
960 extern __at(0x009E) __sfr ADCON1
;
966 unsigned ADPREF0
: 1;
967 unsigned ADPREF1
: 1;
990 extern __at(0x009E) volatile __ADCON1bits_t ADCON1bits
;
992 #define _ADPREF0 0x01
993 #define _ADPREF1 0x02
999 //==============================================================================
1002 //==============================================================================
1005 extern __at(0x010C) __sfr LATA
;
1019 extern __at(0x010C) volatile __LATAbits_t LATAbits
;
1030 //==============================================================================
1033 //==============================================================================
1036 extern __at(0x010D) __sfr LATB
;
1050 extern __at(0x010D) volatile __LATBbits_t LATBbits
;
1061 //==============================================================================
1064 //==============================================================================
1067 extern __at(0x010E) __sfr LATC
;
1081 extern __at(0x010E) volatile __LATCbits_t LATCbits
;
1092 //==============================================================================
1095 //==============================================================================
1098 extern __at(0x0116) __sfr BORCON
;
1102 unsigned BORRDY
: 1;
1109 unsigned SBOREN
: 1;
1112 extern __at(0x0116) volatile __BORCONbits_t BORCONbits
;
1114 #define _BORRDY 0x01
1116 #define _SBOREN 0x80
1118 //==============================================================================
1121 //==============================================================================
1124 extern __at(0x0117) __sfr FVRCON
;
1130 unsigned ADFVR0
: 1;
1131 unsigned ADFVR1
: 1;
1136 unsigned FVRRDY
: 1;
1147 extern __at(0x0117) volatile __FVRCONbits_t FVRCONbits
;
1149 #define _ADFVR0 0x01
1150 #define _ADFVR1 0x02
1153 #define _FVRRDY 0x40
1156 //==============================================================================
1159 //==============================================================================
1162 extern __at(0x018C) __sfr ANSELA
;
1176 extern __at(0x018C) volatile __ANSELAbits_t ANSELAbits
;
1184 //==============================================================================
1187 //==============================================================================
1190 extern __at(0x018D) __sfr ANSELB
;
1213 extern __at(0x018D) volatile __ANSELBbits_t ANSELBbits
;
1222 //==============================================================================
1224 extern __at(0x0191) __sfr PMADR
;
1225 extern __at(0x0191) __sfr PMADRL
;
1226 extern __at(0x0192) __sfr PMADRH
;
1227 extern __at(0x0193) __sfr PMDAT
;
1228 extern __at(0x0193) __sfr PMDATL
;
1229 extern __at(0x0194) __sfr PMDATH
;
1231 //==============================================================================
1234 extern __at(0x0195) __sfr PMCON1
;
1248 extern __at(0x0195) volatile __PMCON1bits_t PMCON1bits
;
1258 //==============================================================================
1260 extern __at(0x0196) __sfr PMCON2
;
1262 //==============================================================================
1265 extern __at(0x020D) __sfr WPUB
;
1279 extern __at(0x020D) volatile __WPUBbits_t WPUBbits
;
1290 //==============================================================================
1293 //==============================================================================
1296 extern __at(0x0210) __sfr WPUE
;
1310 extern __at(0x0210) volatile __WPUEbits_t WPUEbits
;
1314 //==============================================================================
1317 //==============================================================================
1320 extern __at(0x0394) __sfr IOCBP
;
1324 unsigned IOCBP0
: 1;
1325 unsigned IOCBP1
: 1;
1326 unsigned IOCBP2
: 1;
1327 unsigned IOCBP3
: 1;
1328 unsigned IOCBP4
: 1;
1329 unsigned IOCBP5
: 1;
1330 unsigned IOCBP6
: 1;
1331 unsigned IOCBP7
: 1;
1334 extern __at(0x0394) volatile __IOCBPbits_t IOCBPbits
;
1336 #define _IOCBP0 0x01
1337 #define _IOCBP1 0x02
1338 #define _IOCBP2 0x04
1339 #define _IOCBP3 0x08
1340 #define _IOCBP4 0x10
1341 #define _IOCBP5 0x20
1342 #define _IOCBP6 0x40
1343 #define _IOCBP7 0x80
1345 //==============================================================================
1348 //==============================================================================
1351 extern __at(0x0395) __sfr IOCBN
;
1355 unsigned IOCBN0
: 1;
1356 unsigned IOCBN1
: 1;
1357 unsigned IOCBN2
: 1;
1358 unsigned IOCBN3
: 1;
1359 unsigned IOCBN4
: 1;
1360 unsigned IOCBN5
: 1;
1361 unsigned IOCBN6
: 1;
1362 unsigned IOCBN7
: 1;
1365 extern __at(0x0395) volatile __IOCBNbits_t IOCBNbits
;
1367 #define _IOCBN0 0x01
1368 #define _IOCBN1 0x02
1369 #define _IOCBN2 0x04
1370 #define _IOCBN3 0x08
1371 #define _IOCBN4 0x10
1372 #define _IOCBN5 0x20
1373 #define _IOCBN6 0x40
1374 #define _IOCBN7 0x80
1376 //==============================================================================
1379 //==============================================================================
1382 extern __at(0x0396) __sfr IOCBF
;
1386 unsigned IOCBF0
: 1;
1387 unsigned IOCBF1
: 1;
1388 unsigned IOCBF2
: 1;
1389 unsigned IOCBF3
: 1;
1390 unsigned IOCBF4
: 1;
1391 unsigned IOCBF5
: 1;
1392 unsigned IOCBF6
: 1;
1393 unsigned IOCBF7
: 1;
1396 extern __at(0x0396) volatile __IOCBFbits_t IOCBFbits
;
1398 #define _IOCBF0 0x01
1399 #define _IOCBF1 0x02
1400 #define _IOCBF2 0x04
1401 #define _IOCBF3 0x08
1402 #define _IOCBF4 0x10
1403 #define _IOCBF5 0x20
1404 #define _IOCBF6 0x40
1405 #define _IOCBF7 0x80
1407 //==============================================================================
1410 //==============================================================================
1413 extern __at(0x0791) __sfr LCDCON
;
1443 extern __at(0x0791) volatile __LCDCONbits_t LCDCONbits
;
1453 //==============================================================================
1456 //==============================================================================
1459 extern __at(0x0792) __sfr LCDPS
;
1471 unsigned BIASMD
: 1;
1482 extern __at(0x0792) volatile __LCDPSbits_t LCDPSbits
;
1490 #define _BIASMD 0x40
1493 //==============================================================================
1496 //==============================================================================
1499 extern __at(0x0793) __sfr LCDREF
;
1504 unsigned VLCD1PE
: 1;
1505 unsigned VLCD2PE
: 1;
1506 unsigned VLCD3PE
: 1;
1508 unsigned LCDIRI
: 1;
1510 unsigned LCDIRE
: 1;
1513 extern __at(0x0793) volatile __LCDREFbits_t LCDREFbits
;
1515 #define _VLCD1PE 0x02
1516 #define _VLCD2PE 0x04
1517 #define _VLCD3PE 0x08
1518 #define _LCDIRI 0x20
1519 #define _LCDIRE 0x80
1521 //==============================================================================
1524 //==============================================================================
1527 extern __at(0x0794) __sfr LCDCST
;
1533 unsigned LCDCST0
: 1;
1534 unsigned LCDCST1
: 1;
1535 unsigned LCDCST2
: 1;
1545 unsigned LCDCST
: 3;
1550 extern __at(0x0794) volatile __LCDCSTbits_t LCDCSTbits
;
1552 #define _LCDCST0 0x01
1553 #define _LCDCST1 0x02
1554 #define _LCDCST2 0x04
1556 //==============================================================================
1559 //==============================================================================
1562 extern __at(0x0795) __sfr LCDRL
;
1568 unsigned LRLAT0
: 1;
1569 unsigned LRLAT1
: 1;
1570 unsigned LRLAT2
: 1;
1572 unsigned LRLBP0
: 1;
1573 unsigned LRLBP1
: 1;
1574 unsigned LRLAP0
: 1;
1575 unsigned LRLAP1
: 1;
1598 extern __at(0x0795) volatile __LCDRLbits_t LCDRLbits
;
1600 #define _LRLAT0 0x01
1601 #define _LRLAT1 0x02
1602 #define _LRLAT2 0x04
1603 #define _LRLBP0 0x10
1604 #define _LRLBP1 0x20
1605 #define _LRLAP0 0x40
1606 #define _LRLAP1 0x80
1608 //==============================================================================
1611 //==============================================================================
1614 extern __at(0x0798) __sfr LCDSE0
;
1628 extern __at(0x0798) volatile __LCDSE0bits_t LCDSE0bits
;
1639 //==============================================================================
1642 //==============================================================================
1645 extern __at(0x0799) __sfr LCDSE1
;
1659 extern __at(0x0799) volatile __LCDSE1bits_t LCDSE1bits
;
1670 //==============================================================================
1673 //==============================================================================
1676 extern __at(0x079B) __sfr LCDSE3
;
1690 extern __at(0x079B) volatile __LCDSE3bits_t LCDSE3bits
;
1696 //==============================================================================
1699 //==============================================================================
1702 extern __at(0x07A0) __sfr LCDDATA0
;
1706 unsigned SEG0COM0
: 1;
1707 unsigned SEG1COM0
: 1;
1708 unsigned SEG2COM0
: 1;
1709 unsigned SEG3COM0
: 1;
1710 unsigned SEG4COM0
: 1;
1711 unsigned SEG5COM0
: 1;
1712 unsigned SEG6COM0
: 1;
1713 unsigned SEG7COM0
: 1;
1716 extern __at(0x07A0) volatile __LCDDATA0bits_t LCDDATA0bits
;
1718 #define _SEG0COM0 0x01
1719 #define _SEG1COM0 0x02
1720 #define _SEG2COM0 0x04
1721 #define _SEG3COM0 0x08
1722 #define _SEG4COM0 0x10
1723 #define _SEG5COM0 0x20
1724 #define _SEG6COM0 0x40
1725 #define _SEG7COM0 0x80
1727 //==============================================================================
1730 //==============================================================================
1733 extern __at(0x07A1) __sfr LCDDATA1
;
1737 unsigned SEG8COM0
: 1;
1738 unsigned SEG9COM0
: 1;
1739 unsigned SEG10COM0
: 1;
1740 unsigned SEG11COM0
: 1;
1741 unsigned SEG12COM0
: 1;
1742 unsigned SEG13COM0
: 1;
1743 unsigned SEG14COM0
: 1;
1744 unsigned SEG15COM0
: 1;
1747 extern __at(0x07A1) volatile __LCDDATA1bits_t LCDDATA1bits
;
1749 #define _SEG8COM0 0x01
1750 #define _SEG9COM0 0x02
1751 #define _SEG10COM0 0x04
1752 #define _SEG11COM0 0x08
1753 #define _SEG12COM0 0x10
1754 #define _SEG13COM0 0x20
1755 #define _SEG14COM0 0x40
1756 #define _SEG15COM0 0x80
1758 //==============================================================================
1761 //==============================================================================
1764 extern __at(0x07A3) __sfr LCDDATA3
;
1768 unsigned SEG0COM1
: 1;
1769 unsigned SEG1COM1
: 1;
1770 unsigned SEG2COM1
: 1;
1771 unsigned SEG3COM1
: 1;
1772 unsigned SEG4COM1
: 1;
1773 unsigned SEG5COM1
: 1;
1774 unsigned SEG6COM1
: 1;
1775 unsigned SEG7COM1
: 1;
1778 extern __at(0x07A3) volatile __LCDDATA3bits_t LCDDATA3bits
;
1780 #define _SEG0COM1 0x01
1781 #define _SEG1COM1 0x02
1782 #define _SEG2COM1 0x04
1783 #define _SEG3COM1 0x08
1784 #define _SEG4COM1 0x10
1785 #define _SEG5COM1 0x20
1786 #define _SEG6COM1 0x40
1787 #define _SEG7COM1 0x80
1789 //==============================================================================
1792 //==============================================================================
1795 extern __at(0x07A4) __sfr LCDDATA4
;
1799 unsigned SEG8COM1
: 1;
1800 unsigned SEG9COM1
: 1;
1801 unsigned SEG10COM1
: 1;
1802 unsigned SEG11COM1
: 1;
1803 unsigned SEG12COM1
: 1;
1804 unsigned SEG13COM1
: 1;
1805 unsigned SEG14COM1
: 1;
1806 unsigned SEG15COM1
: 1;
1809 extern __at(0x07A4) volatile __LCDDATA4bits_t LCDDATA4bits
;
1811 #define _SEG8COM1 0x01
1812 #define _SEG9COM1 0x02
1813 #define _SEG10COM1 0x04
1814 #define _SEG11COM1 0x08
1815 #define _SEG12COM1 0x10
1816 #define _SEG13COM1 0x20
1817 #define _SEG14COM1 0x40
1818 #define _SEG15COM1 0x80
1820 //==============================================================================
1823 //==============================================================================
1826 extern __at(0x07A6) __sfr LCDDATA6
;
1830 unsigned SEG0COM2
: 1;
1831 unsigned SEG1COM2
: 1;
1832 unsigned SEG2COM2
: 1;
1833 unsigned SEG3COM2
: 1;
1834 unsigned SEG4COM2
: 1;
1835 unsigned SEG5COM2
: 1;
1836 unsigned SEG6COM2
: 1;
1837 unsigned SEG7COM2
: 1;
1840 extern __at(0x07A6) volatile __LCDDATA6bits_t LCDDATA6bits
;
1842 #define _SEG0COM2 0x01
1843 #define _SEG1COM2 0x02
1844 #define _SEG2COM2 0x04
1845 #define _SEG3COM2 0x08
1846 #define _SEG4COM2 0x10
1847 #define _SEG5COM2 0x20
1848 #define _SEG6COM2 0x40
1849 #define _SEG7COM2 0x80
1851 //==============================================================================
1854 //==============================================================================
1857 extern __at(0x07A7) __sfr LCDDATA7
;
1861 unsigned SEG8COM2
: 1;
1862 unsigned SEG9COM2
: 1;
1863 unsigned SEG10COM2
: 1;
1864 unsigned SEG11COM2
: 1;
1865 unsigned SEG12COM2
: 1;
1866 unsigned SEG13COM2
: 1;
1867 unsigned SEG14COM2
: 1;
1868 unsigned SEG15COM2
: 1;
1871 extern __at(0x07A7) volatile __LCDDATA7bits_t LCDDATA7bits
;
1873 #define _SEG8COM2 0x01
1874 #define _SEG9COM2 0x02
1875 #define _SEG10COM2 0x04
1876 #define _SEG11COM2 0x08
1877 #define _SEG12COM2 0x10
1878 #define _SEG13COM2 0x20
1879 #define _SEG14COM2 0x40
1880 #define _SEG15COM2 0x80
1882 //==============================================================================
1885 //==============================================================================
1888 extern __at(0x07A9) __sfr LCDDATA9
;
1892 unsigned SEG0COM3
: 1;
1893 unsigned SEG1COM3
: 1;
1894 unsigned SEG2COM3
: 1;
1895 unsigned SEG3COM3
: 1;
1896 unsigned SEG4COM3
: 1;
1897 unsigned SEG5COM3
: 1;
1898 unsigned SEG6COM3
: 1;
1899 unsigned SEG7COM3
: 1;
1902 extern __at(0x07A9) volatile __LCDDATA9bits_t LCDDATA9bits
;
1904 #define _SEG0COM3 0x01
1905 #define _SEG1COM3 0x02
1906 #define _SEG2COM3 0x04
1907 #define _SEG3COM3 0x08
1908 #define _SEG4COM3 0x10
1909 #define _SEG5COM3 0x20
1910 #define _SEG6COM3 0x40
1911 #define _SEG7COM3 0x80
1913 //==============================================================================
1916 //==============================================================================
1919 extern __at(0x07AA) __sfr LCDDATA10
;
1923 unsigned SEG8COM3
: 1;
1924 unsigned SEG9COM3
: 1;
1925 unsigned SEG10COM3
: 1;
1926 unsigned SEG11COM3
: 1;
1927 unsigned SEG12COM3
: 1;
1928 unsigned SEG13COM3
: 1;
1929 unsigned SEG14COM3
: 1;
1930 unsigned SEG15COM3
: 1;
1931 } __LCDDATA10bits_t
;
1933 extern __at(0x07AA) volatile __LCDDATA10bits_t LCDDATA10bits
;
1935 #define _SEG8COM3 0x01
1936 #define _SEG9COM3 0x02
1937 #define _SEG10COM3 0x04
1938 #define _SEG11COM3 0x08
1939 #define _SEG12COM3 0x10
1940 #define _SEG13COM3 0x20
1941 #define _SEG14COM3 0x40
1942 #define _SEG15COM3 0x80
1944 //==============================================================================
1947 //==============================================================================
1950 extern __at(0x07AC) __sfr LCDDATA12
;
1954 unsigned SEG24COM0
: 1;
1955 unsigned SEG25COM0
: 1;
1956 unsigned SEG26COM0
: 1;
1962 } __LCDDATA12bits_t
;
1964 extern __at(0x07AC) volatile __LCDDATA12bits_t LCDDATA12bits
;
1966 #define _SEG24COM0 0x01
1967 #define _SEG25COM0 0x02
1968 #define _SEG26COM0 0x04
1970 //==============================================================================
1973 //==============================================================================
1976 extern __at(0x07AF) __sfr LCDDATA15
;
1980 unsigned SEG24COM1
: 1;
1981 unsigned SEG25COM1
: 1;
1982 unsigned SEG26COM1
: 1;
1988 } __LCDDATA15bits_t
;
1990 extern __at(0x07AF) volatile __LCDDATA15bits_t LCDDATA15bits
;
1992 #define _SEG24COM1 0x01
1993 #define _SEG25COM1 0x02
1994 #define _SEG26COM1 0x04
1996 //==============================================================================
1999 //==============================================================================
2002 extern __at(0x07B2) __sfr LCDDATA18
;
2006 unsigned SEG24COM2
: 1;
2007 unsigned SEG25COM2
: 1;
2008 unsigned SEG26COM2
: 1;
2014 } __LCDDATA18bits_t
;
2016 extern __at(0x07B2) volatile __LCDDATA18bits_t LCDDATA18bits
;
2018 #define _SEG24COM2 0x01
2019 #define _SEG25COM2 0x02
2020 #define _SEG26COM2 0x04
2022 //==============================================================================
2025 //==============================================================================
2028 extern __at(0x07B5) __sfr LCDDATA21
;
2032 unsigned SEG24COM3
: 1;
2033 unsigned SEG25COM3
: 1;
2034 unsigned SEG26COM3
: 1;
2040 } __LCDDATA21bits_t
;
2042 extern __at(0x07B5) volatile __LCDDATA21bits_t LCDDATA21bits
;
2044 #define _SEG24COM3 0x01
2045 #define _SEG25COM3 0x02
2046 #define _SEG26COM3 0x04
2048 //==============================================================================
2051 //==============================================================================
2054 extern __at(0x0FE4) __sfr STATUS_SHAD
;
2058 unsigned C_SHAD
: 1;
2059 unsigned DC_SHAD
: 1;
2060 unsigned Z_SHAD
: 1;
2066 } __STATUS_SHADbits_t
;
2068 extern __at(0x0FE4) volatile __STATUS_SHADbits_t STATUS_SHADbits
;
2070 #define _C_SHAD 0x01
2071 #define _DC_SHAD 0x02
2072 #define _Z_SHAD 0x04
2074 //==============================================================================
2076 extern __at(0x0FE5) __sfr WREG_SHAD
;
2077 extern __at(0x0FE6) __sfr BSR_SHAD
;
2078 extern __at(0x0FE7) __sfr PCLATH_SHAD
;
2079 extern __at(0x0FE8) __sfr FSR0L_SHAD
;
2080 extern __at(0x0FE9) __sfr FSR0H_SHAD
;
2081 extern __at(0x0FEA) __sfr FSR1L_SHAD
;
2082 extern __at(0x0FEB) __sfr FSR1H_SHAD
;
2083 extern __at(0x0FED) __sfr STKPTR
;
2084 extern __at(0x0FEE) __sfr TOSL
;
2085 extern __at(0x0FEF) __sfr TOSH
;
2087 //==============================================================================
2089 // Configuration Bits
2091 //==============================================================================
2093 #define _CONFIG1 0x8007
2094 #define _CONFIG2 0x8008
2096 //----------------------------- CONFIG1 Options -------------------------------
2098 #define _FOSC_INTOSC 0x3FFC // INTOSC oscillator: I/O function on CLKIN pin.
2099 #define _FOSC_ECL 0x3FFD // ECL, External Clock, Low Power Mode (0-0.5 MHz): device clock supplied to CLKIN pin.
2100 #define _FOSC_ECM 0x3FFE // ECM, External Clock, Medium Power Mode (0.5-4 MHz): device clock supplied to CLKIN pin.
2101 #define _FOSC_ECH 0x3FFF // ECH, External Clock, High Power Mode (4-32 MHz): device clock supplied to CLKIN pin.
2102 #define _WDTE_OFF 0x3FE7 // WDT disabled.
2103 #define _WDTE_SWDTEN 0x3FEF // WDT controlled by the SWDTEN bit in the WDTCON register.
2104 #define _WDTE_NSLEEP 0x3FF7 // WDT enabled while running and disabled in Sleep.
2105 #define _WDTE_ON 0x3FFF // WDT enabled.
2106 #define _PWRTE_ON 0x3FDF // PWRT enabled.
2107 #define _PWRTE_OFF 0x3FFF // PWRT disabled.
2108 #define _MCLRE_OFF 0x3FBF // MCLR/VPP pin function is digital input.
2109 #define _MCLRE_ON 0x3FFF // MCLR/VPP pin function is MCLR.
2110 #define _CP_ON 0x3F7F // Program memory code protection is enabled.
2111 #define _CP_OFF 0x3FFF // Program memory code protection is disabled.
2112 #define _BOREN_OFF 0x39FF // Brown-out Reset disabled.
2113 #define _BOREN_SBODEN 0x3BFF // Brown-out Reset controlled by the SBOREN bit in the BORCON register.
2114 #define _BOREN_NSLEEP 0x3DFF // Brown-out Reset enabled while running and disabled in Sleep.
2115 #define _BOREN_ON 0x3FFF // Brown-out Reset enabled.
2116 #define _CLKOUTEN_ON 0x37FF // CLKOUT function is enabled on the CLKOUT pin.
2117 #define _CLKOUTEN_OFF 0x3FFF // CLKOUT function is disabled. I/O or oscillator function on the CLKOUT pin.
2119 //----------------------------- CONFIG2 Options -------------------------------
2121 #define _WRT_ALL 0x3FFC // 000h to 7FFh write protected, no addresses may be modified by PMCON control.
2122 #define _WRT_HALF 0x3FFD // 000h to 3FFh write protected, 400h to 7FFh may be modified by PMCON control.
2123 #define _WRT_BOOT 0x3FFE // 000h to 1FFh write protected, 200h to 7FFh may be modified by PMCON control.
2124 #define _WRT_OFF 0x3FFF // Write protection off.
2125 #define _STVREN_OFF 0x3DFF // Stack Overflow or Underflow will not cause a Reset.
2126 #define _STVREN_ON 0x3FFF // Stack Overflow or Underflow will cause a Reset.
2127 #define _BORV_HI 0x3BFF // Brown-out Reset Voltage (Vbor), high trip point selected.
2128 #define _BORV_LO 0x3FFF // Brown-out Reset Voltage (Vbor), low trip point selected.
2129 #define _BORV_19 0x3FFF // Brown-out Reset Voltage (Vbor), low trip point selected.
2130 #define _LPBOR_ON 0x37FF // Low-Power BOR is enabled.
2131 #define _LPBOR_OFF 0x3FFF // Low-Power BOR is disabled.
2132 #define _DEBUG_ON 0x2FFF // In-Circuit Debugger enabled, ICSPCLK and ICSPDAT are dedicated to the debugger.
2133 #define _DEBUG_OFF 0x3FFF // In-Circuit Debugger disabled, ICSPCLK and ICSPDAT are general purpose I/O pins.
2134 #define _LVP_OFF 0x1FFF // High-voltage on MCLR/VPP must be used for programming.
2135 #define _LVP_ON 0x3FFF // Low-voltage programming enabled.
2137 //==============================================================================
2139 #define _DEVID1 0x8006
2141 #define _IDLOC0 0x8000
2142 #define _IDLOC1 0x8001
2143 #define _IDLOC2 0x8002
2144 #define _IDLOC3 0x8003
2146 //==============================================================================
2148 #ifndef NO_BIT_DEFINES
2150 #define ADON ADCON0bits.ADON // bit 0
2151 #define GO_NOT_DONE ADCON0bits.GO_NOT_DONE // bit 1, shadows bit in ADCON0bits
2152 #define ADGO ADCON0bits.ADGO // bit 1, shadows bit in ADCON0bits
2153 #define GO ADCON0bits.GO // bit 1, shadows bit in ADCON0bits
2154 #define NOT_DONE ADCON0bits.NOT_DONE // bit 1, shadows bit in ADCON0bits
2155 #define CHS0 ADCON0bits.CHS0 // bit 2
2156 #define CHS1 ADCON0bits.CHS1 // bit 3
2157 #define CHS2 ADCON0bits.CHS2 // bit 4
2158 #define CHS3 ADCON0bits.CHS3 // bit 5
2159 #define CHS4 ADCON0bits.CHS4 // bit 6
2161 #define ADPREF0 ADCON1bits.ADPREF0 // bit 0
2162 #define ADPREF1 ADCON1bits.ADPREF1 // bit 1
2163 #define ADCS0 ADCON1bits.ADCS0 // bit 4
2164 #define ADCS1 ADCON1bits.ADCS1 // bit 5
2165 #define ADCS2 ADCON1bits.ADCS2 // bit 6
2166 #define ADFM ADCON1bits.ADFM // bit 7
2168 #define ANSA0 ANSELAbits.ANSA0 // bit 0
2169 #define ANSA1 ANSELAbits.ANSA1 // bit 1
2170 #define ANSA2 ANSELAbits.ANSA2 // bit 2
2171 #define ANSA3 ANSELAbits.ANSA3 // bit 3
2172 #define ANSA5 ANSELAbits.ANSA5 // bit 5
2174 #define ANSB0 ANSELBbits.ANSB0 // bit 0
2175 #define ANSB1 ANSELBbits.ANSB1 // bit 1
2176 #define ANSB2 ANSELBbits.ANSB2 // bit 2
2177 #define ANSB3 ANSELBbits.ANSB3 // bit 3
2178 #define ANSB4 ANSELBbits.ANSB4 // bit 4
2179 #define ANSB5 ANSELBbits.ANSB5 // bit 5
2181 #define BORRDY BORCONbits.BORRDY // bit 0
2182 #define BORFS BORCONbits.BORFS // bit 6
2183 #define SBOREN BORCONbits.SBOREN // bit 7
2185 #define BSR0 BSRbits.BSR0 // bit 0
2186 #define BSR1 BSRbits.BSR1 // bit 1
2187 #define BSR2 BSRbits.BSR2 // bit 2
2188 #define BSR3 BSRbits.BSR3 // bit 3
2189 #define BSR4 BSRbits.BSR4 // bit 4
2191 #define ADFVR0 FVRCONbits.ADFVR0 // bit 0
2192 #define ADFVR1 FVRCONbits.ADFVR1 // bit 1
2193 #define TSRNG FVRCONbits.TSRNG // bit 4
2194 #define TSEN FVRCONbits.TSEN // bit 5
2195 #define FVRRDY FVRCONbits.FVRRDY // bit 6
2196 #define FVREN FVRCONbits.FVREN // bit 7
2198 #define IOCIF INTCONbits.IOCIF // bit 0
2199 #define INTF INTCONbits.INTF // bit 1
2200 #define TMR0IF INTCONbits.TMR0IF // bit 2, shadows bit in INTCONbits
2201 #define T0IF INTCONbits.T0IF // bit 2, shadows bit in INTCONbits
2202 #define IOCIE INTCONbits.IOCIE // bit 3
2203 #define INTE INTCONbits.INTE // bit 4
2204 #define TMR0IE INTCONbits.TMR0IE // bit 5, shadows bit in INTCONbits
2205 #define T0IE INTCONbits.T0IE // bit 5, shadows bit in INTCONbits
2206 #define PEIE INTCONbits.PEIE // bit 6
2207 #define GIE INTCONbits.GIE // bit 7
2209 #define IOCBF0 IOCBFbits.IOCBF0 // bit 0
2210 #define IOCBF1 IOCBFbits.IOCBF1 // bit 1
2211 #define IOCBF2 IOCBFbits.IOCBF2 // bit 2
2212 #define IOCBF3 IOCBFbits.IOCBF3 // bit 3
2213 #define IOCBF4 IOCBFbits.IOCBF4 // bit 4
2214 #define IOCBF5 IOCBFbits.IOCBF5 // bit 5
2215 #define IOCBF6 IOCBFbits.IOCBF6 // bit 6
2216 #define IOCBF7 IOCBFbits.IOCBF7 // bit 7
2218 #define IOCBN0 IOCBNbits.IOCBN0 // bit 0
2219 #define IOCBN1 IOCBNbits.IOCBN1 // bit 1
2220 #define IOCBN2 IOCBNbits.IOCBN2 // bit 2
2221 #define IOCBN3 IOCBNbits.IOCBN3 // bit 3
2222 #define IOCBN4 IOCBNbits.IOCBN4 // bit 4
2223 #define IOCBN5 IOCBNbits.IOCBN5 // bit 5
2224 #define IOCBN6 IOCBNbits.IOCBN6 // bit 6
2225 #define IOCBN7 IOCBNbits.IOCBN7 // bit 7
2227 #define IOCBP0 IOCBPbits.IOCBP0 // bit 0
2228 #define IOCBP1 IOCBPbits.IOCBP1 // bit 1
2229 #define IOCBP2 IOCBPbits.IOCBP2 // bit 2
2230 #define IOCBP3 IOCBPbits.IOCBP3 // bit 3
2231 #define IOCBP4 IOCBPbits.IOCBP4 // bit 4
2232 #define IOCBP5 IOCBPbits.IOCBP5 // bit 5
2233 #define IOCBP6 IOCBPbits.IOCBP6 // bit 6
2234 #define IOCBP7 IOCBPbits.IOCBP7 // bit 7
2236 #define LATA0 LATAbits.LATA0 // bit 0
2237 #define LATA1 LATAbits.LATA1 // bit 1
2238 #define LATA2 LATAbits.LATA2 // bit 2
2239 #define LATA3 LATAbits.LATA3 // bit 3
2240 #define LATA4 LATAbits.LATA4 // bit 4
2241 #define LATA5 LATAbits.LATA5 // bit 5
2242 #define LATA6 LATAbits.LATA6 // bit 6
2243 #define LATA7 LATAbits.LATA7 // bit 7
2245 #define LATB0 LATBbits.LATB0 // bit 0
2246 #define LATB1 LATBbits.LATB1 // bit 1
2247 #define LATB2 LATBbits.LATB2 // bit 2
2248 #define LATB3 LATBbits.LATB3 // bit 3
2249 #define LATB4 LATBbits.LATB4 // bit 4
2250 #define LATB5 LATBbits.LATB5 // bit 5
2251 #define LATB6 LATBbits.LATB6 // bit 6
2252 #define LATB7 LATBbits.LATB7 // bit 7
2254 #define LATC0 LATCbits.LATC0 // bit 0
2255 #define LATC1 LATCbits.LATC1 // bit 1
2256 #define LATC2 LATCbits.LATC2 // bit 2
2257 #define LATC3 LATCbits.LATC3 // bit 3
2258 #define LATC4 LATCbits.LATC4 // bit 4
2259 #define LATC5 LATCbits.LATC5 // bit 5
2260 #define LATC6 LATCbits.LATC6 // bit 6
2261 #define LATC7 LATCbits.LATC7 // bit 7
2263 #define LMUX0 LCDCONbits.LMUX0 // bit 0
2264 #define LMUX1 LCDCONbits.LMUX1 // bit 1
2265 #define CS0 LCDCONbits.CS0 // bit 2
2266 #define CS1 LCDCONbits.CS1 // bit 3
2267 #define WERR LCDCONbits.WERR // bit 5
2268 #define SLPEN LCDCONbits.SLPEN // bit 6
2269 #define LCDEN LCDCONbits.LCDEN // bit 7
2271 #define LCDCST0 LCDCSTbits.LCDCST0 // bit 0
2272 #define LCDCST1 LCDCSTbits.LCDCST1 // bit 1
2273 #define LCDCST2 LCDCSTbits.LCDCST2 // bit 2
2275 #define SEG0COM0 LCDDATA0bits.SEG0COM0 // bit 0
2276 #define SEG1COM0 LCDDATA0bits.SEG1COM0 // bit 1
2277 #define SEG2COM0 LCDDATA0bits.SEG2COM0 // bit 2
2278 #define SEG3COM0 LCDDATA0bits.SEG3COM0 // bit 3
2279 #define SEG4COM0 LCDDATA0bits.SEG4COM0 // bit 4
2280 #define SEG5COM0 LCDDATA0bits.SEG5COM0 // bit 5
2281 #define SEG6COM0 LCDDATA0bits.SEG6COM0 // bit 6
2282 #define SEG7COM0 LCDDATA0bits.SEG7COM0 // bit 7
2284 #define SEG8COM0 LCDDATA1bits.SEG8COM0 // bit 0
2285 #define SEG9COM0 LCDDATA1bits.SEG9COM0 // bit 1
2286 #define SEG10COM0 LCDDATA1bits.SEG10COM0 // bit 2
2287 #define SEG11COM0 LCDDATA1bits.SEG11COM0 // bit 3
2288 #define SEG12COM0 LCDDATA1bits.SEG12COM0 // bit 4
2289 #define SEG13COM0 LCDDATA1bits.SEG13COM0 // bit 5
2290 #define SEG14COM0 LCDDATA1bits.SEG14COM0 // bit 6
2291 #define SEG15COM0 LCDDATA1bits.SEG15COM0 // bit 7
2293 #define SEG0COM1 LCDDATA3bits.SEG0COM1 // bit 0
2294 #define SEG1COM1 LCDDATA3bits.SEG1COM1 // bit 1
2295 #define SEG2COM1 LCDDATA3bits.SEG2COM1 // bit 2
2296 #define SEG3COM1 LCDDATA3bits.SEG3COM1 // bit 3
2297 #define SEG4COM1 LCDDATA3bits.SEG4COM1 // bit 4
2298 #define SEG5COM1 LCDDATA3bits.SEG5COM1 // bit 5
2299 #define SEG6COM1 LCDDATA3bits.SEG6COM1 // bit 6
2300 #define SEG7COM1 LCDDATA3bits.SEG7COM1 // bit 7
2302 #define SEG8COM1 LCDDATA4bits.SEG8COM1 // bit 0
2303 #define SEG9COM1 LCDDATA4bits.SEG9COM1 // bit 1
2304 #define SEG10COM1 LCDDATA4bits.SEG10COM1 // bit 2
2305 #define SEG11COM1 LCDDATA4bits.SEG11COM1 // bit 3
2306 #define SEG12COM1 LCDDATA4bits.SEG12COM1 // bit 4
2307 #define SEG13COM1 LCDDATA4bits.SEG13COM1 // bit 5
2308 #define SEG14COM1 LCDDATA4bits.SEG14COM1 // bit 6
2309 #define SEG15COM1 LCDDATA4bits.SEG15COM1 // bit 7
2311 #define SEG0COM2 LCDDATA6bits.SEG0COM2 // bit 0
2312 #define SEG1COM2 LCDDATA6bits.SEG1COM2 // bit 1
2313 #define SEG2COM2 LCDDATA6bits.SEG2COM2 // bit 2
2314 #define SEG3COM2 LCDDATA6bits.SEG3COM2 // bit 3
2315 #define SEG4COM2 LCDDATA6bits.SEG4COM2 // bit 4
2316 #define SEG5COM2 LCDDATA6bits.SEG5COM2 // bit 5
2317 #define SEG6COM2 LCDDATA6bits.SEG6COM2 // bit 6
2318 #define SEG7COM2 LCDDATA6bits.SEG7COM2 // bit 7
2320 #define SEG8COM2 LCDDATA7bits.SEG8COM2 // bit 0
2321 #define SEG9COM2 LCDDATA7bits.SEG9COM2 // bit 1
2322 #define SEG10COM2 LCDDATA7bits.SEG10COM2 // bit 2
2323 #define SEG11COM2 LCDDATA7bits.SEG11COM2 // bit 3
2324 #define SEG12COM2 LCDDATA7bits.SEG12COM2 // bit 4
2325 #define SEG13COM2 LCDDATA7bits.SEG13COM2 // bit 5
2326 #define SEG14COM2 LCDDATA7bits.SEG14COM2 // bit 6
2327 #define SEG15COM2 LCDDATA7bits.SEG15COM2 // bit 7
2329 #define SEG0COM3 LCDDATA9bits.SEG0COM3 // bit 0
2330 #define SEG1COM3 LCDDATA9bits.SEG1COM3 // bit 1
2331 #define SEG2COM3 LCDDATA9bits.SEG2COM3 // bit 2
2332 #define SEG3COM3 LCDDATA9bits.SEG3COM3 // bit 3
2333 #define SEG4COM3 LCDDATA9bits.SEG4COM3 // bit 4
2334 #define SEG5COM3 LCDDATA9bits.SEG5COM3 // bit 5
2335 #define SEG6COM3 LCDDATA9bits.SEG6COM3 // bit 6
2336 #define SEG7COM3 LCDDATA9bits.SEG7COM3 // bit 7
2338 #define SEG8COM3 LCDDATA10bits.SEG8COM3 // bit 0
2339 #define SEG9COM3 LCDDATA10bits.SEG9COM3 // bit 1
2340 #define SEG10COM3 LCDDATA10bits.SEG10COM3 // bit 2
2341 #define SEG11COM3 LCDDATA10bits.SEG11COM3 // bit 3
2342 #define SEG12COM3 LCDDATA10bits.SEG12COM3 // bit 4
2343 #define SEG13COM3 LCDDATA10bits.SEG13COM3 // bit 5
2344 #define SEG14COM3 LCDDATA10bits.SEG14COM3 // bit 6
2345 #define SEG15COM3 LCDDATA10bits.SEG15COM3 // bit 7
2347 #define SEG24COM0 LCDDATA12bits.SEG24COM0 // bit 0
2348 #define SEG25COM0 LCDDATA12bits.SEG25COM0 // bit 1
2349 #define SEG26COM0 LCDDATA12bits.SEG26COM0 // bit 2
2351 #define SEG24COM1 LCDDATA15bits.SEG24COM1 // bit 0
2352 #define SEG25COM1 LCDDATA15bits.SEG25COM1 // bit 1
2353 #define SEG26COM1 LCDDATA15bits.SEG26COM1 // bit 2
2355 #define SEG24COM2 LCDDATA18bits.SEG24COM2 // bit 0
2356 #define SEG25COM2 LCDDATA18bits.SEG25COM2 // bit 1
2357 #define SEG26COM2 LCDDATA18bits.SEG26COM2 // bit 2
2359 #define SEG24COM3 LCDDATA21bits.SEG24COM3 // bit 0
2360 #define SEG25COM3 LCDDATA21bits.SEG25COM3 // bit 1
2361 #define SEG26COM3 LCDDATA21bits.SEG26COM3 // bit 2
2363 #define LP0 LCDPSbits.LP0 // bit 0
2364 #define LP1 LCDPSbits.LP1 // bit 1
2365 #define LP2 LCDPSbits.LP2 // bit 2
2366 #define LP3 LCDPSbits.LP3 // bit 3
2367 #define WA LCDPSbits.WA // bit 4
2368 #define LCDA LCDPSbits.LCDA // bit 5
2369 #define BIASMD LCDPSbits.BIASMD // bit 6
2370 #define WFT LCDPSbits.WFT // bit 7
2372 #define VLCD1PE LCDREFbits.VLCD1PE // bit 1
2373 #define VLCD2PE LCDREFbits.VLCD2PE // bit 2
2374 #define VLCD3PE LCDREFbits.VLCD3PE // bit 3
2375 #define LCDIRI LCDREFbits.LCDIRI // bit 5
2376 #define LCDIRE LCDREFbits.LCDIRE // bit 7
2378 #define LRLAT0 LCDRLbits.LRLAT0 // bit 0
2379 #define LRLAT1 LCDRLbits.LRLAT1 // bit 1
2380 #define LRLAT2 LCDRLbits.LRLAT2 // bit 2
2381 #define LRLBP0 LCDRLbits.LRLBP0 // bit 4
2382 #define LRLBP1 LCDRLbits.LRLBP1 // bit 5
2383 #define LRLAP0 LCDRLbits.LRLAP0 // bit 6
2384 #define LRLAP1 LCDRLbits.LRLAP1 // bit 7
2386 #define SE0 LCDSE0bits.SE0 // bit 0
2387 #define SE1 LCDSE0bits.SE1 // bit 1
2388 #define SE2 LCDSE0bits.SE2 // bit 2
2389 #define SE3 LCDSE0bits.SE3 // bit 3
2390 #define SE4 LCDSE0bits.SE4 // bit 4
2391 #define SE5 LCDSE0bits.SE5 // bit 5
2392 #define SE6 LCDSE0bits.SE6 // bit 6
2393 #define SE7 LCDSE0bits.SE7 // bit 7
2395 #define SE8 LCDSE1bits.SE8 // bit 0
2396 #define SE9 LCDSE1bits.SE9 // bit 1
2397 #define SE10 LCDSE1bits.SE10 // bit 2
2398 #define SE11 LCDSE1bits.SE11 // bit 3
2399 #define SE12 LCDSE1bits.SE12 // bit 4
2400 #define SE13 LCDSE1bits.SE13 // bit 5
2401 #define SE14 LCDSE1bits.SE14 // bit 6
2402 #define SE15 LCDSE1bits.SE15 // bit 7
2404 #define SE24 LCDSE3bits.SE24 // bit 0
2405 #define SE25 LCDSE3bits.SE25 // bit 1
2406 #define SE26 LCDSE3bits.SE26 // bit 2
2408 #define PS0 OPTION_REGbits.PS0 // bit 0
2409 #define PS1 OPTION_REGbits.PS1 // bit 1
2410 #define PS2 OPTION_REGbits.PS2 // bit 2
2411 #define PSA OPTION_REGbits.PSA // bit 3
2412 #define TMR0SE OPTION_REGbits.TMR0SE // bit 4, shadows bit in OPTION_REGbits
2413 #define T0SE OPTION_REGbits.T0SE // bit 4, shadows bit in OPTION_REGbits
2414 #define TMR0CS OPTION_REGbits.TMR0CS // bit 5, shadows bit in OPTION_REGbits
2415 #define T0CS OPTION_REGbits.T0CS // bit 5, shadows bit in OPTION_REGbits
2416 #define INTEDG OPTION_REGbits.INTEDG // bit 6
2417 #define NOT_WPUEN OPTION_REGbits.NOT_WPUEN // bit 7
2419 #define SCS0 OSCCONbits.SCS0 // bit 0
2420 #define SCS1 OSCCONbits.SCS1 // bit 1
2421 #define IRCF0 OSCCONbits.IRCF0 // bit 3
2422 #define IRCF1 OSCCONbits.IRCF1 // bit 4
2423 #define IRCF2 OSCCONbits.IRCF2 // bit 5
2424 #define IRCF3 OSCCONbits.IRCF3 // bit 6
2426 #define HFIOFS OSCSTATbits.HFIOFS // bit 0
2427 #define LFIOFR OSCSTATbits.LFIOFR // bit 1
2428 #define HFIOFR OSCSTATbits.HFIOFR // bit 4
2429 #define OSTS OSCSTATbits.OSTS // bit 5
2430 #define T1OSCR OSCSTATbits.T1OSCR // bit 7
2432 #define NOT_BOR PCONbits.NOT_BOR // bit 0
2433 #define NOT_POR PCONbits.NOT_POR // bit 1
2434 #define NOT_RI PCONbits.NOT_RI // bit 2
2435 #define NOT_RMCLR PCONbits.NOT_RMCLR // bit 3
2436 #define NOT_RWDT PCONbits.NOT_RWDT // bit 4
2437 #define STKUNF PCONbits.STKUNF // bit 6
2438 #define STKOVF PCONbits.STKOVF // bit 7
2440 #define TMR1IE PIE1bits.TMR1IE // bit 0
2441 #define ADIE PIE1bits.ADIE // bit 6
2442 #define TMR1GIE PIE1bits.TMR1GIE // bit 7
2444 #define LCDIE PIE2bits.LCDIE // bit 2
2445 #define EEIE PIE2bits.EEIE // bit 4
2447 #define TMR1IF PIR1bits.TMR1IF // bit 0
2448 #define ADIF PIR1bits.ADIF // bit 6
2449 #define TMR1GIF PIR1bits.TMR1GIF // bit 7
2451 #define LCDIF PIR2bits.LCDIF // bit 2
2452 #define EEIF PIR2bits.EEIF // bit 4
2454 #define RD PMCON1bits.RD // bit 0
2455 #define WR PMCON1bits.WR // bit 1
2456 #define WREN PMCON1bits.WREN // bit 2
2457 #define WRERR PMCON1bits.WRERR // bit 3
2458 #define FREE PMCON1bits.FREE // bit 4
2459 #define LWLO PMCON1bits.LWLO // bit 5
2460 #define CFGS PMCON1bits.CFGS // bit 6
2462 #define RA0 PORTAbits.RA0 // bit 0
2463 #define RA1 PORTAbits.RA1 // bit 1
2464 #define RA2 PORTAbits.RA2 // bit 2
2465 #define RA3 PORTAbits.RA3 // bit 3
2466 #define RA4 PORTAbits.RA4 // bit 4
2467 #define RA5 PORTAbits.RA5 // bit 5
2468 #define RA6 PORTAbits.RA6 // bit 6
2469 #define RA7 PORTAbits.RA7 // bit 7
2471 #define RB0 PORTBbits.RB0 // bit 0
2472 #define RB1 PORTBbits.RB1 // bit 1
2473 #define RB2 PORTBbits.RB2 // bit 2
2474 #define RB3 PORTBbits.RB3 // bit 3
2475 #define RB4 PORTBbits.RB4 // bit 4
2476 #define RB5 PORTBbits.RB5 // bit 5
2477 #define RB6 PORTBbits.RB6 // bit 6
2478 #define RB7 PORTBbits.RB7 // bit 7
2480 #define RC0 PORTCbits.RC0 // bit 0
2481 #define RC1 PORTCbits.RC1 // bit 1
2482 #define RC2 PORTCbits.RC2 // bit 2
2483 #define RC3 PORTCbits.RC3 // bit 3
2484 #define RC4 PORTCbits.RC4 // bit 4
2485 #define RC5 PORTCbits.RC5 // bit 5
2486 #define RC6 PORTCbits.RC6 // bit 6
2487 #define RC7 PORTCbits.RC7 // bit 7
2489 #define RE3 PORTEbits.RE3 // bit 3
2491 #define C STATUSbits.C // bit 0
2492 #define DC STATUSbits.DC // bit 1
2493 #define Z STATUSbits.Z // bit 2
2494 #define NOT_PD STATUSbits.NOT_PD // bit 3
2495 #define NOT_TO STATUSbits.NOT_TO // bit 4
2497 #define C_SHAD STATUS_SHADbits.C_SHAD // bit 0
2498 #define DC_SHAD STATUS_SHADbits.DC_SHAD // bit 1
2499 #define Z_SHAD STATUS_SHADbits.Z_SHAD // bit 2
2501 #define TMR1ON T1CONbits.TMR1ON // bit 0
2502 #define NOT_T1SYNC T1CONbits.NOT_T1SYNC // bit 2
2503 #define T1OSCEN T1CONbits.T1OSCEN // bit 3
2504 #define T1CKPS0 T1CONbits.T1CKPS0 // bit 4
2505 #define T1CKPS1 T1CONbits.T1CKPS1 // bit 5
2506 #define TMR1CS0 T1CONbits.TMR1CS0 // bit 6
2507 #define TMR1CS1 T1CONbits.TMR1CS1 // bit 7
2509 #define T1GSS0 T1GCONbits.T1GSS0 // bit 0
2510 #define T1GSS1 T1GCONbits.T1GSS1 // bit 1
2511 #define T1GVAL T1GCONbits.T1GVAL // bit 2
2512 #define T1GGO_NOT_DONE T1GCONbits.T1GGO_NOT_DONE // bit 3, shadows bit in T1GCONbits
2513 #define T1GGO T1GCONbits.T1GGO // bit 3, shadows bit in T1GCONbits
2514 #define T1GSPM T1GCONbits.T1GSPM // bit 4
2515 #define T1GTM T1GCONbits.T1GTM // bit 5
2516 #define T1GPOL T1GCONbits.T1GPOL // bit 6
2517 #define TMR1GE T1GCONbits.TMR1GE // bit 7
2519 #define TRISA0 TRISAbits.TRISA0 // bit 0
2520 #define TRISA1 TRISAbits.TRISA1 // bit 1
2521 #define TRISA2 TRISAbits.TRISA2 // bit 2
2522 #define TRISA3 TRISAbits.TRISA3 // bit 3
2523 #define TRISA4 TRISAbits.TRISA4 // bit 4
2524 #define TRISA5 TRISAbits.TRISA5 // bit 5
2525 #define TRISA6 TRISAbits.TRISA6 // bit 6
2526 #define TRISA7 TRISAbits.TRISA7 // bit 7
2528 #define TRISB0 TRISBbits.TRISB0 // bit 0
2529 #define TRISB1 TRISBbits.TRISB1 // bit 1
2530 #define TRISB2 TRISBbits.TRISB2 // bit 2
2531 #define TRISB3 TRISBbits.TRISB3 // bit 3
2532 #define TRISB4 TRISBbits.TRISB4 // bit 4
2533 #define TRISB5 TRISBbits.TRISB5 // bit 5
2534 #define TRISB6 TRISBbits.TRISB6 // bit 6
2535 #define TRISB7 TRISBbits.TRISB7 // bit 7
2537 #define TRISC0 TRISCbits.TRISC0 // bit 0
2538 #define TRISC1 TRISCbits.TRISC1 // bit 1
2539 #define TRISC2 TRISCbits.TRISC2 // bit 2
2540 #define TRISC3 TRISCbits.TRISC3 // bit 3
2541 #define TRISC4 TRISCbits.TRISC4 // bit 4
2542 #define TRISC5 TRISCbits.TRISC5 // bit 5
2543 #define TRISC6 TRISCbits.TRISC6 // bit 6
2544 #define TRISC7 TRISCbits.TRISC7 // bit 7
2546 #define SWDTEN WDTCONbits.SWDTEN // bit 0
2547 #define WDTPS0 WDTCONbits.WDTPS0 // bit 1
2548 #define WDTPS1 WDTCONbits.WDTPS1 // bit 2
2549 #define WDTPS2 WDTCONbits.WDTPS2 // bit 3
2550 #define WDTPS3 WDTCONbits.WDTPS3 // bit 4
2551 #define WDTPS4 WDTCONbits.WDTPS4 // bit 5
2553 #define WPUB0 WPUBbits.WPUB0 // bit 0
2554 #define WPUB1 WPUBbits.WPUB1 // bit 1
2555 #define WPUB2 WPUBbits.WPUB2 // bit 2
2556 #define WPUB3 WPUBbits.WPUB3 // bit 3
2557 #define WPUB4 WPUBbits.WPUB4 // bit 4
2558 #define WPUB5 WPUBbits.WPUB5 // bit 5
2559 #define WPUB6 WPUBbits.WPUB6 // bit 6
2560 #define WPUB7 WPUBbits.WPUB7 // bit 7
2562 #define WPUE3 WPUEbits.WPUE3 // bit 3
2564 #endif // #ifndef NO_BIT_DEFINES
2566 #endif // #ifndef __PIC16LF1903_H__