2 * This declarations of the PIC16LF1906 MCU.
4 * This file is part of the GNU PIC library for SDCC, originally
5 * created by Molnar Karoly <molnarkaroly@users.sf.net> 2016.
7 * This file is generated automatically by the cinc2h.pl, 2016-04-13 17:23:21 UTC.
9 * SDCC is licensed under the GNU Public license (GPL) v2. Note that
10 * this license covers the code to the compiler and other executables,
11 * but explicitly does not cover any code or objects generated by sdcc.
13 * For pic device libraries and header files which are derived from
14 * Microchip header (.inc) and linker script (.lkr) files Microchip
15 * requires that "The header files should state that they are only to be
16 * used with authentic Microchip devices" which makes them incompatible
17 * with the GPL. Pic device libraries and header files are located at
18 * non-free/lib and non-free/include directories respectively.
19 * Sdcc should be run with the --use-non-free command line option in
20 * order to include non-free header files and libraries.
22 * See http://sdcc.sourceforge.net/ for the latest information on sdcc.
25 #ifndef __PIC16LF1906_H__
26 #define __PIC16LF1906_H__
28 //==============================================================================
32 //==============================================================================
34 #ifndef NO_ADDR_DEFINES
36 #define INDF0_ADDR 0x0000
37 #define INDF1_ADDR 0x0001
38 #define PCL_ADDR 0x0002
39 #define STATUS_ADDR 0x0003
40 #define FSR0_ADDR 0x0004
41 #define FSR0L_ADDR 0x0004
42 #define FSR0H_ADDR 0x0005
43 #define FSR1_ADDR 0x0006
44 #define FSR1L_ADDR 0x0006
45 #define FSR1H_ADDR 0x0007
46 #define BSR_ADDR 0x0008
47 #define WREG_ADDR 0x0009
48 #define PCLATH_ADDR 0x000A
49 #define INTCON_ADDR 0x000B
50 #define PORTA_ADDR 0x000C
51 #define PORTB_ADDR 0x000D
52 #define PORTC_ADDR 0x000E
53 #define PORTE_ADDR 0x0010
54 #define PIR1_ADDR 0x0011
55 #define PIR2_ADDR 0x0012
56 #define TMR0_ADDR 0x0015
57 #define TMR1_ADDR 0x0016
58 #define TMR1L_ADDR 0x0016
59 #define TMR1H_ADDR 0x0017
60 #define T1CON_ADDR 0x0018
61 #define T1GCON_ADDR 0x0019
62 #define TRISA_ADDR 0x008C
63 #define TRISB_ADDR 0x008D
64 #define TRISC_ADDR 0x008E
65 #define TRISE_ADDR 0x0090
66 #define PIE1_ADDR 0x0091
67 #define PIE2_ADDR 0x0092
68 #define OPTION_REG_ADDR 0x0095
69 #define PCON_ADDR 0x0096
70 #define WDTCON_ADDR 0x0097
71 #define OSCCON_ADDR 0x0099
72 #define OSCSTAT_ADDR 0x009A
73 #define ADRES_ADDR 0x009B
74 #define ADRESL_ADDR 0x009B
75 #define ADRESH_ADDR 0x009C
76 #define ADCON0_ADDR 0x009D
77 #define ADCON1_ADDR 0x009E
78 #define LATA_ADDR 0x010C
79 #define LATB_ADDR 0x010D
80 #define LATC_ADDR 0x010E
81 #define BORCON_ADDR 0x0116
82 #define FVRCON_ADDR 0x0117
83 #define ANSELA_ADDR 0x018C
84 #define ANSELB_ADDR 0x018D
85 #define PMADR_ADDR 0x0191
86 #define PMADRL_ADDR 0x0191
87 #define PMADRH_ADDR 0x0192
88 #define PMDAT_ADDR 0x0193
89 #define PMDATL_ADDR 0x0193
90 #define PMDATH_ADDR 0x0194
91 #define PMCON1_ADDR 0x0195
92 #define PMCON2_ADDR 0x0196
93 #define RC1REG_ADDR 0x0199
94 #define RCREG_ADDR 0x0199
95 #define RCREG1_ADDR 0x0199
96 #define TX1REG_ADDR 0x019A
97 #define TXREG_ADDR 0x019A
98 #define TXREG1_ADDR 0x019A
99 #define SP1BRG_ADDR 0x019B
100 #define SP1BRGL_ADDR 0x019B
101 #define SPBRG_ADDR 0x019B
102 #define SPBRGL_ADDR 0x019B
103 #define SPBRGL1_ADDR 0x019B
104 #define SP1BRGH_ADDR 0x019C
105 #define SPBRGH_ADDR 0x019C
106 #define SPBRGH1_ADDR 0x019C
107 #define RC1STA_ADDR 0x019D
108 #define RCSTA_ADDR 0x019D
109 #define RCSTA1_ADDR 0x019D
110 #define TX1STA_ADDR 0x019E
111 #define TXSTA_ADDR 0x019E
112 #define TXSTA1_ADDR 0x019E
113 #define BAUD1CON_ADDR 0x019F
114 #define BAUDCON_ADDR 0x019F
115 #define BAUDCON1_ADDR 0x019F
116 #define WPUB_ADDR 0x020D
117 #define WPUE_ADDR 0x0210
118 #define IOCBP_ADDR 0x0394
119 #define IOCBN_ADDR 0x0395
120 #define IOCBF_ADDR 0x0396
121 #define LCDCON_ADDR 0x0791
122 #define LCDPS_ADDR 0x0792
123 #define LCDREF_ADDR 0x0793
124 #define LCDCST_ADDR 0x0794
125 #define LCDRL_ADDR 0x0795
126 #define LCDSE0_ADDR 0x0798
127 #define LCDSE1_ADDR 0x0799
128 #define LCDSE3_ADDR 0x079B
129 #define LCDDATA0_ADDR 0x07A0
130 #define LCDDATA1_ADDR 0x07A1
131 #define LCDDATA3_ADDR 0x07A3
132 #define LCDDATA4_ADDR 0x07A4
133 #define LCDDATA6_ADDR 0x07A6
134 #define LCDDATA7_ADDR 0x07A7
135 #define LCDDATA9_ADDR 0x07A9
136 #define LCDDATA10_ADDR 0x07AA
137 #define LCDDATA12_ADDR 0x07AC
138 #define LCDDATA15_ADDR 0x07AF
139 #define LCDDATA18_ADDR 0x07B2
140 #define LCDDATA21_ADDR 0x07B5
141 #define STATUS_SHAD_ADDR 0x0FE4
142 #define WREG_SHAD_ADDR 0x0FE5
143 #define BSR_SHAD_ADDR 0x0FE6
144 #define PCLATH_SHAD_ADDR 0x0FE7
145 #define FSR0L_SHAD_ADDR 0x0FE8
146 #define FSR0H_SHAD_ADDR 0x0FE9
147 #define FSR1L_SHAD_ADDR 0x0FEA
148 #define FSR1H_SHAD_ADDR 0x0FEB
149 #define STKPTR_ADDR 0x0FED
150 #define TOSL_ADDR 0x0FEE
151 #define TOSH_ADDR 0x0FEF
153 #endif // #ifndef NO_ADDR_DEFINES
155 //==============================================================================
157 // Register Definitions
159 //==============================================================================
161 extern __at(0x0000) __sfr INDF0
;
162 extern __at(0x0001) __sfr INDF1
;
163 extern __at(0x0002) __sfr PCL
;
165 //==============================================================================
168 extern __at(0x0003) __sfr STATUS
;
182 extern __at(0x0003) volatile __STATUSbits_t STATUSbits
;
190 //==============================================================================
192 extern __at(0x0004) __sfr FSR0
;
193 extern __at(0x0004) __sfr FSR0L
;
194 extern __at(0x0005) __sfr FSR0H
;
195 extern __at(0x0006) __sfr FSR1
;
196 extern __at(0x0006) __sfr FSR1L
;
197 extern __at(0x0007) __sfr FSR1H
;
199 //==============================================================================
202 extern __at(0x0008) __sfr BSR
;
225 extern __at(0x0008) volatile __BSRbits_t BSRbits
;
233 //==============================================================================
235 extern __at(0x0009) __sfr WREG
;
236 extern __at(0x000A) __sfr PCLATH
;
238 //==============================================================================
241 extern __at(0x000B) __sfr INTCON
;
270 extern __at(0x000B) volatile __INTCONbits_t INTCONbits
;
283 //==============================================================================
286 //==============================================================================
289 extern __at(0x000C) __sfr PORTA
;
303 extern __at(0x000C) volatile __PORTAbits_t PORTAbits
;
314 //==============================================================================
317 //==============================================================================
320 extern __at(0x000D) __sfr PORTB
;
334 extern __at(0x000D) volatile __PORTBbits_t PORTBbits
;
345 //==============================================================================
348 //==============================================================================
351 extern __at(0x000E) __sfr PORTC
;
365 extern __at(0x000E) volatile __PORTCbits_t PORTCbits
;
376 //==============================================================================
379 //==============================================================================
382 extern __at(0x0010) __sfr PORTE
;
396 extern __at(0x0010) volatile __PORTEbits_t PORTEbits
;
400 //==============================================================================
403 //==============================================================================
406 extern __at(0x0011) __sfr PIR1
;
417 unsigned TMR1GIF
: 1;
420 extern __at(0x0011) volatile __PIR1bits_t PIR1bits
;
426 #define _TMR1GIF 0x80
428 //==============================================================================
431 //==============================================================================
434 extern __at(0x0012) __sfr PIR2
;
448 extern __at(0x0012) volatile __PIR2bits_t PIR2bits
;
452 //==============================================================================
454 extern __at(0x0015) __sfr TMR0
;
455 extern __at(0x0016) __sfr TMR1
;
456 extern __at(0x0016) __sfr TMR1L
;
457 extern __at(0x0017) __sfr TMR1H
;
459 //==============================================================================
462 extern __at(0x0018) __sfr T1CON
;
470 unsigned NOT_T1SYNC
: 1;
471 unsigned T1OSCEN
: 1;
472 unsigned T1CKPS0
: 1;
473 unsigned T1CKPS1
: 1;
474 unsigned TMR1CS0
: 1;
475 unsigned TMR1CS1
: 1;
492 extern __at(0x0018) volatile __T1CONbits_t T1CONbits
;
495 #define _NOT_T1SYNC 0x04
496 #define _T1OSCEN 0x08
497 #define _T1CKPS0 0x10
498 #define _T1CKPS1 0x20
499 #define _TMR1CS0 0x40
500 #define _TMR1CS1 0x80
502 //==============================================================================
505 //==============================================================================
508 extern __at(0x0019) __sfr T1GCON
;
517 unsigned T1GGO_NOT_DONE
: 1;
543 extern __at(0x0019) volatile __T1GCONbits_t T1GCONbits
;
548 #define _T1GGO_NOT_DONE 0x08
555 //==============================================================================
558 //==============================================================================
561 extern __at(0x008C) __sfr TRISA
;
575 extern __at(0x008C) volatile __TRISAbits_t TRISAbits
;
586 //==============================================================================
589 //==============================================================================
592 extern __at(0x008D) __sfr TRISB
;
606 extern __at(0x008D) volatile __TRISBbits_t TRISBbits
;
617 //==============================================================================
620 //==============================================================================
623 extern __at(0x008E) __sfr TRISC
;
637 extern __at(0x008E) volatile __TRISCbits_t TRISCbits
;
648 //==============================================================================
650 extern __at(0x0090) __sfr TRISE
;
652 //==============================================================================
655 extern __at(0x0091) __sfr PIE1
;
666 unsigned TMR1GIE
: 1;
669 extern __at(0x0091) volatile __PIE1bits_t PIE1bits
;
675 #define _TMR1GIE 0x80
677 //==============================================================================
680 //==============================================================================
683 extern __at(0x0092) __sfr PIE2
;
697 extern __at(0x0092) volatile __PIE2bits_t PIE2bits
;
701 //==============================================================================
704 //==============================================================================
707 extern __at(0x0095) __sfr OPTION_REG
;
720 unsigned NOT_WPUEN
: 1;
740 } __OPTION_REGbits_t
;
742 extern __at(0x0095) volatile __OPTION_REGbits_t OPTION_REGbits
;
753 #define _NOT_WPUEN 0x80
755 //==============================================================================
758 //==============================================================================
761 extern __at(0x0096) __sfr PCON
;
765 unsigned NOT_BOR
: 1;
766 unsigned NOT_POR
: 1;
768 unsigned NOT_RMCLR
: 1;
769 unsigned NOT_RWDT
: 1;
775 extern __at(0x0096) volatile __PCONbits_t PCONbits
;
777 #define _NOT_BOR 0x01
778 #define _NOT_POR 0x02
780 #define _NOT_RMCLR 0x08
781 #define _NOT_RWDT 0x10
785 //==============================================================================
788 //==============================================================================
791 extern __at(0x0097) __sfr WDTCON
;
815 extern __at(0x0097) volatile __WDTCONbits_t WDTCONbits
;
824 //==============================================================================
827 //==============================================================================
830 extern __at(0x0099) __sfr OSCCON
;
860 extern __at(0x0099) volatile __OSCCONbits_t OSCCONbits
;
869 //==============================================================================
872 //==============================================================================
875 extern __at(0x009A) __sfr OSCSTAT
;
889 extern __at(0x009A) volatile __OSCSTATbits_t OSCSTATbits
;
897 //==============================================================================
899 extern __at(0x009B) __sfr ADRES
;
900 extern __at(0x009B) __sfr ADRESL
;
901 extern __at(0x009C) __sfr ADRESH
;
903 //==============================================================================
906 extern __at(0x009D) __sfr ADCON0
;
913 unsigned GO_NOT_DONE
: 1;
949 unsigned NOT_DONE
: 1;
966 extern __at(0x009D) volatile __ADCON0bits_t ADCON0bits
;
969 #define _GO_NOT_DONE 0x02
972 #define _NOT_DONE 0x02
979 //==============================================================================
982 //==============================================================================
985 extern __at(0x009E) __sfr ADCON1
;
991 unsigned ADPREF0
: 1;
992 unsigned ADPREF1
: 1;
1003 unsigned ADPREF
: 2;
1015 extern __at(0x009E) volatile __ADCON1bits_t ADCON1bits
;
1017 #define _ADPREF0 0x01
1018 #define _ADPREF1 0x02
1024 //==============================================================================
1027 //==============================================================================
1030 extern __at(0x010C) __sfr LATA
;
1044 extern __at(0x010C) volatile __LATAbits_t LATAbits
;
1055 //==============================================================================
1058 //==============================================================================
1061 extern __at(0x010D) __sfr LATB
;
1075 extern __at(0x010D) volatile __LATBbits_t LATBbits
;
1086 //==============================================================================
1089 //==============================================================================
1092 extern __at(0x010E) __sfr LATC
;
1106 extern __at(0x010E) volatile __LATCbits_t LATCbits
;
1117 //==============================================================================
1120 //==============================================================================
1123 extern __at(0x0116) __sfr BORCON
;
1127 unsigned BORRDY
: 1;
1134 unsigned SBOREN
: 1;
1137 extern __at(0x0116) volatile __BORCONbits_t BORCONbits
;
1139 #define _BORRDY 0x01
1141 #define _SBOREN 0x80
1143 //==============================================================================
1146 //==============================================================================
1149 extern __at(0x0117) __sfr FVRCON
;
1155 unsigned ADFVR0
: 1;
1156 unsigned ADFVR1
: 1;
1161 unsigned FVRRDY
: 1;
1172 extern __at(0x0117) volatile __FVRCONbits_t FVRCONbits
;
1174 #define _ADFVR0 0x01
1175 #define _ADFVR1 0x02
1178 #define _FVRRDY 0x40
1181 //==============================================================================
1184 //==============================================================================
1187 extern __at(0x018C) __sfr ANSELA
;
1201 extern __at(0x018C) volatile __ANSELAbits_t ANSELAbits
;
1209 //==============================================================================
1212 //==============================================================================
1215 extern __at(0x018D) __sfr ANSELB
;
1238 extern __at(0x018D) volatile __ANSELBbits_t ANSELBbits
;
1247 //==============================================================================
1249 extern __at(0x0191) __sfr PMADR
;
1250 extern __at(0x0191) __sfr PMADRL
;
1251 extern __at(0x0192) __sfr PMADRH
;
1252 extern __at(0x0193) __sfr PMDAT
;
1253 extern __at(0x0193) __sfr PMDATL
;
1254 extern __at(0x0194) __sfr PMDATH
;
1256 //==============================================================================
1259 extern __at(0x0195) __sfr PMCON1
;
1273 extern __at(0x0195) volatile __PMCON1bits_t PMCON1bits
;
1283 //==============================================================================
1285 extern __at(0x0196) __sfr PMCON2
;
1286 extern __at(0x0199) __sfr RC1REG
;
1287 extern __at(0x0199) __sfr RCREG
;
1288 extern __at(0x0199) __sfr RCREG1
;
1289 extern __at(0x019A) __sfr TX1REG
;
1290 extern __at(0x019A) __sfr TXREG
;
1291 extern __at(0x019A) __sfr TXREG1
;
1292 extern __at(0x019B) __sfr SP1BRG
;
1294 //==============================================================================
1297 extern __at(0x019B) __sfr SP1BRGL
;
1311 extern __at(0x019B) volatile __SP1BRGLbits_t SP1BRGLbits
;
1322 //==============================================================================
1325 //==============================================================================
1328 extern __at(0x019B) __sfr SPBRG
;
1342 extern __at(0x019B) volatile __SPBRGbits_t SPBRGbits
;
1344 #define _SPBRG_BRG0 0x01
1345 #define _SPBRG_BRG1 0x02
1346 #define _SPBRG_BRG2 0x04
1347 #define _SPBRG_BRG3 0x08
1348 #define _SPBRG_BRG4 0x10
1349 #define _SPBRG_BRG5 0x20
1350 #define _SPBRG_BRG6 0x40
1351 #define _SPBRG_BRG7 0x80
1353 //==============================================================================
1356 //==============================================================================
1359 extern __at(0x019B) __sfr SPBRGL
;
1373 extern __at(0x019B) volatile __SPBRGLbits_t SPBRGLbits
;
1375 #define _SPBRGL_BRG0 0x01
1376 #define _SPBRGL_BRG1 0x02
1377 #define _SPBRGL_BRG2 0x04
1378 #define _SPBRGL_BRG3 0x08
1379 #define _SPBRGL_BRG4 0x10
1380 #define _SPBRGL_BRG5 0x20
1381 #define _SPBRGL_BRG6 0x40
1382 #define _SPBRGL_BRG7 0x80
1384 //==============================================================================
1387 //==============================================================================
1390 extern __at(0x019B) __sfr SPBRGL1
;
1404 extern __at(0x019B) volatile __SPBRGL1bits_t SPBRGL1bits
;
1406 #define _SPBRGL1_BRG0 0x01
1407 #define _SPBRGL1_BRG1 0x02
1408 #define _SPBRGL1_BRG2 0x04
1409 #define _SPBRGL1_BRG3 0x08
1410 #define _SPBRGL1_BRG4 0x10
1411 #define _SPBRGL1_BRG5 0x20
1412 #define _SPBRGL1_BRG6 0x40
1413 #define _SPBRGL1_BRG7 0x80
1415 //==============================================================================
1418 //==============================================================================
1421 extern __at(0x019C) __sfr SP1BRGH
;
1435 extern __at(0x019C) volatile __SP1BRGHbits_t SP1BRGHbits
;
1446 //==============================================================================
1449 //==============================================================================
1452 extern __at(0x019C) __sfr SPBRGH
;
1466 extern __at(0x019C) volatile __SPBRGHbits_t SPBRGHbits
;
1468 #define _SPBRGH_BRG8 0x01
1469 #define _SPBRGH_BRG9 0x02
1470 #define _SPBRGH_BRG10 0x04
1471 #define _SPBRGH_BRG11 0x08
1472 #define _SPBRGH_BRG12 0x10
1473 #define _SPBRGH_BRG13 0x20
1474 #define _SPBRGH_BRG14 0x40
1475 #define _SPBRGH_BRG15 0x80
1477 //==============================================================================
1480 //==============================================================================
1483 extern __at(0x019C) __sfr SPBRGH1
;
1497 extern __at(0x019C) volatile __SPBRGH1bits_t SPBRGH1bits
;
1499 #define _SPBRGH1_BRG8 0x01
1500 #define _SPBRGH1_BRG9 0x02
1501 #define _SPBRGH1_BRG10 0x04
1502 #define _SPBRGH1_BRG11 0x08
1503 #define _SPBRGH1_BRG12 0x10
1504 #define _SPBRGH1_BRG13 0x20
1505 #define _SPBRGH1_BRG14 0x40
1506 #define _SPBRGH1_BRG15 0x80
1508 //==============================================================================
1511 //==============================================================================
1514 extern __at(0x019D) __sfr RC1STA
;
1528 extern __at(0x019D) volatile __RC1STAbits_t RC1STAbits
;
1539 //==============================================================================
1542 //==============================================================================
1545 extern __at(0x019D) __sfr RCSTA
;
1559 extern __at(0x019D) volatile __RCSTAbits_t RCSTAbits
;
1561 #define _RCSTA_RX9D 0x01
1562 #define _RCSTA_OERR 0x02
1563 #define _RCSTA_FERR 0x04
1564 #define _RCSTA_ADDEN 0x08
1565 #define _RCSTA_CREN 0x10
1566 #define _RCSTA_SREN 0x20
1567 #define _RCSTA_RX9 0x40
1568 #define _RCSTA_SPEN 0x80
1570 //==============================================================================
1573 //==============================================================================
1576 extern __at(0x019D) __sfr RCSTA1
;
1590 extern __at(0x019D) volatile __RCSTA1bits_t RCSTA1bits
;
1592 #define _RCSTA1_RX9D 0x01
1593 #define _RCSTA1_OERR 0x02
1594 #define _RCSTA1_FERR 0x04
1595 #define _RCSTA1_ADDEN 0x08
1596 #define _RCSTA1_CREN 0x10
1597 #define _RCSTA1_SREN 0x20
1598 #define _RCSTA1_RX9 0x40
1599 #define _RCSTA1_SPEN 0x80
1601 //==============================================================================
1604 //==============================================================================
1607 extern __at(0x019E) __sfr TX1STA
;
1621 extern __at(0x019E) volatile __TX1STAbits_t TX1STAbits
;
1632 //==============================================================================
1635 //==============================================================================
1638 extern __at(0x019E) __sfr TXSTA
;
1652 extern __at(0x019E) volatile __TXSTAbits_t TXSTAbits
;
1654 #define _TXSTA_TX9D 0x01
1655 #define _TXSTA_TRMT 0x02
1656 #define _TXSTA_BRGH 0x04
1657 #define _TXSTA_SENDB 0x08
1658 #define _TXSTA_SYNC 0x10
1659 #define _TXSTA_TXEN 0x20
1660 #define _TXSTA_TX9 0x40
1661 #define _TXSTA_CSRC 0x80
1663 //==============================================================================
1666 //==============================================================================
1669 extern __at(0x019E) __sfr TXSTA1
;
1683 extern __at(0x019E) volatile __TXSTA1bits_t TXSTA1bits
;
1685 #define _TXSTA1_TX9D 0x01
1686 #define _TXSTA1_TRMT 0x02
1687 #define _TXSTA1_BRGH 0x04
1688 #define _TXSTA1_SENDB 0x08
1689 #define _TXSTA1_SYNC 0x10
1690 #define _TXSTA1_TXEN 0x20
1691 #define _TXSTA1_TX9 0x40
1692 #define _TXSTA1_CSRC 0x80
1694 //==============================================================================
1697 //==============================================================================
1700 extern __at(0x019F) __sfr BAUD1CON
;
1711 unsigned ABDOVF
: 1;
1714 extern __at(0x019F) volatile __BAUD1CONbits_t BAUD1CONbits
;
1721 #define _ABDOVF 0x80
1723 //==============================================================================
1726 //==============================================================================
1729 extern __at(0x019F) __sfr BAUDCON
;
1740 unsigned ABDOVF
: 1;
1743 extern __at(0x019F) volatile __BAUDCONbits_t BAUDCONbits
;
1745 #define _BAUDCON_ABDEN 0x01
1746 #define _BAUDCON_WUE 0x02
1747 #define _BAUDCON_BRG16 0x08
1748 #define _BAUDCON_SCKP 0x10
1749 #define _BAUDCON_RCIDL 0x40
1750 #define _BAUDCON_ABDOVF 0x80
1752 //==============================================================================
1755 //==============================================================================
1758 extern __at(0x019F) __sfr BAUDCON1
;
1769 unsigned ABDOVF
: 1;
1772 extern __at(0x019F) volatile __BAUDCON1bits_t BAUDCON1bits
;
1774 #define _BAUDCON1_ABDEN 0x01
1775 #define _BAUDCON1_WUE 0x02
1776 #define _BAUDCON1_BRG16 0x08
1777 #define _BAUDCON1_SCKP 0x10
1778 #define _BAUDCON1_RCIDL 0x40
1779 #define _BAUDCON1_ABDOVF 0x80
1781 //==============================================================================
1784 //==============================================================================
1787 extern __at(0x020D) __sfr WPUB
;
1801 extern __at(0x020D) volatile __WPUBbits_t WPUBbits
;
1812 //==============================================================================
1815 //==============================================================================
1818 extern __at(0x0210) __sfr WPUE
;
1832 extern __at(0x0210) volatile __WPUEbits_t WPUEbits
;
1836 //==============================================================================
1839 //==============================================================================
1842 extern __at(0x0394) __sfr IOCBP
;
1846 unsigned IOCBP0
: 1;
1847 unsigned IOCBP1
: 1;
1848 unsigned IOCBP2
: 1;
1849 unsigned IOCBP3
: 1;
1850 unsigned IOCBP4
: 1;
1851 unsigned IOCBP5
: 1;
1852 unsigned IOCBP6
: 1;
1853 unsigned IOCBP7
: 1;
1856 extern __at(0x0394) volatile __IOCBPbits_t IOCBPbits
;
1858 #define _IOCBP0 0x01
1859 #define _IOCBP1 0x02
1860 #define _IOCBP2 0x04
1861 #define _IOCBP3 0x08
1862 #define _IOCBP4 0x10
1863 #define _IOCBP5 0x20
1864 #define _IOCBP6 0x40
1865 #define _IOCBP7 0x80
1867 //==============================================================================
1870 //==============================================================================
1873 extern __at(0x0395) __sfr IOCBN
;
1877 unsigned IOCBN0
: 1;
1878 unsigned IOCBN1
: 1;
1879 unsigned IOCBN2
: 1;
1880 unsigned IOCBN3
: 1;
1881 unsigned IOCBN4
: 1;
1882 unsigned IOCBN5
: 1;
1883 unsigned IOCBN6
: 1;
1884 unsigned IOCBN7
: 1;
1887 extern __at(0x0395) volatile __IOCBNbits_t IOCBNbits
;
1889 #define _IOCBN0 0x01
1890 #define _IOCBN1 0x02
1891 #define _IOCBN2 0x04
1892 #define _IOCBN3 0x08
1893 #define _IOCBN4 0x10
1894 #define _IOCBN5 0x20
1895 #define _IOCBN6 0x40
1896 #define _IOCBN7 0x80
1898 //==============================================================================
1901 //==============================================================================
1904 extern __at(0x0396) __sfr IOCBF
;
1908 unsigned IOCBF0
: 1;
1909 unsigned IOCBF1
: 1;
1910 unsigned IOCBF2
: 1;
1911 unsigned IOCBF3
: 1;
1912 unsigned IOCBF4
: 1;
1913 unsigned IOCBF5
: 1;
1914 unsigned IOCBF6
: 1;
1915 unsigned IOCBF7
: 1;
1918 extern __at(0x0396) volatile __IOCBFbits_t IOCBFbits
;
1920 #define _IOCBF0 0x01
1921 #define _IOCBF1 0x02
1922 #define _IOCBF2 0x04
1923 #define _IOCBF3 0x08
1924 #define _IOCBF4 0x10
1925 #define _IOCBF5 0x20
1926 #define _IOCBF6 0x40
1927 #define _IOCBF7 0x80
1929 //==============================================================================
1932 //==============================================================================
1935 extern __at(0x0791) __sfr LCDCON
;
1965 extern __at(0x0791) volatile __LCDCONbits_t LCDCONbits
;
1975 //==============================================================================
1978 //==============================================================================
1981 extern __at(0x0792) __sfr LCDPS
;
1993 unsigned BIASMD
: 1;
2004 extern __at(0x0792) volatile __LCDPSbits_t LCDPSbits
;
2012 #define _BIASMD 0x40
2015 //==============================================================================
2018 //==============================================================================
2021 extern __at(0x0793) __sfr LCDREF
;
2026 unsigned VLCD1PE
: 1;
2027 unsigned VLCD2PE
: 1;
2028 unsigned VLCD3PE
: 1;
2030 unsigned LCDIRI
: 1;
2032 unsigned LCDIRE
: 1;
2035 extern __at(0x0793) volatile __LCDREFbits_t LCDREFbits
;
2037 #define _VLCD1PE 0x02
2038 #define _VLCD2PE 0x04
2039 #define _VLCD3PE 0x08
2040 #define _LCDIRI 0x20
2041 #define _LCDIRE 0x80
2043 //==============================================================================
2046 //==============================================================================
2049 extern __at(0x0794) __sfr LCDCST
;
2055 unsigned LCDCST0
: 1;
2056 unsigned LCDCST1
: 1;
2057 unsigned LCDCST2
: 1;
2067 unsigned LCDCST
: 3;
2072 extern __at(0x0794) volatile __LCDCSTbits_t LCDCSTbits
;
2074 #define _LCDCST0 0x01
2075 #define _LCDCST1 0x02
2076 #define _LCDCST2 0x04
2078 //==============================================================================
2081 //==============================================================================
2084 extern __at(0x0795) __sfr LCDRL
;
2090 unsigned LRLAT0
: 1;
2091 unsigned LRLAT1
: 1;
2092 unsigned LRLAT2
: 1;
2094 unsigned LRLBP0
: 1;
2095 unsigned LRLBP1
: 1;
2096 unsigned LRLAP0
: 1;
2097 unsigned LRLAP1
: 1;
2120 extern __at(0x0795) volatile __LCDRLbits_t LCDRLbits
;
2122 #define _LRLAT0 0x01
2123 #define _LRLAT1 0x02
2124 #define _LRLAT2 0x04
2125 #define _LRLBP0 0x10
2126 #define _LRLBP1 0x20
2127 #define _LRLAP0 0x40
2128 #define _LRLAP1 0x80
2130 //==============================================================================
2133 //==============================================================================
2136 extern __at(0x0798) __sfr LCDSE0
;
2150 extern __at(0x0798) volatile __LCDSE0bits_t LCDSE0bits
;
2161 //==============================================================================
2164 //==============================================================================
2167 extern __at(0x0799) __sfr LCDSE1
;
2181 extern __at(0x0799) volatile __LCDSE1bits_t LCDSE1bits
;
2192 //==============================================================================
2195 //==============================================================================
2198 extern __at(0x079B) __sfr LCDSE3
;
2212 extern __at(0x079B) volatile __LCDSE3bits_t LCDSE3bits
;
2218 //==============================================================================
2221 //==============================================================================
2224 extern __at(0x07A0) __sfr LCDDATA0
;
2228 unsigned SEG0COM0
: 1;
2229 unsigned SEG1COM0
: 1;
2230 unsigned SEG2COM0
: 1;
2231 unsigned SEG3COM0
: 1;
2232 unsigned SEG4COM0
: 1;
2233 unsigned SEG5COM0
: 1;
2234 unsigned SEG6COM0
: 1;
2235 unsigned SEG7COM0
: 1;
2238 extern __at(0x07A0) volatile __LCDDATA0bits_t LCDDATA0bits
;
2240 #define _SEG0COM0 0x01
2241 #define _SEG1COM0 0x02
2242 #define _SEG2COM0 0x04
2243 #define _SEG3COM0 0x08
2244 #define _SEG4COM0 0x10
2245 #define _SEG5COM0 0x20
2246 #define _SEG6COM0 0x40
2247 #define _SEG7COM0 0x80
2249 //==============================================================================
2252 //==============================================================================
2255 extern __at(0x07A1) __sfr LCDDATA1
;
2259 unsigned SEG8COM0
: 1;
2260 unsigned SEG9COM0
: 1;
2261 unsigned SEG10COM0
: 1;
2262 unsigned SEG11COM0
: 1;
2263 unsigned SEG12COM0
: 1;
2264 unsigned SEG13COM0
: 1;
2265 unsigned SEG14COM0
: 1;
2266 unsigned SEG15COM0
: 1;
2269 extern __at(0x07A1) volatile __LCDDATA1bits_t LCDDATA1bits
;
2271 #define _SEG8COM0 0x01
2272 #define _SEG9COM0 0x02
2273 #define _SEG10COM0 0x04
2274 #define _SEG11COM0 0x08
2275 #define _SEG12COM0 0x10
2276 #define _SEG13COM0 0x20
2277 #define _SEG14COM0 0x40
2278 #define _SEG15COM0 0x80
2280 //==============================================================================
2283 //==============================================================================
2286 extern __at(0x07A3) __sfr LCDDATA3
;
2290 unsigned SEG0COM1
: 1;
2291 unsigned SEG1COM1
: 1;
2292 unsigned SEG2COM1
: 1;
2293 unsigned SEG3COM1
: 1;
2294 unsigned SEG4COM1
: 1;
2295 unsigned SEG5COM1
: 1;
2296 unsigned SEG6COM1
: 1;
2297 unsigned SEG7COM1
: 1;
2300 extern __at(0x07A3) volatile __LCDDATA3bits_t LCDDATA3bits
;
2302 #define _SEG0COM1 0x01
2303 #define _SEG1COM1 0x02
2304 #define _SEG2COM1 0x04
2305 #define _SEG3COM1 0x08
2306 #define _SEG4COM1 0x10
2307 #define _SEG5COM1 0x20
2308 #define _SEG6COM1 0x40
2309 #define _SEG7COM1 0x80
2311 //==============================================================================
2314 //==============================================================================
2317 extern __at(0x07A4) __sfr LCDDATA4
;
2321 unsigned SEG8COM1
: 1;
2322 unsigned SEG9COM1
: 1;
2323 unsigned SEG10COM1
: 1;
2324 unsigned SEG11COM1
: 1;
2325 unsigned SEG12COM1
: 1;
2326 unsigned SEG13COM1
: 1;
2327 unsigned SEG14COM1
: 1;
2328 unsigned SEG15COM1
: 1;
2331 extern __at(0x07A4) volatile __LCDDATA4bits_t LCDDATA4bits
;
2333 #define _SEG8COM1 0x01
2334 #define _SEG9COM1 0x02
2335 #define _SEG10COM1 0x04
2336 #define _SEG11COM1 0x08
2337 #define _SEG12COM1 0x10
2338 #define _SEG13COM1 0x20
2339 #define _SEG14COM1 0x40
2340 #define _SEG15COM1 0x80
2342 //==============================================================================
2345 //==============================================================================
2348 extern __at(0x07A6) __sfr LCDDATA6
;
2352 unsigned SEG0COM2
: 1;
2353 unsigned SEG1COM2
: 1;
2354 unsigned SEG2COM2
: 1;
2355 unsigned SEG3COM2
: 1;
2356 unsigned SEG4COM2
: 1;
2357 unsigned SEG5COM2
: 1;
2358 unsigned SEG6COM2
: 1;
2359 unsigned SEG7COM2
: 1;
2362 extern __at(0x07A6) volatile __LCDDATA6bits_t LCDDATA6bits
;
2364 #define _SEG0COM2 0x01
2365 #define _SEG1COM2 0x02
2366 #define _SEG2COM2 0x04
2367 #define _SEG3COM2 0x08
2368 #define _SEG4COM2 0x10
2369 #define _SEG5COM2 0x20
2370 #define _SEG6COM2 0x40
2371 #define _SEG7COM2 0x80
2373 //==============================================================================
2376 //==============================================================================
2379 extern __at(0x07A7) __sfr LCDDATA7
;
2383 unsigned SEG8COM2
: 1;
2384 unsigned SEG9COM2
: 1;
2385 unsigned SEG10COM2
: 1;
2386 unsigned SEG11COM2
: 1;
2387 unsigned SEG12COM2
: 1;
2388 unsigned SEG13COM2
: 1;
2389 unsigned SEG14COM2
: 1;
2390 unsigned SEG15COM2
: 1;
2393 extern __at(0x07A7) volatile __LCDDATA7bits_t LCDDATA7bits
;
2395 #define _SEG8COM2 0x01
2396 #define _SEG9COM2 0x02
2397 #define _SEG10COM2 0x04
2398 #define _SEG11COM2 0x08
2399 #define _SEG12COM2 0x10
2400 #define _SEG13COM2 0x20
2401 #define _SEG14COM2 0x40
2402 #define _SEG15COM2 0x80
2404 //==============================================================================
2407 //==============================================================================
2410 extern __at(0x07A9) __sfr LCDDATA9
;
2414 unsigned SEG0COM3
: 1;
2415 unsigned SEG1COM3
: 1;
2416 unsigned SEG2COM3
: 1;
2417 unsigned SEG3COM3
: 1;
2418 unsigned SEG4COM3
: 1;
2419 unsigned SEG5COM3
: 1;
2420 unsigned SEG6COM3
: 1;
2421 unsigned SEG7COM3
: 1;
2424 extern __at(0x07A9) volatile __LCDDATA9bits_t LCDDATA9bits
;
2426 #define _SEG0COM3 0x01
2427 #define _SEG1COM3 0x02
2428 #define _SEG2COM3 0x04
2429 #define _SEG3COM3 0x08
2430 #define _SEG4COM3 0x10
2431 #define _SEG5COM3 0x20
2432 #define _SEG6COM3 0x40
2433 #define _SEG7COM3 0x80
2435 //==============================================================================
2438 //==============================================================================
2441 extern __at(0x07AA) __sfr LCDDATA10
;
2445 unsigned SEG8COM3
: 1;
2446 unsigned SEG9COM3
: 1;
2447 unsigned SEG10COM3
: 1;
2448 unsigned SEG11COM3
: 1;
2449 unsigned SEG12COM3
: 1;
2450 unsigned SEG13COM3
: 1;
2451 unsigned SEG14COM3
: 1;
2452 unsigned SEG15COM3
: 1;
2453 } __LCDDATA10bits_t
;
2455 extern __at(0x07AA) volatile __LCDDATA10bits_t LCDDATA10bits
;
2457 #define _SEG8COM3 0x01
2458 #define _SEG9COM3 0x02
2459 #define _SEG10COM3 0x04
2460 #define _SEG11COM3 0x08
2461 #define _SEG12COM3 0x10
2462 #define _SEG13COM3 0x20
2463 #define _SEG14COM3 0x40
2464 #define _SEG15COM3 0x80
2466 //==============================================================================
2469 //==============================================================================
2472 extern __at(0x07AC) __sfr LCDDATA12
;
2476 unsigned SEG24COM0
: 1;
2477 unsigned SEG25COM0
: 1;
2478 unsigned SEG26COM0
: 1;
2484 } __LCDDATA12bits_t
;
2486 extern __at(0x07AC) volatile __LCDDATA12bits_t LCDDATA12bits
;
2488 #define _SEG24COM0 0x01
2489 #define _SEG25COM0 0x02
2490 #define _SEG26COM0 0x04
2492 //==============================================================================
2495 //==============================================================================
2498 extern __at(0x07AF) __sfr LCDDATA15
;
2502 unsigned SEG24COM1
: 1;
2503 unsigned SEG25COM1
: 1;
2504 unsigned SEG26COM1
: 1;
2510 } __LCDDATA15bits_t
;
2512 extern __at(0x07AF) volatile __LCDDATA15bits_t LCDDATA15bits
;
2514 #define _SEG24COM1 0x01
2515 #define _SEG25COM1 0x02
2516 #define _SEG26COM1 0x04
2518 //==============================================================================
2521 //==============================================================================
2524 extern __at(0x07B2) __sfr LCDDATA18
;
2528 unsigned SEG24COM2
: 1;
2529 unsigned SEG25COM2
: 1;
2530 unsigned SEG26COM2
: 1;
2536 } __LCDDATA18bits_t
;
2538 extern __at(0x07B2) volatile __LCDDATA18bits_t LCDDATA18bits
;
2540 #define _SEG24COM2 0x01
2541 #define _SEG25COM2 0x02
2542 #define _SEG26COM2 0x04
2544 //==============================================================================
2547 //==============================================================================
2550 extern __at(0x07B5) __sfr LCDDATA21
;
2554 unsigned SEG24COM3
: 1;
2555 unsigned SEG25COM3
: 1;
2556 unsigned SEG26COM3
: 1;
2562 } __LCDDATA21bits_t
;
2564 extern __at(0x07B5) volatile __LCDDATA21bits_t LCDDATA21bits
;
2566 #define _SEG24COM3 0x01
2567 #define _SEG25COM3 0x02
2568 #define _SEG26COM3 0x04
2570 //==============================================================================
2573 //==============================================================================
2576 extern __at(0x0FE4) __sfr STATUS_SHAD
;
2580 unsigned C_SHAD
: 1;
2581 unsigned DC_SHAD
: 1;
2582 unsigned Z_SHAD
: 1;
2588 } __STATUS_SHADbits_t
;
2590 extern __at(0x0FE4) volatile __STATUS_SHADbits_t STATUS_SHADbits
;
2592 #define _C_SHAD 0x01
2593 #define _DC_SHAD 0x02
2594 #define _Z_SHAD 0x04
2596 //==============================================================================
2598 extern __at(0x0FE5) __sfr WREG_SHAD
;
2599 extern __at(0x0FE6) __sfr BSR_SHAD
;
2600 extern __at(0x0FE7) __sfr PCLATH_SHAD
;
2601 extern __at(0x0FE8) __sfr FSR0L_SHAD
;
2602 extern __at(0x0FE9) __sfr FSR0H_SHAD
;
2603 extern __at(0x0FEA) __sfr FSR1L_SHAD
;
2604 extern __at(0x0FEB) __sfr FSR1H_SHAD
;
2605 extern __at(0x0FED) __sfr STKPTR
;
2606 extern __at(0x0FEE) __sfr TOSL
;
2607 extern __at(0x0FEF) __sfr TOSH
;
2609 //==============================================================================
2611 // Configuration Bits
2613 //==============================================================================
2615 #define _CONFIG1 0x8007
2616 #define _CONFIG2 0x8008
2618 //----------------------------- CONFIG1 Options -------------------------------
2620 #define _FOSC_INTOSC 0x3FFC // INTOSC oscillator: I/O function on CLKIN pin.
2621 #define _FOSC_ECL 0x3FFD // ECL, External Clock, Low Power Mode (0-0.5 MHz): device clock supplied to CLKIN pin.
2622 #define _FOSC_ECM 0x3FFE // ECM, External Clock, Medium Power Mode (0.5-4 MHz): device clock supplied to CLKIN pin.
2623 #define _FOSC_ECH 0x3FFF // ECH, External Clock, High Power Mode (4-32 MHz): device clock supplied to CLKIN pin.
2624 #define _WDTE_OFF 0x3FE7 // WDT disabled.
2625 #define _WDTE_SWDTEN 0x3FEF // WDT controlled by the SWDTEN bit in the WDTCON register.
2626 #define _WDTE_NSLEEP 0x3FF7 // WDT enabled while running and disabled in Sleep.
2627 #define _WDTE_ON 0x3FFF // WDT enabled.
2628 #define _PWRTE_ON 0x3FDF // PWRT enabled.
2629 #define _PWRTE_OFF 0x3FFF // PWRT disabled.
2630 #define _MCLRE_OFF 0x3FBF // MCLR/VPP pin function is digital input.
2631 #define _MCLRE_ON 0x3FFF // MCLR/VPP pin function is MCLR.
2632 #define _CP_ON 0x3F7F // Program memory code protection is enabled.
2633 #define _CP_OFF 0x3FFF // Program memory code protection is disabled.
2634 #define _BOREN_OFF 0x39FF // Brown-out Reset disabled.
2635 #define _BOREN_SBODEN 0x3BFF // Brown-out Reset controlled by the SBOREN bit in the BORCON register.
2636 #define _BOREN_NSLEEP 0x3DFF // Brown-out Reset enabled while running and disabled in Sleep.
2637 #define _BOREN_ON 0x3FFF // Brown-out Reset enabled.
2638 #define _CLKOUTEN_ON 0x37FF // CLKOUT function is enabled on the CLKOUT pin.
2639 #define _CLKOUTEN_OFF 0x3FFF // CLKOUT function is disabled. I/O or oscillator function on the CLKOUT pin.
2641 //----------------------------- CONFIG2 Options -------------------------------
2643 #define _WRT_ALL 0x3FFC // 000h to 7FFh write protected, no addresses may be modified by PMCON control.
2644 #define _WRT_HALF 0x3FFD // 000h to 3FFh write protected, 400h to 7FFh may be modified by PMCON control.
2645 #define _WRT_BOOT 0x3FFE // 000h to 1FFh write protected, 200h to 7FFh may be modified by PMCON control.
2646 #define _WRT_OFF 0x3FFF // Write protection off.
2647 #define _STVREN_OFF 0x3DFF // Stack Overflow or Underflow will not cause a Reset.
2648 #define _STVREN_ON 0x3FFF // Stack Overflow or Underflow will cause a Reset.
2649 #define _BORV_HI 0x3BFF // Brown-out Reset Voltage (Vbor), high trip point selected.
2650 #define _BORV_LO 0x3FFF // Brown-out Reset Voltage (Vbor), low trip point selected.
2651 #define _BORV_19 0x3FFF // Brown-out Reset Voltage (Vbor), low trip point selected.
2652 #define _LPBOR_ON 0x37FF // Low-Power BOR is enabled.
2653 #define _LPBOR_OFF 0x3FFF // Low-Power BOR is disabled.
2654 #define _DEBUG_ON 0x2FFF // In-Circuit Debugger enabled, ICSPCLK and ICSPDAT are dedicated to the debugger.
2655 #define _DEBUG_OFF 0x3FFF // In-Circuit Debugger disabled, ICSPCLK and ICSPDAT are general purpose I/O pins.
2656 #define _LVP_OFF 0x1FFF // High-voltage on MCLR/VPP must be used for programming.
2657 #define _LVP_ON 0x3FFF // Low-voltage programming enabled.
2659 //==============================================================================
2661 #define _DEVID1 0x8006
2663 #define _IDLOC0 0x8000
2664 #define _IDLOC1 0x8001
2665 #define _IDLOC2 0x8002
2666 #define _IDLOC3 0x8003
2668 //==============================================================================
2670 #ifndef NO_BIT_DEFINES
2672 #define ADON ADCON0bits.ADON // bit 0
2673 #define GO_NOT_DONE ADCON0bits.GO_NOT_DONE // bit 1, shadows bit in ADCON0bits
2674 #define ADGO ADCON0bits.ADGO // bit 1, shadows bit in ADCON0bits
2675 #define GO ADCON0bits.GO // bit 1, shadows bit in ADCON0bits
2676 #define NOT_DONE ADCON0bits.NOT_DONE // bit 1, shadows bit in ADCON0bits
2677 #define CHS0 ADCON0bits.CHS0 // bit 2
2678 #define CHS1 ADCON0bits.CHS1 // bit 3
2679 #define CHS2 ADCON0bits.CHS2 // bit 4
2680 #define CHS3 ADCON0bits.CHS3 // bit 5
2681 #define CHS4 ADCON0bits.CHS4 // bit 6
2683 #define ADPREF0 ADCON1bits.ADPREF0 // bit 0
2684 #define ADPREF1 ADCON1bits.ADPREF1 // bit 1
2685 #define ADCS0 ADCON1bits.ADCS0 // bit 4
2686 #define ADCS1 ADCON1bits.ADCS1 // bit 5
2687 #define ADCS2 ADCON1bits.ADCS2 // bit 6
2688 #define ADFM ADCON1bits.ADFM // bit 7
2690 #define ANSA0 ANSELAbits.ANSA0 // bit 0
2691 #define ANSA1 ANSELAbits.ANSA1 // bit 1
2692 #define ANSA2 ANSELAbits.ANSA2 // bit 2
2693 #define ANSA3 ANSELAbits.ANSA3 // bit 3
2694 #define ANSA5 ANSELAbits.ANSA5 // bit 5
2696 #define ANSB0 ANSELBbits.ANSB0 // bit 0
2697 #define ANSB1 ANSELBbits.ANSB1 // bit 1
2698 #define ANSB2 ANSELBbits.ANSB2 // bit 2
2699 #define ANSB3 ANSELBbits.ANSB3 // bit 3
2700 #define ANSB4 ANSELBbits.ANSB4 // bit 4
2701 #define ANSB5 ANSELBbits.ANSB5 // bit 5
2703 #define ABDEN BAUD1CONbits.ABDEN // bit 0
2704 #define WUE BAUD1CONbits.WUE // bit 1
2705 #define BRG16 BAUD1CONbits.BRG16 // bit 3
2706 #define SCKP BAUD1CONbits.SCKP // bit 4
2707 #define RCIDL BAUD1CONbits.RCIDL // bit 6
2708 #define ABDOVF BAUD1CONbits.ABDOVF // bit 7
2710 #define BORRDY BORCONbits.BORRDY // bit 0
2711 #define BORFS BORCONbits.BORFS // bit 6
2712 #define SBOREN BORCONbits.SBOREN // bit 7
2714 #define BSR0 BSRbits.BSR0 // bit 0
2715 #define BSR1 BSRbits.BSR1 // bit 1
2716 #define BSR2 BSRbits.BSR2 // bit 2
2717 #define BSR3 BSRbits.BSR3 // bit 3
2718 #define BSR4 BSRbits.BSR4 // bit 4
2720 #define ADFVR0 FVRCONbits.ADFVR0 // bit 0
2721 #define ADFVR1 FVRCONbits.ADFVR1 // bit 1
2722 #define TSRNG FVRCONbits.TSRNG // bit 4
2723 #define TSEN FVRCONbits.TSEN // bit 5
2724 #define FVRRDY FVRCONbits.FVRRDY // bit 6
2725 #define FVREN FVRCONbits.FVREN // bit 7
2727 #define IOCIF INTCONbits.IOCIF // bit 0
2728 #define INTF INTCONbits.INTF // bit 1
2729 #define TMR0IF INTCONbits.TMR0IF // bit 2, shadows bit in INTCONbits
2730 #define T0IF INTCONbits.T0IF // bit 2, shadows bit in INTCONbits
2731 #define IOCIE INTCONbits.IOCIE // bit 3
2732 #define INTE INTCONbits.INTE // bit 4
2733 #define TMR0IE INTCONbits.TMR0IE // bit 5, shadows bit in INTCONbits
2734 #define T0IE INTCONbits.T0IE // bit 5, shadows bit in INTCONbits
2735 #define PEIE INTCONbits.PEIE // bit 6
2736 #define GIE INTCONbits.GIE // bit 7
2738 #define IOCBF0 IOCBFbits.IOCBF0 // bit 0
2739 #define IOCBF1 IOCBFbits.IOCBF1 // bit 1
2740 #define IOCBF2 IOCBFbits.IOCBF2 // bit 2
2741 #define IOCBF3 IOCBFbits.IOCBF3 // bit 3
2742 #define IOCBF4 IOCBFbits.IOCBF4 // bit 4
2743 #define IOCBF5 IOCBFbits.IOCBF5 // bit 5
2744 #define IOCBF6 IOCBFbits.IOCBF6 // bit 6
2745 #define IOCBF7 IOCBFbits.IOCBF7 // bit 7
2747 #define IOCBN0 IOCBNbits.IOCBN0 // bit 0
2748 #define IOCBN1 IOCBNbits.IOCBN1 // bit 1
2749 #define IOCBN2 IOCBNbits.IOCBN2 // bit 2
2750 #define IOCBN3 IOCBNbits.IOCBN3 // bit 3
2751 #define IOCBN4 IOCBNbits.IOCBN4 // bit 4
2752 #define IOCBN5 IOCBNbits.IOCBN5 // bit 5
2753 #define IOCBN6 IOCBNbits.IOCBN6 // bit 6
2754 #define IOCBN7 IOCBNbits.IOCBN7 // bit 7
2756 #define IOCBP0 IOCBPbits.IOCBP0 // bit 0
2757 #define IOCBP1 IOCBPbits.IOCBP1 // bit 1
2758 #define IOCBP2 IOCBPbits.IOCBP2 // bit 2
2759 #define IOCBP3 IOCBPbits.IOCBP3 // bit 3
2760 #define IOCBP4 IOCBPbits.IOCBP4 // bit 4
2761 #define IOCBP5 IOCBPbits.IOCBP5 // bit 5
2762 #define IOCBP6 IOCBPbits.IOCBP6 // bit 6
2763 #define IOCBP7 IOCBPbits.IOCBP7 // bit 7
2765 #define LATA0 LATAbits.LATA0 // bit 0
2766 #define LATA1 LATAbits.LATA1 // bit 1
2767 #define LATA2 LATAbits.LATA2 // bit 2
2768 #define LATA3 LATAbits.LATA3 // bit 3
2769 #define LATA4 LATAbits.LATA4 // bit 4
2770 #define LATA5 LATAbits.LATA5 // bit 5
2771 #define LATA6 LATAbits.LATA6 // bit 6
2772 #define LATA7 LATAbits.LATA7 // bit 7
2774 #define LATB0 LATBbits.LATB0 // bit 0
2775 #define LATB1 LATBbits.LATB1 // bit 1
2776 #define LATB2 LATBbits.LATB2 // bit 2
2777 #define LATB3 LATBbits.LATB3 // bit 3
2778 #define LATB4 LATBbits.LATB4 // bit 4
2779 #define LATB5 LATBbits.LATB5 // bit 5
2780 #define LATB6 LATBbits.LATB6 // bit 6
2781 #define LATB7 LATBbits.LATB7 // bit 7
2783 #define LATC0 LATCbits.LATC0 // bit 0
2784 #define LATC1 LATCbits.LATC1 // bit 1
2785 #define LATC2 LATCbits.LATC2 // bit 2
2786 #define LATC3 LATCbits.LATC3 // bit 3
2787 #define LATC4 LATCbits.LATC4 // bit 4
2788 #define LATC5 LATCbits.LATC5 // bit 5
2789 #define LATC6 LATCbits.LATC6 // bit 6
2790 #define LATC7 LATCbits.LATC7 // bit 7
2792 #define LMUX0 LCDCONbits.LMUX0 // bit 0
2793 #define LMUX1 LCDCONbits.LMUX1 // bit 1
2794 #define CS0 LCDCONbits.CS0 // bit 2
2795 #define CS1 LCDCONbits.CS1 // bit 3
2796 #define WERR LCDCONbits.WERR // bit 5
2797 #define SLPEN LCDCONbits.SLPEN // bit 6
2798 #define LCDEN LCDCONbits.LCDEN // bit 7
2800 #define LCDCST0 LCDCSTbits.LCDCST0 // bit 0
2801 #define LCDCST1 LCDCSTbits.LCDCST1 // bit 1
2802 #define LCDCST2 LCDCSTbits.LCDCST2 // bit 2
2804 #define SEG0COM0 LCDDATA0bits.SEG0COM0 // bit 0
2805 #define SEG1COM0 LCDDATA0bits.SEG1COM0 // bit 1
2806 #define SEG2COM0 LCDDATA0bits.SEG2COM0 // bit 2
2807 #define SEG3COM0 LCDDATA0bits.SEG3COM0 // bit 3
2808 #define SEG4COM0 LCDDATA0bits.SEG4COM0 // bit 4
2809 #define SEG5COM0 LCDDATA0bits.SEG5COM0 // bit 5
2810 #define SEG6COM0 LCDDATA0bits.SEG6COM0 // bit 6
2811 #define SEG7COM0 LCDDATA0bits.SEG7COM0 // bit 7
2813 #define SEG8COM0 LCDDATA1bits.SEG8COM0 // bit 0
2814 #define SEG9COM0 LCDDATA1bits.SEG9COM0 // bit 1
2815 #define SEG10COM0 LCDDATA1bits.SEG10COM0 // bit 2
2816 #define SEG11COM0 LCDDATA1bits.SEG11COM0 // bit 3
2817 #define SEG12COM0 LCDDATA1bits.SEG12COM0 // bit 4
2818 #define SEG13COM0 LCDDATA1bits.SEG13COM0 // bit 5
2819 #define SEG14COM0 LCDDATA1bits.SEG14COM0 // bit 6
2820 #define SEG15COM0 LCDDATA1bits.SEG15COM0 // bit 7
2822 #define SEG0COM1 LCDDATA3bits.SEG0COM1 // bit 0
2823 #define SEG1COM1 LCDDATA3bits.SEG1COM1 // bit 1
2824 #define SEG2COM1 LCDDATA3bits.SEG2COM1 // bit 2
2825 #define SEG3COM1 LCDDATA3bits.SEG3COM1 // bit 3
2826 #define SEG4COM1 LCDDATA3bits.SEG4COM1 // bit 4
2827 #define SEG5COM1 LCDDATA3bits.SEG5COM1 // bit 5
2828 #define SEG6COM1 LCDDATA3bits.SEG6COM1 // bit 6
2829 #define SEG7COM1 LCDDATA3bits.SEG7COM1 // bit 7
2831 #define SEG8COM1 LCDDATA4bits.SEG8COM1 // bit 0
2832 #define SEG9COM1 LCDDATA4bits.SEG9COM1 // bit 1
2833 #define SEG10COM1 LCDDATA4bits.SEG10COM1 // bit 2
2834 #define SEG11COM1 LCDDATA4bits.SEG11COM1 // bit 3
2835 #define SEG12COM1 LCDDATA4bits.SEG12COM1 // bit 4
2836 #define SEG13COM1 LCDDATA4bits.SEG13COM1 // bit 5
2837 #define SEG14COM1 LCDDATA4bits.SEG14COM1 // bit 6
2838 #define SEG15COM1 LCDDATA4bits.SEG15COM1 // bit 7
2840 #define SEG0COM2 LCDDATA6bits.SEG0COM2 // bit 0
2841 #define SEG1COM2 LCDDATA6bits.SEG1COM2 // bit 1
2842 #define SEG2COM2 LCDDATA6bits.SEG2COM2 // bit 2
2843 #define SEG3COM2 LCDDATA6bits.SEG3COM2 // bit 3
2844 #define SEG4COM2 LCDDATA6bits.SEG4COM2 // bit 4
2845 #define SEG5COM2 LCDDATA6bits.SEG5COM2 // bit 5
2846 #define SEG6COM2 LCDDATA6bits.SEG6COM2 // bit 6
2847 #define SEG7COM2 LCDDATA6bits.SEG7COM2 // bit 7
2849 #define SEG8COM2 LCDDATA7bits.SEG8COM2 // bit 0
2850 #define SEG9COM2 LCDDATA7bits.SEG9COM2 // bit 1
2851 #define SEG10COM2 LCDDATA7bits.SEG10COM2 // bit 2
2852 #define SEG11COM2 LCDDATA7bits.SEG11COM2 // bit 3
2853 #define SEG12COM2 LCDDATA7bits.SEG12COM2 // bit 4
2854 #define SEG13COM2 LCDDATA7bits.SEG13COM2 // bit 5
2855 #define SEG14COM2 LCDDATA7bits.SEG14COM2 // bit 6
2856 #define SEG15COM2 LCDDATA7bits.SEG15COM2 // bit 7
2858 #define SEG0COM3 LCDDATA9bits.SEG0COM3 // bit 0
2859 #define SEG1COM3 LCDDATA9bits.SEG1COM3 // bit 1
2860 #define SEG2COM3 LCDDATA9bits.SEG2COM3 // bit 2
2861 #define SEG3COM3 LCDDATA9bits.SEG3COM3 // bit 3
2862 #define SEG4COM3 LCDDATA9bits.SEG4COM3 // bit 4
2863 #define SEG5COM3 LCDDATA9bits.SEG5COM3 // bit 5
2864 #define SEG6COM3 LCDDATA9bits.SEG6COM3 // bit 6
2865 #define SEG7COM3 LCDDATA9bits.SEG7COM3 // bit 7
2867 #define SEG8COM3 LCDDATA10bits.SEG8COM3 // bit 0
2868 #define SEG9COM3 LCDDATA10bits.SEG9COM3 // bit 1
2869 #define SEG10COM3 LCDDATA10bits.SEG10COM3 // bit 2
2870 #define SEG11COM3 LCDDATA10bits.SEG11COM3 // bit 3
2871 #define SEG12COM3 LCDDATA10bits.SEG12COM3 // bit 4
2872 #define SEG13COM3 LCDDATA10bits.SEG13COM3 // bit 5
2873 #define SEG14COM3 LCDDATA10bits.SEG14COM3 // bit 6
2874 #define SEG15COM3 LCDDATA10bits.SEG15COM3 // bit 7
2876 #define SEG24COM0 LCDDATA12bits.SEG24COM0 // bit 0
2877 #define SEG25COM0 LCDDATA12bits.SEG25COM0 // bit 1
2878 #define SEG26COM0 LCDDATA12bits.SEG26COM0 // bit 2
2880 #define SEG24COM1 LCDDATA15bits.SEG24COM1 // bit 0
2881 #define SEG25COM1 LCDDATA15bits.SEG25COM1 // bit 1
2882 #define SEG26COM1 LCDDATA15bits.SEG26COM1 // bit 2
2884 #define SEG24COM2 LCDDATA18bits.SEG24COM2 // bit 0
2885 #define SEG25COM2 LCDDATA18bits.SEG25COM2 // bit 1
2886 #define SEG26COM2 LCDDATA18bits.SEG26COM2 // bit 2
2888 #define SEG24COM3 LCDDATA21bits.SEG24COM3 // bit 0
2889 #define SEG25COM3 LCDDATA21bits.SEG25COM3 // bit 1
2890 #define SEG26COM3 LCDDATA21bits.SEG26COM3 // bit 2
2892 #define LP0 LCDPSbits.LP0 // bit 0
2893 #define LP1 LCDPSbits.LP1 // bit 1
2894 #define LP2 LCDPSbits.LP2 // bit 2
2895 #define LP3 LCDPSbits.LP3 // bit 3
2896 #define WA LCDPSbits.WA // bit 4
2897 #define LCDA LCDPSbits.LCDA // bit 5
2898 #define BIASMD LCDPSbits.BIASMD // bit 6
2899 #define WFT LCDPSbits.WFT // bit 7
2901 #define VLCD1PE LCDREFbits.VLCD1PE // bit 1
2902 #define VLCD2PE LCDREFbits.VLCD2PE // bit 2
2903 #define VLCD3PE LCDREFbits.VLCD3PE // bit 3
2904 #define LCDIRI LCDREFbits.LCDIRI // bit 5
2905 #define LCDIRE LCDREFbits.LCDIRE // bit 7
2907 #define LRLAT0 LCDRLbits.LRLAT0 // bit 0
2908 #define LRLAT1 LCDRLbits.LRLAT1 // bit 1
2909 #define LRLAT2 LCDRLbits.LRLAT2 // bit 2
2910 #define LRLBP0 LCDRLbits.LRLBP0 // bit 4
2911 #define LRLBP1 LCDRLbits.LRLBP1 // bit 5
2912 #define LRLAP0 LCDRLbits.LRLAP0 // bit 6
2913 #define LRLAP1 LCDRLbits.LRLAP1 // bit 7
2915 #define SE0 LCDSE0bits.SE0 // bit 0
2916 #define SE1 LCDSE0bits.SE1 // bit 1
2917 #define SE2 LCDSE0bits.SE2 // bit 2
2918 #define SE3 LCDSE0bits.SE3 // bit 3
2919 #define SE4 LCDSE0bits.SE4 // bit 4
2920 #define SE5 LCDSE0bits.SE5 // bit 5
2921 #define SE6 LCDSE0bits.SE6 // bit 6
2922 #define SE7 LCDSE0bits.SE7 // bit 7
2924 #define SE8 LCDSE1bits.SE8 // bit 0
2925 #define SE9 LCDSE1bits.SE9 // bit 1
2926 #define SE10 LCDSE1bits.SE10 // bit 2
2927 #define SE11 LCDSE1bits.SE11 // bit 3
2928 #define SE12 LCDSE1bits.SE12 // bit 4
2929 #define SE13 LCDSE1bits.SE13 // bit 5
2930 #define SE14 LCDSE1bits.SE14 // bit 6
2931 #define SE15 LCDSE1bits.SE15 // bit 7
2933 #define SE24 LCDSE3bits.SE24 // bit 0
2934 #define SE25 LCDSE3bits.SE25 // bit 1
2935 #define SE26 LCDSE3bits.SE26 // bit 2
2937 #define PS0 OPTION_REGbits.PS0 // bit 0
2938 #define PS1 OPTION_REGbits.PS1 // bit 1
2939 #define PS2 OPTION_REGbits.PS2 // bit 2
2940 #define PSA OPTION_REGbits.PSA // bit 3
2941 #define TMR0SE OPTION_REGbits.TMR0SE // bit 4, shadows bit in OPTION_REGbits
2942 #define T0SE OPTION_REGbits.T0SE // bit 4, shadows bit in OPTION_REGbits
2943 #define TMR0CS OPTION_REGbits.TMR0CS // bit 5, shadows bit in OPTION_REGbits
2944 #define T0CS OPTION_REGbits.T0CS // bit 5, shadows bit in OPTION_REGbits
2945 #define INTEDG OPTION_REGbits.INTEDG // bit 6
2946 #define NOT_WPUEN OPTION_REGbits.NOT_WPUEN // bit 7
2948 #define SCS0 OSCCONbits.SCS0 // bit 0
2949 #define SCS1 OSCCONbits.SCS1 // bit 1
2950 #define IRCF0 OSCCONbits.IRCF0 // bit 3
2951 #define IRCF1 OSCCONbits.IRCF1 // bit 4
2952 #define IRCF2 OSCCONbits.IRCF2 // bit 5
2953 #define IRCF3 OSCCONbits.IRCF3 // bit 6
2955 #define HFIOFS OSCSTATbits.HFIOFS // bit 0
2956 #define LFIOFR OSCSTATbits.LFIOFR // bit 1
2957 #define HFIOFR OSCSTATbits.HFIOFR // bit 4
2958 #define OSTS OSCSTATbits.OSTS // bit 5
2959 #define T1OSCR OSCSTATbits.T1OSCR // bit 7
2961 #define NOT_BOR PCONbits.NOT_BOR // bit 0
2962 #define NOT_POR PCONbits.NOT_POR // bit 1
2963 #define NOT_RI PCONbits.NOT_RI // bit 2
2964 #define NOT_RMCLR PCONbits.NOT_RMCLR // bit 3
2965 #define NOT_RWDT PCONbits.NOT_RWDT // bit 4
2966 #define STKUNF PCONbits.STKUNF // bit 6
2967 #define STKOVF PCONbits.STKOVF // bit 7
2969 #define TMR1IE PIE1bits.TMR1IE // bit 0
2970 #define TXIE PIE1bits.TXIE // bit 4
2971 #define RCIE PIE1bits.RCIE // bit 5
2972 #define ADIE PIE1bits.ADIE // bit 6
2973 #define TMR1GIE PIE1bits.TMR1GIE // bit 7
2975 #define LCDIE PIE2bits.LCDIE // bit 2
2977 #define TMR1IF PIR1bits.TMR1IF // bit 0
2978 #define TXIF PIR1bits.TXIF // bit 4
2979 #define RCIF PIR1bits.RCIF // bit 5
2980 #define ADIF PIR1bits.ADIF // bit 6
2981 #define TMR1GIF PIR1bits.TMR1GIF // bit 7
2983 #define LCDIF PIR2bits.LCDIF // bit 2
2985 #define RD PMCON1bits.RD // bit 0
2986 #define WR PMCON1bits.WR // bit 1
2987 #define WREN PMCON1bits.WREN // bit 2
2988 #define WRERR PMCON1bits.WRERR // bit 3
2989 #define FREE PMCON1bits.FREE // bit 4
2990 #define LWLO PMCON1bits.LWLO // bit 5
2991 #define CFGS PMCON1bits.CFGS // bit 6
2993 #define RA0 PORTAbits.RA0 // bit 0
2994 #define RA1 PORTAbits.RA1 // bit 1
2995 #define RA2 PORTAbits.RA2 // bit 2
2996 #define RA3 PORTAbits.RA3 // bit 3
2997 #define RA4 PORTAbits.RA4 // bit 4
2998 #define RA5 PORTAbits.RA5 // bit 5
2999 #define RA6 PORTAbits.RA6 // bit 6
3000 #define RA7 PORTAbits.RA7 // bit 7
3002 #define RB0 PORTBbits.RB0 // bit 0
3003 #define RB1 PORTBbits.RB1 // bit 1
3004 #define RB2 PORTBbits.RB2 // bit 2
3005 #define RB3 PORTBbits.RB3 // bit 3
3006 #define RB4 PORTBbits.RB4 // bit 4
3007 #define RB5 PORTBbits.RB5 // bit 5
3008 #define RB6 PORTBbits.RB6 // bit 6
3009 #define RB7 PORTBbits.RB7 // bit 7
3011 #define RC0 PORTCbits.RC0 // bit 0
3012 #define RC1 PORTCbits.RC1 // bit 1
3013 #define RC2 PORTCbits.RC2 // bit 2
3014 #define RC3 PORTCbits.RC3 // bit 3
3015 #define RC4 PORTCbits.RC4 // bit 4
3016 #define RC5 PORTCbits.RC5 // bit 5
3017 #define RC6 PORTCbits.RC6 // bit 6
3018 #define RC7 PORTCbits.RC7 // bit 7
3020 #define RE3 PORTEbits.RE3 // bit 3
3022 #define RX9D RC1STAbits.RX9D // bit 0
3023 #define OERR RC1STAbits.OERR // bit 1
3024 #define FERR RC1STAbits.FERR // bit 2
3025 #define ADDEN RC1STAbits.ADDEN // bit 3
3026 #define CREN RC1STAbits.CREN // bit 4
3027 #define SREN RC1STAbits.SREN // bit 5
3028 #define RX9 RC1STAbits.RX9 // bit 6
3029 #define SPEN RC1STAbits.SPEN // bit 7
3031 #define BRG8 SP1BRGHbits.BRG8 // bit 0
3032 #define BRG9 SP1BRGHbits.BRG9 // bit 1
3033 #define BRG10 SP1BRGHbits.BRG10 // bit 2
3034 #define BRG11 SP1BRGHbits.BRG11 // bit 3
3035 #define BRG12 SP1BRGHbits.BRG12 // bit 4
3036 #define BRG13 SP1BRGHbits.BRG13 // bit 5
3037 #define BRG14 SP1BRGHbits.BRG14 // bit 6
3038 #define BRG15 SP1BRGHbits.BRG15 // bit 7
3040 #define BRG0 SP1BRGLbits.BRG0 // bit 0
3041 #define BRG1 SP1BRGLbits.BRG1 // bit 1
3042 #define BRG2 SP1BRGLbits.BRG2 // bit 2
3043 #define BRG3 SP1BRGLbits.BRG3 // bit 3
3044 #define BRG4 SP1BRGLbits.BRG4 // bit 4
3045 #define BRG5 SP1BRGLbits.BRG5 // bit 5
3046 #define BRG6 SP1BRGLbits.BRG6 // bit 6
3047 #define BRG7 SP1BRGLbits.BRG7 // bit 7
3049 #define C STATUSbits.C // bit 0
3050 #define DC STATUSbits.DC // bit 1
3051 #define Z STATUSbits.Z // bit 2
3052 #define NOT_PD STATUSbits.NOT_PD // bit 3
3053 #define NOT_TO STATUSbits.NOT_TO // bit 4
3055 #define C_SHAD STATUS_SHADbits.C_SHAD // bit 0
3056 #define DC_SHAD STATUS_SHADbits.DC_SHAD // bit 1
3057 #define Z_SHAD STATUS_SHADbits.Z_SHAD // bit 2
3059 #define TMR1ON T1CONbits.TMR1ON // bit 0
3060 #define NOT_T1SYNC T1CONbits.NOT_T1SYNC // bit 2
3061 #define T1OSCEN T1CONbits.T1OSCEN // bit 3
3062 #define T1CKPS0 T1CONbits.T1CKPS0 // bit 4
3063 #define T1CKPS1 T1CONbits.T1CKPS1 // bit 5
3064 #define TMR1CS0 T1CONbits.TMR1CS0 // bit 6
3065 #define TMR1CS1 T1CONbits.TMR1CS1 // bit 7
3067 #define T1GSS0 T1GCONbits.T1GSS0 // bit 0
3068 #define T1GSS1 T1GCONbits.T1GSS1 // bit 1
3069 #define T1GVAL T1GCONbits.T1GVAL // bit 2
3070 #define T1GGO_NOT_DONE T1GCONbits.T1GGO_NOT_DONE // bit 3, shadows bit in T1GCONbits
3071 #define T1GGO T1GCONbits.T1GGO // bit 3, shadows bit in T1GCONbits
3072 #define T1GSPM T1GCONbits.T1GSPM // bit 4
3073 #define T1GTM T1GCONbits.T1GTM // bit 5
3074 #define T1GPOL T1GCONbits.T1GPOL // bit 6
3075 #define TMR1GE T1GCONbits.TMR1GE // bit 7
3077 #define TRISA0 TRISAbits.TRISA0 // bit 0
3078 #define TRISA1 TRISAbits.TRISA1 // bit 1
3079 #define TRISA2 TRISAbits.TRISA2 // bit 2
3080 #define TRISA3 TRISAbits.TRISA3 // bit 3
3081 #define TRISA4 TRISAbits.TRISA4 // bit 4
3082 #define TRISA5 TRISAbits.TRISA5 // bit 5
3083 #define TRISA6 TRISAbits.TRISA6 // bit 6
3084 #define TRISA7 TRISAbits.TRISA7 // bit 7
3086 #define TRISB0 TRISBbits.TRISB0 // bit 0
3087 #define TRISB1 TRISBbits.TRISB1 // bit 1
3088 #define TRISB2 TRISBbits.TRISB2 // bit 2
3089 #define TRISB3 TRISBbits.TRISB3 // bit 3
3090 #define TRISB4 TRISBbits.TRISB4 // bit 4
3091 #define TRISB5 TRISBbits.TRISB5 // bit 5
3092 #define TRISB6 TRISBbits.TRISB6 // bit 6
3093 #define TRISB7 TRISBbits.TRISB7 // bit 7
3095 #define TRISC0 TRISCbits.TRISC0 // bit 0
3096 #define TRISC1 TRISCbits.TRISC1 // bit 1
3097 #define TRISC2 TRISCbits.TRISC2 // bit 2
3098 #define TRISC3 TRISCbits.TRISC3 // bit 3
3099 #define TRISC4 TRISCbits.TRISC4 // bit 4
3100 #define TRISC5 TRISCbits.TRISC5 // bit 5
3101 #define TRISC6 TRISCbits.TRISC6 // bit 6
3102 #define TRISC7 TRISCbits.TRISC7 // bit 7
3104 #define TX9D TX1STAbits.TX9D // bit 0
3105 #define TRMT TX1STAbits.TRMT // bit 1
3106 #define BRGH TX1STAbits.BRGH // bit 2
3107 #define SENDB TX1STAbits.SENDB // bit 3
3108 #define SYNC TX1STAbits.SYNC // bit 4
3109 #define TXEN TX1STAbits.TXEN // bit 5
3110 #define TX9 TX1STAbits.TX9 // bit 6
3111 #define CSRC TX1STAbits.CSRC // bit 7
3113 #define SWDTEN WDTCONbits.SWDTEN // bit 0
3114 #define WDTPS0 WDTCONbits.WDTPS0 // bit 1
3115 #define WDTPS1 WDTCONbits.WDTPS1 // bit 2
3116 #define WDTPS2 WDTCONbits.WDTPS2 // bit 3
3117 #define WDTPS3 WDTCONbits.WDTPS3 // bit 4
3118 #define WDTPS4 WDTCONbits.WDTPS4 // bit 5
3120 #define WPUB0 WPUBbits.WPUB0 // bit 0
3121 #define WPUB1 WPUBbits.WPUB1 // bit 1
3122 #define WPUB2 WPUBbits.WPUB2 // bit 2
3123 #define WPUB3 WPUBbits.WPUB3 // bit 3
3124 #define WPUB4 WPUBbits.WPUB4 // bit 4
3125 #define WPUB5 WPUBbits.WPUB5 // bit 5
3126 #define WPUB6 WPUBbits.WPUB6 // bit 6
3127 #define WPUB7 WPUBbits.WPUB7 // bit 7
3129 #define WPUE3 WPUEbits.WPUE3 // bit 3
3131 #endif // #ifndef NO_BIT_DEFINES
3133 #endif // #ifndef __PIC16LF1906_H__