2 * This declarations of the PIC18F67J50 MCU.
4 * This file is part of the GNU PIC library for SDCC, originally
5 * created by Molnar Karoly <molnarkaroly@users.sf.net> 2016.
7 * This file is generated automatically by the cinc2h.pl, 2016-04-13 17:23:35 UTC.
9 * SDCC is licensed under the GNU Public license (GPL) v2. Note that
10 * this license covers the code to the compiler and other executables,
11 * but explicitly does not cover any code or objects generated by sdcc.
13 * For pic device libraries and header files which are derived from
14 * Microchip header (.inc) and linker script (.lkr) files Microchip
15 * requires that "The header files should state that they are only to be
16 * used with authentic Microchip devices" which makes them incompatible
17 * with the GPL. Pic device libraries and header files are located at
18 * non-free/lib and non-free/include directories respectively.
19 * Sdcc should be run with the --use-non-free command line option in
20 * order to include non-free header files and libraries.
22 * See http://sdcc.sourceforge.net/ for the latest information on sdcc.
25 #ifndef __PIC18F67J50_H__
26 #define __PIC18F67J50_H__
28 //==============================================================================
30 //==============================================================================
32 // Register Definitions
34 //==============================================================================
36 extern __at(0x0F40) __sfr PMSTAT
;
38 //==============================================================================
41 extern __at(0x0F40) __sfr PMSTATL
;
55 extern __at(0x0F40) volatile __PMSTATLbits_t PMSTATLbits
;
64 //==============================================================================
67 //==============================================================================
70 extern __at(0x0F41) __sfr PMSTATH
;
84 extern __at(0x0F41) volatile __PMSTATHbits_t PMSTATHbits
;
93 //==============================================================================
96 //==============================================================================
99 extern __at(0x0F42) __sfr PMEL
;
113 extern __at(0x0F42) volatile __PMELbits_t PMELbits
;
124 //==============================================================================
126 extern __at(0x0F42) __sfr PMEN
;
128 //==============================================================================
131 extern __at(0x0F43) __sfr PMEH
;
145 extern __at(0x0F43) volatile __PMEHbits_t PMEHbits
;
156 //==============================================================================
158 extern __at(0x0F44) __sfr PMDIN2
;
159 extern __at(0x0F44) __sfr PMDIN2L
;
160 extern __at(0x0F45) __sfr PMDIN2H
;
161 extern __at(0x0F46) __sfr PMDOUT2
;
162 extern __at(0x0F46) __sfr PMDOUT2L
;
163 extern __at(0x0F47) __sfr PMDOUT2H
;
164 extern __at(0x0F48) __sfr PMMODE
;
166 //==============================================================================
169 extern __at(0x0F48) __sfr PMMODEL
;
205 extern __at(0x0F48) volatile __PMMODELbits_t PMMODELbits
;
216 //==============================================================================
219 //==============================================================================
222 extern __at(0x0F49) __sfr PMMODEH
;
253 extern __at(0x0F49) volatile __PMMODEHbits_t PMMODEHbits
;
264 //==============================================================================
266 extern __at(0x0F4A) __sfr PMCON
;
268 //==============================================================================
271 extern __at(0x0F4A) __sfr PMCONL
;
294 extern __at(0x0F4A) volatile __PMCONLbits_t PMCONLbits
;
305 //==============================================================================
308 //==============================================================================
311 extern __at(0x0F4B) __sfr PMCONH
;
320 unsigned ADRMUX0
: 1;
321 unsigned ADRMUX1
: 1;
335 extern __at(0x0F4B) volatile __PMCONHbits_t PMCONHbits
;
340 #define _ADRMUX0 0x08
341 #define _ADRMUX1 0x10
345 //==============================================================================
348 //==============================================================================
351 extern __at(0x0F4C) __sfr UEP0
;
355 unsigned EPSTALL
: 1;
357 unsigned EPOUTEN
: 1;
358 unsigned EPCONDIS
: 1;
365 extern __at(0x0F4C) volatile __UEP0bits_t UEP0bits
;
367 #define _EPSTALL 0x01
369 #define _EPOUTEN 0x04
370 #define _EPCONDIS 0x08
373 //==============================================================================
376 //==============================================================================
379 extern __at(0x0F4D) __sfr UEP1
;
383 unsigned EPSTALL
: 1;
385 unsigned EPOUTEN
: 1;
386 unsigned EPCONDIS
: 1;
393 extern __at(0x0F4D) volatile __UEP1bits_t UEP1bits
;
395 #define _UEP1_EPSTALL 0x01
396 #define _UEP1_EPINEN 0x02
397 #define _UEP1_EPOUTEN 0x04
398 #define _UEP1_EPCONDIS 0x08
399 #define _UEP1_EPHSHK 0x10
401 //==============================================================================
404 //==============================================================================
407 extern __at(0x0F4E) __sfr UEP2
;
411 unsigned EPSTALL
: 1;
413 unsigned EPOUTEN
: 1;
414 unsigned EPCONDIS
: 1;
421 extern __at(0x0F4E) volatile __UEP2bits_t UEP2bits
;
423 #define _UEP2_EPSTALL 0x01
424 #define _UEP2_EPINEN 0x02
425 #define _UEP2_EPOUTEN 0x04
426 #define _UEP2_EPCONDIS 0x08
427 #define _UEP2_EPHSHK 0x10
429 //==============================================================================
432 //==============================================================================
435 extern __at(0x0F4F) __sfr UEP3
;
439 unsigned EPSTALL
: 1;
441 unsigned EPOUTEN
: 1;
442 unsigned EPCONDIS
: 1;
449 extern __at(0x0F4F) volatile __UEP3bits_t UEP3bits
;
451 #define _UEP3_EPSTALL 0x01
452 #define _UEP3_EPINEN 0x02
453 #define _UEP3_EPOUTEN 0x04
454 #define _UEP3_EPCONDIS 0x08
455 #define _UEP3_EPHSHK 0x10
457 //==============================================================================
460 //==============================================================================
463 extern __at(0x0F50) __sfr UEP4
;
467 unsigned EPSTALL
: 1;
469 unsigned EPOUTEN
: 1;
470 unsigned EPCONDIS
: 1;
477 extern __at(0x0F50) volatile __UEP4bits_t UEP4bits
;
479 #define _UEP4_EPSTALL 0x01
480 #define _UEP4_EPINEN 0x02
481 #define _UEP4_EPOUTEN 0x04
482 #define _UEP4_EPCONDIS 0x08
483 #define _UEP4_EPHSHK 0x10
485 //==============================================================================
488 //==============================================================================
491 extern __at(0x0F51) __sfr UEP5
;
495 unsigned EPSTALL
: 1;
497 unsigned EPOUTEN
: 1;
498 unsigned EPCONDIS
: 1;
505 extern __at(0x0F51) volatile __UEP5bits_t UEP5bits
;
507 #define _UEP5_EPSTALL 0x01
508 #define _UEP5_EPINEN 0x02
509 #define _UEP5_EPOUTEN 0x04
510 #define _UEP5_EPCONDIS 0x08
511 #define _UEP5_EPHSHK 0x10
513 //==============================================================================
516 //==============================================================================
519 extern __at(0x0F52) __sfr UEP6
;
523 unsigned EPSTALL
: 1;
525 unsigned EPOUTEN
: 1;
526 unsigned EPCONDIS
: 1;
533 extern __at(0x0F52) volatile __UEP6bits_t UEP6bits
;
535 #define _UEP6_EPSTALL 0x01
536 #define _UEP6_EPINEN 0x02
537 #define _UEP6_EPOUTEN 0x04
538 #define _UEP6_EPCONDIS 0x08
539 #define _UEP6_EPHSHK 0x10
541 //==============================================================================
544 //==============================================================================
547 extern __at(0x0F53) __sfr UEP7
;
551 unsigned EPSTALL
: 1;
553 unsigned EPOUTEN
: 1;
554 unsigned EPCONDIS
: 1;
561 extern __at(0x0F53) volatile __UEP7bits_t UEP7bits
;
563 #define _UEP7_EPSTALL 0x01
564 #define _UEP7_EPINEN 0x02
565 #define _UEP7_EPOUTEN 0x04
566 #define _UEP7_EPCONDIS 0x08
567 #define _UEP7_EPHSHK 0x10
569 //==============================================================================
572 //==============================================================================
575 extern __at(0x0F54) __sfr UEP8
;
579 unsigned EPSTALL
: 1;
581 unsigned EPOUTEN
: 1;
582 unsigned EPCONDIS
: 1;
589 extern __at(0x0F54) volatile __UEP8bits_t UEP8bits
;
591 #define _UEP8_EPSTALL 0x01
592 #define _UEP8_EPINEN 0x02
593 #define _UEP8_EPOUTEN 0x04
594 #define _UEP8_EPCONDIS 0x08
595 #define _UEP8_EPHSHK 0x10
597 //==============================================================================
600 //==============================================================================
603 extern __at(0x0F55) __sfr UEP9
;
607 unsigned EPSTALL
: 1;
609 unsigned EPOUTEN
: 1;
610 unsigned EPCONDIS
: 1;
617 extern __at(0x0F55) volatile __UEP9bits_t UEP9bits
;
619 #define _UEP9_EPSTALL 0x01
620 #define _UEP9_EPINEN 0x02
621 #define _UEP9_EPOUTEN 0x04
622 #define _UEP9_EPCONDIS 0x08
623 #define _UEP9_EPHSHK 0x10
625 //==============================================================================
628 //==============================================================================
631 extern __at(0x0F56) __sfr UEP10
;
635 unsigned EPSTALL
: 1;
637 unsigned EPOUTEN
: 1;
638 unsigned EPCONDIS
: 1;
645 extern __at(0x0F56) volatile __UEP10bits_t UEP10bits
;
647 #define _UEP10_EPSTALL 0x01
648 #define _UEP10_EPINEN 0x02
649 #define _UEP10_EPOUTEN 0x04
650 #define _UEP10_EPCONDIS 0x08
651 #define _UEP10_EPHSHK 0x10
653 //==============================================================================
656 //==============================================================================
659 extern __at(0x0F57) __sfr UEP11
;
663 unsigned EPSTALL
: 1;
665 unsigned EPOUTEN
: 1;
666 unsigned EPCONDIS
: 1;
673 extern __at(0x0F57) volatile __UEP11bits_t UEP11bits
;
675 #define _UEP11_EPSTALL 0x01
676 #define _UEP11_EPINEN 0x02
677 #define _UEP11_EPOUTEN 0x04
678 #define _UEP11_EPCONDIS 0x08
679 #define _UEP11_EPHSHK 0x10
681 //==============================================================================
684 //==============================================================================
687 extern __at(0x0F58) __sfr UEP12
;
691 unsigned EPSTALL
: 1;
693 unsigned EPOUTEN
: 1;
694 unsigned EPCONDIS
: 1;
701 extern __at(0x0F58) volatile __UEP12bits_t UEP12bits
;
703 #define _UEP12_EPSTALL 0x01
704 #define _UEP12_EPINEN 0x02
705 #define _UEP12_EPOUTEN 0x04
706 #define _UEP12_EPCONDIS 0x08
707 #define _UEP12_EPHSHK 0x10
709 //==============================================================================
712 //==============================================================================
715 extern __at(0x0F59) __sfr UEP13
;
719 unsigned EPSTALL
: 1;
721 unsigned EPOUTEN
: 1;
722 unsigned EPCONDIS
: 1;
729 extern __at(0x0F59) volatile __UEP13bits_t UEP13bits
;
731 #define _UEP13_EPSTALL 0x01
732 #define _UEP13_EPINEN 0x02
733 #define _UEP13_EPOUTEN 0x04
734 #define _UEP13_EPCONDIS 0x08
735 #define _UEP13_EPHSHK 0x10
737 //==============================================================================
740 //==============================================================================
743 extern __at(0x0F5A) __sfr UEP14
;
747 unsigned EPSTALL
: 1;
749 unsigned EPOUTEN
: 1;
750 unsigned EPCONDIS
: 1;
757 extern __at(0x0F5A) volatile __UEP14bits_t UEP14bits
;
759 #define _UEP14_EPSTALL 0x01
760 #define _UEP14_EPINEN 0x02
761 #define _UEP14_EPOUTEN 0x04
762 #define _UEP14_EPCONDIS 0x08
763 #define _UEP14_EPHSHK 0x10
765 //==============================================================================
768 //==============================================================================
771 extern __at(0x0F5B) __sfr UEP15
;
775 unsigned EPSTALL
: 1;
777 unsigned EPOUTEN
: 1;
778 unsigned EPCONDIS
: 1;
785 extern __at(0x0F5B) volatile __UEP15bits_t UEP15bits
;
787 #define _UEP15_EPSTALL 0x01
788 #define _UEP15_EPINEN 0x02
789 #define _UEP15_EPOUTEN 0x04
790 #define _UEP15_EPCONDIS 0x08
791 #define _UEP15_EPHSHK 0x10
793 //==============================================================================
796 //==============================================================================
799 extern __at(0x0F5C) __sfr UIE
;
808 unsigned STALLIE
: 1;
813 extern __at(0x0F5C) volatile __UIEbits_t UIEbits
;
820 #define _STALLIE 0x20
823 //==============================================================================
826 //==============================================================================
829 extern __at(0x0F5D) __sfr UEIE
;
835 unsigned CRC16EE
: 1;
843 extern __at(0x0F5D) volatile __UEIEbits_t UEIEbits
;
847 #define _CRC16EE 0x04
852 //==============================================================================
855 //==============================================================================
858 extern __at(0x0F5E) __sfr UADDR
;
881 extern __at(0x0F5E) volatile __UADDRbits_t UADDRbits
;
891 //==============================================================================
894 //==============================================================================
897 extern __at(0x0F5F) __sfr UCFG
;
920 extern __at(0x0F5F) volatile __UCFGbits_t UCFGbits
;
930 //==============================================================================
932 extern __at(0x0F60) __sfr UFRM
;
934 //==============================================================================
937 extern __at(0x0F60) __sfr UFRML
;
951 extern __at(0x0F60) volatile __UFRMLbits_t UFRMLbits
;
962 //==============================================================================
965 //==============================================================================
968 extern __at(0x0F61) __sfr UFRMH
;
982 extern __at(0x0F61) volatile __UFRMHbits_t UFRMHbits
;
988 //==============================================================================
991 //==============================================================================
994 extern __at(0x0F62) __sfr UIR
;
1000 unsigned ACTVIF
: 1;
1002 unsigned IDLEIF
: 1;
1003 unsigned STALLIF
: 1;
1008 extern __at(0x0F62) volatile __UIRbits_t UIRbits
;
1010 #define _URSTIF 0x01
1011 #define _UERRIF 0x02
1012 #define _ACTVIF 0x04
1014 #define _IDLEIF 0x10
1015 #define _STALLIF 0x20
1018 //==============================================================================
1021 //==============================================================================
1024 extern __at(0x0F63) __sfr UEIR
;
1029 unsigned CRC5EF
: 1;
1030 unsigned CRC16EF
: 1;
1031 unsigned DFN8EF
: 1;
1038 extern __at(0x0F63) volatile __UEIRbits_t UEIRbits
;
1041 #define _CRC5EF 0x02
1042 #define _CRC16EF 0x04
1043 #define _DFN8EF 0x08
1047 //==============================================================================
1050 //==============================================================================
1053 extern __at(0x0F64) __sfr USTAT
;
1077 extern __at(0x0F64) volatile __USTATbits_t USTATbits
;
1086 //==============================================================================
1089 //==============================================================================
1092 extern __at(0x0F65) __sfr UCON
;
1097 unsigned SUSPND
: 1;
1098 unsigned RESUME
: 1;
1100 unsigned PKTDIS
: 1;
1102 unsigned PPBRST
: 1;
1106 extern __at(0x0F65) volatile __UCONbits_t UCONbits
;
1108 #define _SUSPND 0x02
1109 #define _RESUME 0x04
1111 #define _PKTDIS 0x10
1113 #define _PPBRST 0x40
1115 //==============================================================================
1117 extern __at(0x0F66) __sfr PMDIN1
;
1118 extern __at(0x0F66) __sfr PMDIN1L
;
1119 extern __at(0x0F67) __sfr PMDIN1H
;
1120 extern __at(0x0F68) __sfr PMADDR
;
1121 extern __at(0x0F68) __sfr PMADDRL
;
1122 extern __at(0x0F68) __sfr PMDOUT1
;
1123 extern __at(0x0F68) __sfr PMDOUT1L
;
1125 //==============================================================================
1128 extern __at(0x0F69) __sfr PMADDRH
;
1142 extern __at(0x0F69) volatile __PMADDRHbits_t PMADDRHbits
;
1147 //==============================================================================
1149 extern __at(0x0F69) __sfr PMDOUT1H
;
1151 //==============================================================================
1154 extern __at(0x0F6A) __sfr CMSTAT
;
1168 extern __at(0x0F6A) volatile __CMSTATbits_t CMSTATbits
;
1173 //==============================================================================
1176 //==============================================================================
1179 extern __at(0x0F6A) __sfr CMSTATUS
;
1193 extern __at(0x0F6A) volatile __CMSTATUSbits_t CMSTATUSbits
;
1195 #define _CMSTATUS_COUT1 0x01
1196 #define _CMSTATUS_COUT2 0x02
1198 //==============================================================================
1201 //==============================================================================
1204 extern __at(0x0F6B) __sfr SSP2CON2
;
1216 unsigned ACKSTAT
: 1;
1223 unsigned ADMSK1
: 1;
1224 unsigned ADMSK2
: 1;
1225 unsigned ADMSK3
: 1;
1226 unsigned ADMSK4
: 1;
1227 unsigned ADMSK5
: 1;
1233 extern __at(0x0F6B) volatile __SSP2CON2bits_t SSP2CON2bits
;
1235 #define _SSP2CON2_SEN 0x01
1236 #define _SSP2CON2_RSEN 0x02
1237 #define _SSP2CON2_ADMSK1 0x02
1238 #define _SSP2CON2_PEN 0x04
1239 #define _SSP2CON2_ADMSK2 0x04
1240 #define _SSP2CON2_RCEN 0x08
1241 #define _SSP2CON2_ADMSK3 0x08
1242 #define _SSP2CON2_ACKEN 0x10
1243 #define _SSP2CON2_ADMSK4 0x10
1244 #define _SSP2CON2_ACKDT 0x20
1245 #define _SSP2CON2_ADMSK5 0x20
1246 #define _SSP2CON2_ACKSTAT 0x40
1247 #define _SSP2CON2_GCEN 0x80
1249 //==============================================================================
1252 //==============================================================================
1255 extern __at(0x0F6C) __sfr SSP2CON1
;
1278 extern __at(0x0F6C) volatile __SSP2CON1bits_t SSP2CON1bits
;
1280 #define _SSP2CON1_SSPM0 0x01
1281 #define _SSP2CON1_SSPM1 0x02
1282 #define _SSP2CON1_SSPM2 0x04
1283 #define _SSP2CON1_SSPM3 0x08
1284 #define _SSP2CON1_CKP 0x10
1285 #define _SSP2CON1_SSPEN 0x20
1286 #define _SSP2CON1_SSPOV 0x40
1287 #define _SSP2CON1_WCOL 0x80
1289 //==============================================================================
1292 //==============================================================================
1295 extern __at(0x0F6D) __sfr SSP2STAT
;
1303 unsigned R_NOT_W
: 1;
1306 unsigned D_NOT_A
: 1;
1316 unsigned I2C_START
: 1;
1317 unsigned I2C_STOP
: 1;
1327 unsigned I2C_READ
: 1;
1330 unsigned I2C_DAT
: 1;
1351 unsigned NOT_WRITE
: 1;
1354 unsigned NOT_ADDRESS
: 1;
1363 unsigned READ_WRITE
: 1;
1366 unsigned DATA_ADDRESS
: 1;
1384 extern __at(0x0F6D) volatile __SSP2STATbits_t SSP2STATbits
;
1386 #define _SSP2STAT_BF 0x01
1387 #define _SSP2STAT_UA 0x02
1388 #define _SSP2STAT_R_NOT_W 0x04
1389 #define _SSP2STAT_R_W 0x04
1390 #define _SSP2STAT_I2C_READ 0x04
1391 #define _SSP2STAT_NOT_W 0x04
1392 #define _SSP2STAT_NOT_WRITE 0x04
1393 #define _SSP2STAT_READ_WRITE 0x04
1394 #define _SSP2STAT_R 0x04
1395 #define _SSP2STAT_S 0x08
1396 #define _SSP2STAT_I2C_START 0x08
1397 #define _SSP2STAT_P 0x10
1398 #define _SSP2STAT_I2C_STOP 0x10
1399 #define _SSP2STAT_D_NOT_A 0x20
1400 #define _SSP2STAT_D_A 0x20
1401 #define _SSP2STAT_I2C_DAT 0x20
1402 #define _SSP2STAT_NOT_A 0x20
1403 #define _SSP2STAT_NOT_ADDRESS 0x20
1404 #define _SSP2STAT_DATA_ADDRESS 0x20
1405 #define _SSP2STAT_D 0x20
1406 #define _SSP2STAT_CKE 0x40
1407 #define _SSP2STAT_SMP 0x80
1409 //==============================================================================
1411 extern __at(0x0F6E) __sfr SSP2ADD
;
1413 //==============================================================================
1416 extern __at(0x0F6E) __sfr SSP2MSK
;
1430 extern __at(0x0F6E) volatile __SSP2MSKbits_t SSP2MSKbits
;
1432 #define _SSP2MSK_MSK0 0x01
1433 #define _SSP2MSK_MSK1 0x02
1434 #define _SSP2MSK_MSK2 0x04
1435 #define _SSP2MSK_MSK3 0x08
1436 #define _SSP2MSK_MSK4 0x10
1437 #define _SSP2MSK_MSK5 0x20
1438 #define _SSP2MSK_MSK6 0x40
1439 #define _SSP2MSK_MSK7 0x80
1441 //==============================================================================
1443 extern __at(0x0F6F) __sfr SSP2BUF
;
1445 //==============================================================================
1448 extern __at(0x0F70) __sfr CCP5CON
;
1454 unsigned CCP5M0
: 1;
1455 unsigned CCP5M1
: 1;
1456 unsigned CCP5M2
: 1;
1457 unsigned CCP5M3
: 1;
1470 unsigned DCCP5Y
: 1;
1471 unsigned DCCP5X
: 1;
1502 extern __at(0x0F70) volatile __CCP5CONbits_t CCP5CONbits
;
1504 #define _CCP5M0 0x01
1505 #define _CCP5M1 0x02
1506 #define _CCP5M2 0x04
1507 #define _CCP5M3 0x08
1509 #define _DCCP5Y 0x10
1512 #define _DCCP5X 0x20
1515 //==============================================================================
1517 extern __at(0x0F71) __sfr CCPR5
;
1518 extern __at(0x0F71) __sfr CCPR5L
;
1519 extern __at(0x0F72) __sfr CCPR5H
;
1521 //==============================================================================
1524 extern __at(0x0F73) __sfr CCP4CON
;
1530 unsigned CCP4M0
: 1;
1531 unsigned CCP4M1
: 1;
1532 unsigned CCP4M2
: 1;
1533 unsigned CCP4M3
: 1;
1546 unsigned DCCP4Y
: 1;
1547 unsigned DCCP4X
: 1;
1578 extern __at(0x0F73) volatile __CCP4CONbits_t CCP4CONbits
;
1580 #define _CCP4M0 0x01
1581 #define _CCP4M1 0x02
1582 #define _CCP4M2 0x04
1583 #define _CCP4M3 0x08
1585 #define _DCCP4Y 0x10
1588 #define _DCCP4X 0x20
1591 //==============================================================================
1593 extern __at(0x0F74) __sfr CCPR4
;
1594 extern __at(0x0F74) __sfr CCPR4L
;
1595 extern __at(0x0F75) __sfr CCPR4H
;
1597 //==============================================================================
1600 extern __at(0x0F76) __sfr T4CON
;
1606 unsigned T4CKPS0
: 1;
1607 unsigned T4CKPS1
: 1;
1608 unsigned TMR4ON
: 1;
1609 unsigned T4OUTPS0
: 1;
1610 unsigned T4OUTPS1
: 1;
1611 unsigned T4OUTPS2
: 1;
1612 unsigned T4OUTPS3
: 1;
1618 unsigned T4CKPS
: 2;
1625 unsigned T4OUTPS
: 4;
1630 extern __at(0x0F76) volatile __T4CONbits_t T4CONbits
;
1632 #define _T4CKPS0 0x01
1633 #define _T4CKPS1 0x02
1634 #define _TMR4ON 0x04
1635 #define _T4OUTPS0 0x08
1636 #define _T4OUTPS1 0x10
1637 #define _T4OUTPS2 0x20
1638 #define _T4OUTPS3 0x40
1640 //==============================================================================
1643 //==============================================================================
1646 extern __at(0x0F77) __sfr CVRCON
;
1669 extern __at(0x0F77) volatile __CVRCONbits_t CVRCONbits
;
1680 //==============================================================================
1682 extern __at(0x0F77) __sfr PR4
;
1683 extern __at(0x0F78) __sfr TMR4
;
1685 //==============================================================================
1688 extern __at(0x0F79) __sfr T3CON
;
1694 unsigned TMR3ON
: 1;
1695 unsigned TMR3CS
: 1;
1696 unsigned NOT_T3SYNC
: 1;
1697 unsigned T3CCP1
: 1;
1698 unsigned T3CKPS0
: 1;
1699 unsigned T3CKPS1
: 1;
1700 unsigned T3CCP2
: 1;
1708 unsigned T3SYNC
: 1;
1720 unsigned T3INSYNC
: 1;
1731 unsigned T3CKPS
: 2;
1736 extern __at(0x0F79) volatile __T3CONbits_t T3CONbits
;
1738 #define _T3CON_TMR3ON 0x01
1739 #define _T3CON_TMR3CS 0x02
1740 #define _T3CON_NOT_T3SYNC 0x04
1741 #define _T3CON_T3SYNC 0x04
1742 #define _T3CON_T3INSYNC 0x04
1743 #define _T3CON_T3CCP1 0x08
1744 #define _T3CON_T3CKPS0 0x10
1745 #define _T3CON_T3CKPS1 0x20
1746 #define _T3CON_T3CCP2 0x40
1747 #define _T3CON_RD16 0x80
1749 //==============================================================================
1751 extern __at(0x0F7A) __sfr TMR3
;
1752 extern __at(0x0F7A) __sfr TMR3L
;
1753 extern __at(0x0F7B) __sfr TMR3H
;
1755 //==============================================================================
1758 extern __at(0x0F7C) __sfr BAUDCON2
;
1771 unsigned ABDOVF
: 1;
1787 extern __at(0x0F7C) volatile __BAUDCON2bits_t BAUDCON2bits
;
1789 #define _BAUDCON2_ABDEN 0x01
1790 #define _BAUDCON2_WUE 0x02
1791 #define _BAUDCON2_BRG16 0x08
1792 #define _BAUDCON2_TXCKP 0x10
1793 #define _BAUDCON2_SCKP 0x10
1794 #define _BAUDCON2_RXDTP 0x20
1795 #define _BAUDCON2_DTRXP 0x20
1796 #define _BAUDCON2_RCIDL 0x40
1797 #define _BAUDCON2_RCMT 0x40
1798 #define _BAUDCON2_ABDOVF 0x80
1800 //==============================================================================
1802 extern __at(0x0F7D) __sfr SPBRGH2
;
1804 //==============================================================================
1807 extern __at(0x0F7E) __sfr BAUDCON
;
1820 unsigned ABDOVF
: 1;
1836 extern __at(0x0F7E) volatile __BAUDCONbits_t BAUDCONbits
;
1847 #define _ABDOVF 0x80
1849 //==============================================================================
1852 //==============================================================================
1855 extern __at(0x0F7E) __sfr BAUDCON1
;
1868 unsigned ABDOVF
: 1;
1884 extern __at(0x0F7E) volatile __BAUDCON1bits_t BAUDCON1bits
;
1886 #define _BAUDCON1_ABDEN 0x01
1887 #define _BAUDCON1_WUE 0x02
1888 #define _BAUDCON1_BRG16 0x08
1889 #define _BAUDCON1_TXCKP 0x10
1890 #define _BAUDCON1_SCKP 0x10
1891 #define _BAUDCON1_RXDTP 0x20
1892 #define _BAUDCON1_DTRXP 0x20
1893 #define _BAUDCON1_RCIDL 0x40
1894 #define _BAUDCON1_RCMT 0x40
1895 #define _BAUDCON1_ABDOVF 0x80
1897 //==============================================================================
1899 extern __at(0x0F7F) __sfr SPBRGH
;
1900 extern __at(0x0F7F) __sfr SPBRGH1
;
1902 //==============================================================================
1905 extern __at(0x0F80) __sfr PORTA
;
1946 extern __at(0x0F80) volatile __PORTAbits_t PORTAbits
;
1948 #define _PORTA_RA0 0x01
1949 #define _PORTA_AN0 0x01
1950 #define _PORTA_RA1 0x02
1951 #define _PORTA_AN1 0x02
1952 #define _PORTA_RA2 0x04
1953 #define _PORTA_AN2 0x04
1954 #define _PORTA_VREFM 0x04
1955 #define _PORTA_RA3 0x08
1956 #define _PORTA_AN3 0x08
1957 #define _PORTA_VREFP 0x08
1958 #define _PORTA_RA4 0x10
1959 #define _PORTA_T0CKI 0x10
1960 #define _PORTA_RA5 0x20
1961 #define _PORTA_AN4 0x20
1962 #define _PORTA_C2INA 0x20
1963 #define _PORTA_RA6 0x40
1964 #define _PORTA_OSC2 0x40
1965 #define _PORTA_CLKO 0x40
1966 #define _PORTA_RA7 0x80
1968 //==============================================================================
1971 //==============================================================================
1974 extern __at(0x0F81) __sfr PORTB
;
2039 extern __at(0x0F81) volatile __PORTBbits_t PORTBbits
;
2041 #define _PORTB_RB0 0x01
2042 #define _PORTB_INT0 0x01
2043 #define _PORTB_FLT0 0x01
2044 #define _PORTB_RB1 0x02
2045 #define _PORTB_INT1 0x02
2046 #define _PORTB_PMA4 0x02
2047 #define _PORTB_RB2 0x04
2048 #define _PORTB_INT2 0x04
2049 #define _PORTB_PMA3 0x04
2050 #define _PORTB_RB3 0x08
2051 #define _PORTB_INT3 0x08
2052 #define _PORTB_PMA2 0x08
2053 #define _PORTB_RB4 0x10
2054 #define _PORTB_KBI0 0x10
2055 #define _PORTB_PMA1 0x10
2056 #define _PORTB_RB5 0x20
2057 #define _PORTB_KBI1 0x20
2058 #define _PORTB_PMA0 0x20
2059 #define _PORTB_PGC 0x20
2060 #define _PORTB_RB6 0x40
2061 #define _PORTB_KBI2 0x40
2062 #define _PORTB_PGD 0x40
2063 #define _PORTB_RB7 0x80
2064 #define _PORTB_KBI3 0x80
2066 //==============================================================================
2069 //==============================================================================
2072 extern __at(0x0F82) __sfr PORTC
;
2102 unsigned T13CKI
: 1;
2113 extern __at(0x0F82) volatile __PORTCbits_t PORTCbits
;
2115 #define _PORTC_RC0 0x01
2116 #define _PORTC_T1OSO 0x01
2117 #define _PORTC_T13CKI 0x01
2118 #define _PORTC_RC1 0x02
2119 #define _PORTC_T1OSI 0x02
2120 #define _PORTC_CCP2 0x02
2121 #define _PORTC_RC2 0x04
2122 #define _PORTC_CCP1 0x04
2123 #define _PORTC_RC3 0x08
2124 #define _PORTC_SCK 0x08
2125 #define _PORTC_SCL 0x08
2126 #define _PORTC_RC4 0x10
2127 #define _PORTC_SDI 0x10
2128 #define _PORTC_SDA 0x10
2129 #define _PORTC_RC5 0x20
2130 #define _PORTC_SDO 0x20
2131 #define _PORTC_C2OUT 0x20
2132 #define _PORTC_RC6 0x40
2133 #define _PORTC_TX 0x40
2134 #define _PORTC_CK 0x40
2135 #define _PORTC_RC7 0x80
2136 #define _PORTC_RX 0x80
2138 //==============================================================================
2141 //==============================================================================
2144 extern __at(0x0F83) __sfr PORTD
;
2197 extern __at(0x0F83) volatile __PORTDbits_t PORTDbits
;
2199 #define _PORTD_RD0 0x01
2200 #define _PORTD_PMD0 0x01
2201 #define _PORTD_RD1 0x02
2202 #define _PORTD_PMD1 0x02
2203 #define _PORTD_RD2 0x04
2204 #define _PORTD_PMD2 0x04
2205 #define _PORTD_RD3 0x08
2206 #define _PORTD_PMD3 0x08
2207 #define _PORTD_RD4 0x10
2208 #define _PORTD_PMD4 0x10
2209 #define _PORTD_SDO2 0x10
2210 #define _PORTD_RD5 0x20
2211 #define _PORTD_PMD5 0x20
2212 #define _PORTD_SDA2 0x20
2213 #define _PORTD_SDI2 0x20
2214 #define _PORTD_RD6 0x40
2215 #define _PORTD_PMD6 0x40
2216 #define _PORTD_SCL2 0x40
2217 #define _PORTD_SCK2 0x40
2218 #define _PORTD_RD7 0x80
2219 #define _PORTD_PMD7 0x80
2220 #define _PORTD_SS2 0x80
2222 //==============================================================================
2225 //==============================================================================
2228 extern __at(0x0F84) __sfr PORTE
;
2269 extern __at(0x0F84) volatile __PORTEbits_t PORTEbits
;
2271 #define _PORTE_RE0 0x01
2272 #define _PORTE_PMRD 0x01
2273 #define _PORTE_RE1 0x02
2274 #define _PORTE_PMWR 0x02
2275 #define _PORTE_RE2 0x04
2276 #define _PORTE_PMBE 0x04
2277 #define _PORTE_RE3 0x08
2278 #define _PORTE_PMA13 0x08
2279 #define _PORTE_REFO 0x08
2280 #define _PORTE_RE4 0x10
2281 #define _PORTE_PMA12 0x10
2282 #define _PORTE_RE5 0x20
2283 #define _PORTE_PMA11 0x20
2284 #define _PORTE_RE6 0x40
2285 #define _PORTE_PMA10 0x40
2286 #define _PORTE_RE7 0x80
2287 #define _PORTE_PMA9 0x80
2288 #define _PORTE_CCP2 0x80
2290 //==============================================================================
2293 //==============================================================================
2296 extern __at(0x0F85) __sfr PORTF
;
2349 extern __at(0x0F85) volatile __PORTFbits_t PORTFbits
;
2351 #define _PORTF_RF2 0x04
2352 #define _PORTF_AN7 0x04
2353 #define _PORTF_C2INB 0x04
2354 #define _PORTF_PMA5 0x04
2355 #define _PORTF_RF3 0x08
2356 #define _PORTF_RF4 0x10
2357 #define _PORTF_RF5 0x20
2358 #define _PORTF_AN10 0x20
2359 #define _PORTF_CVREF 0x20
2360 #define _PORTF_C1INB 0x20
2361 #define _PORTF_RF6 0x40
2362 #define _PORTF_AN11 0x40
2363 #define _PORTF_C1INA 0x40
2364 #define _PORTF_RF7 0x80
2365 #define _PORTF_SS 0x80
2366 #define _PORTF_C1OUT 0x80
2368 //==============================================================================
2371 //==============================================================================
2374 extern __at(0x0F86) __sfr PORTG
;
2433 extern __at(0x0F86) volatile __PORTGbits_t PORTGbits
;
2435 #define _PORTG_RG0 0x01
2436 #define _PORTG_CCP3 0x01
2437 #define _PORTG_PMA8 0x01
2438 #define _PORTG_RG1 0x02
2439 #define _PORTG_TX2 0x02
2440 #define _PORTG_CK2 0x02
2441 #define _PORTG_PMA7 0x02
2442 #define _PORTG_RG2 0x04
2443 #define _PORTG_RX2 0x04
2444 #define _PORTG_DT2 0x04
2445 #define _PORTG_PMA6 0x04
2446 #define _PORTG_RG3 0x08
2447 #define _PORTG_CCP4 0x08
2448 #define _PORTG_PMCS1 0x08
2449 #define _PORTG_RG4 0x10
2450 #define _PORTG_CCP5 0x10
2451 #define _PORTG_PMCS2 0x10
2452 #define _PORTG_REPU 0x40
2453 #define _PORTG_RDPU 0x80
2455 //==============================================================================
2458 //==============================================================================
2461 extern __at(0x0F89) __sfr LATA
;
2475 extern __at(0x0F89) volatile __LATAbits_t LATAbits
;
2486 //==============================================================================
2489 //==============================================================================
2492 extern __at(0x0F8A) __sfr LATB
;
2506 extern __at(0x0F8A) volatile __LATBbits_t LATBbits
;
2517 //==============================================================================
2520 //==============================================================================
2523 extern __at(0x0F8B) __sfr LATC
;
2537 extern __at(0x0F8B) volatile __LATCbits_t LATCbits
;
2548 //==============================================================================
2551 //==============================================================================
2554 extern __at(0x0F8C) __sfr LATD
;
2568 extern __at(0x0F8C) volatile __LATDbits_t LATDbits
;
2579 //==============================================================================
2582 //==============================================================================
2585 extern __at(0x0F8D) __sfr LATE
;
2599 extern __at(0x0F8D) volatile __LATEbits_t LATEbits
;
2610 //==============================================================================
2613 //==============================================================================
2616 extern __at(0x0F8E) __sfr LATF
;
2630 extern __at(0x0F8E) volatile __LATFbits_t LATFbits
;
2639 //==============================================================================
2642 //==============================================================================
2645 extern __at(0x0F8F) __sfr LATG
;
2668 extern __at(0x0F8F) volatile __LATGbits_t LATGbits
;
2676 //==============================================================================
2679 //==============================================================================
2682 extern __at(0x0F92) __sfr DDRA
;
2688 unsigned TRISA0
: 1;
2689 unsigned TRISA1
: 1;
2690 unsigned TRISA2
: 1;
2691 unsigned TRISA3
: 1;
2692 unsigned TRISA4
: 1;
2693 unsigned TRISA5
: 1;
2694 unsigned TRISA6
: 1;
2695 unsigned TRISA7
: 1;
2711 extern __at(0x0F92) volatile __DDRAbits_t DDRAbits
;
2713 #define _TRISA0 0x01
2715 #define _TRISA1 0x02
2717 #define _TRISA2 0x04
2719 #define _TRISA3 0x08
2721 #define _TRISA4 0x10
2723 #define _TRISA5 0x20
2725 #define _TRISA6 0x40
2727 #define _TRISA7 0x80
2730 //==============================================================================
2733 //==============================================================================
2736 extern __at(0x0F92) __sfr TRISA
;
2742 unsigned TRISA0
: 1;
2743 unsigned TRISA1
: 1;
2744 unsigned TRISA2
: 1;
2745 unsigned TRISA3
: 1;
2746 unsigned TRISA4
: 1;
2747 unsigned TRISA5
: 1;
2748 unsigned TRISA6
: 1;
2749 unsigned TRISA7
: 1;
2765 extern __at(0x0F92) volatile __TRISAbits_t TRISAbits
;
2767 #define _TRISA_TRISA0 0x01
2768 #define _TRISA_RA0 0x01
2769 #define _TRISA_TRISA1 0x02
2770 #define _TRISA_RA1 0x02
2771 #define _TRISA_TRISA2 0x04
2772 #define _TRISA_RA2 0x04
2773 #define _TRISA_TRISA3 0x08
2774 #define _TRISA_RA3 0x08
2775 #define _TRISA_TRISA4 0x10
2776 #define _TRISA_RA4 0x10
2777 #define _TRISA_TRISA5 0x20
2778 #define _TRISA_RA5 0x20
2779 #define _TRISA_TRISA6 0x40
2780 #define _TRISA_RA6 0x40
2781 #define _TRISA_TRISA7 0x80
2782 #define _TRISA_RA7 0x80
2784 //==============================================================================
2787 //==============================================================================
2790 extern __at(0x0F93) __sfr DDRB
;
2796 unsigned TRISB0
: 1;
2797 unsigned TRISB1
: 1;
2798 unsigned TRISB2
: 1;
2799 unsigned TRISB3
: 1;
2800 unsigned TRISB4
: 1;
2801 unsigned TRISB5
: 1;
2802 unsigned TRISB6
: 1;
2803 unsigned TRISB7
: 1;
2819 extern __at(0x0F93) volatile __DDRBbits_t DDRBbits
;
2821 #define _TRISB0 0x01
2823 #define _TRISB1 0x02
2825 #define _TRISB2 0x04
2827 #define _TRISB3 0x08
2829 #define _TRISB4 0x10
2831 #define _TRISB5 0x20
2833 #define _TRISB6 0x40
2835 #define _TRISB7 0x80
2838 //==============================================================================
2841 //==============================================================================
2844 extern __at(0x0F93) __sfr TRISB
;
2850 unsigned TRISB0
: 1;
2851 unsigned TRISB1
: 1;
2852 unsigned TRISB2
: 1;
2853 unsigned TRISB3
: 1;
2854 unsigned TRISB4
: 1;
2855 unsigned TRISB5
: 1;
2856 unsigned TRISB6
: 1;
2857 unsigned TRISB7
: 1;
2873 extern __at(0x0F93) volatile __TRISBbits_t TRISBbits
;
2875 #define _TRISB_TRISB0 0x01
2876 #define _TRISB_RB0 0x01
2877 #define _TRISB_TRISB1 0x02
2878 #define _TRISB_RB1 0x02
2879 #define _TRISB_TRISB2 0x04
2880 #define _TRISB_RB2 0x04
2881 #define _TRISB_TRISB3 0x08
2882 #define _TRISB_RB3 0x08
2883 #define _TRISB_TRISB4 0x10
2884 #define _TRISB_RB4 0x10
2885 #define _TRISB_TRISB5 0x20
2886 #define _TRISB_RB5 0x20
2887 #define _TRISB_TRISB6 0x40
2888 #define _TRISB_RB6 0x40
2889 #define _TRISB_TRISB7 0x80
2890 #define _TRISB_RB7 0x80
2892 //==============================================================================
2895 //==============================================================================
2898 extern __at(0x0F94) __sfr DDRC
;
2904 unsigned TRISC0
: 1;
2905 unsigned TRISC1
: 1;
2906 unsigned TRISC2
: 1;
2907 unsigned TRISC3
: 1;
2908 unsigned TRISC4
: 1;
2909 unsigned TRISC5
: 1;
2910 unsigned TRISC6
: 1;
2911 unsigned TRISC7
: 1;
2927 extern __at(0x0F94) volatile __DDRCbits_t DDRCbits
;
2929 #define _TRISC0 0x01
2931 #define _TRISC1 0x02
2933 #define _TRISC2 0x04
2935 #define _TRISC3 0x08
2937 #define _TRISC4 0x10
2939 #define _TRISC5 0x20
2941 #define _TRISC6 0x40
2943 #define _TRISC7 0x80
2946 //==============================================================================
2949 //==============================================================================
2952 extern __at(0x0F94) __sfr TRISC
;
2958 unsigned TRISC0
: 1;
2959 unsigned TRISC1
: 1;
2960 unsigned TRISC2
: 1;
2961 unsigned TRISC3
: 1;
2962 unsigned TRISC4
: 1;
2963 unsigned TRISC5
: 1;
2964 unsigned TRISC6
: 1;
2965 unsigned TRISC7
: 1;
2981 extern __at(0x0F94) volatile __TRISCbits_t TRISCbits
;
2983 #define _TRISC_TRISC0 0x01
2984 #define _TRISC_RC0 0x01
2985 #define _TRISC_TRISC1 0x02
2986 #define _TRISC_RC1 0x02
2987 #define _TRISC_TRISC2 0x04
2988 #define _TRISC_RC2 0x04
2989 #define _TRISC_TRISC3 0x08
2990 #define _TRISC_RC3 0x08
2991 #define _TRISC_TRISC4 0x10
2992 #define _TRISC_RC4 0x10
2993 #define _TRISC_TRISC5 0x20
2994 #define _TRISC_RC5 0x20
2995 #define _TRISC_TRISC6 0x40
2996 #define _TRISC_RC6 0x40
2997 #define _TRISC_TRISC7 0x80
2998 #define _TRISC_RC7 0x80
3000 //==============================================================================
3003 //==============================================================================
3006 extern __at(0x0F95) __sfr DDRD
;
3012 unsigned TRISD0
: 1;
3013 unsigned TRISD1
: 1;
3014 unsigned TRISD2
: 1;
3015 unsigned TRISD3
: 1;
3016 unsigned TRISD4
: 1;
3017 unsigned TRISD5
: 1;
3018 unsigned TRISD6
: 1;
3019 unsigned TRISD7
: 1;
3035 extern __at(0x0F95) volatile __DDRDbits_t DDRDbits
;
3037 #define _TRISD0 0x01
3039 #define _TRISD1 0x02
3041 #define _TRISD2 0x04
3043 #define _TRISD3 0x08
3045 #define _TRISD4 0x10
3047 #define _TRISD5 0x20
3049 #define _TRISD6 0x40
3051 #define _TRISD7 0x80
3054 //==============================================================================
3057 //==============================================================================
3060 extern __at(0x0F95) __sfr TRISD
;
3066 unsigned TRISD0
: 1;
3067 unsigned TRISD1
: 1;
3068 unsigned TRISD2
: 1;
3069 unsigned TRISD3
: 1;
3070 unsigned TRISD4
: 1;
3071 unsigned TRISD5
: 1;
3072 unsigned TRISD6
: 1;
3073 unsigned TRISD7
: 1;
3089 extern __at(0x0F95) volatile __TRISDbits_t TRISDbits
;
3091 #define _TRISD_TRISD0 0x01
3092 #define _TRISD_RD0 0x01
3093 #define _TRISD_TRISD1 0x02
3094 #define _TRISD_RD1 0x02
3095 #define _TRISD_TRISD2 0x04
3096 #define _TRISD_RD2 0x04
3097 #define _TRISD_TRISD3 0x08
3098 #define _TRISD_RD3 0x08
3099 #define _TRISD_TRISD4 0x10
3100 #define _TRISD_RD4 0x10
3101 #define _TRISD_TRISD5 0x20
3102 #define _TRISD_RD5 0x20
3103 #define _TRISD_TRISD6 0x40
3104 #define _TRISD_RD6 0x40
3105 #define _TRISD_TRISD7 0x80
3106 #define _TRISD_RD7 0x80
3108 //==============================================================================
3111 //==============================================================================
3114 extern __at(0x0F96) __sfr DDRE
;
3120 unsigned TRISE0
: 1;
3121 unsigned TRISE1
: 1;
3122 unsigned TRISE2
: 1;
3123 unsigned TRISE3
: 1;
3124 unsigned TRISE4
: 1;
3125 unsigned TRISE5
: 1;
3126 unsigned TRISE6
: 1;
3127 unsigned TRISE7
: 1;
3143 extern __at(0x0F96) volatile __DDREbits_t DDREbits
;
3145 #define _TRISE0 0x01
3147 #define _TRISE1 0x02
3149 #define _TRISE2 0x04
3151 #define _TRISE3 0x08
3153 #define _TRISE4 0x10
3155 #define _TRISE5 0x20
3157 #define _TRISE6 0x40
3159 #define _TRISE7 0x80
3162 //==============================================================================
3165 //==============================================================================
3168 extern __at(0x0F96) __sfr TRISE
;
3174 unsigned TRISE0
: 1;
3175 unsigned TRISE1
: 1;
3176 unsigned TRISE2
: 1;
3177 unsigned TRISE3
: 1;
3178 unsigned TRISE4
: 1;
3179 unsigned TRISE5
: 1;
3180 unsigned TRISE6
: 1;
3181 unsigned TRISE7
: 1;
3197 extern __at(0x0F96) volatile __TRISEbits_t TRISEbits
;
3199 #define _TRISE_TRISE0 0x01
3200 #define _TRISE_RE0 0x01
3201 #define _TRISE_TRISE1 0x02
3202 #define _TRISE_RE1 0x02
3203 #define _TRISE_TRISE2 0x04
3204 #define _TRISE_RE2 0x04
3205 #define _TRISE_TRISE3 0x08
3206 #define _TRISE_RE3 0x08
3207 #define _TRISE_TRISE4 0x10
3208 #define _TRISE_RE4 0x10
3209 #define _TRISE_TRISE5 0x20
3210 #define _TRISE_RE5 0x20
3211 #define _TRISE_TRISE6 0x40
3212 #define _TRISE_RE6 0x40
3213 #define _TRISE_TRISE7 0x80
3214 #define _TRISE_RE7 0x80
3216 //==============================================================================
3219 //==============================================================================
3222 extern __at(0x0F97) __sfr DDRF
;
3230 unsigned TRISF2
: 1;
3231 unsigned TRISF3
: 1;
3232 unsigned TRISF4
: 1;
3233 unsigned TRISF5
: 1;
3234 unsigned TRISF6
: 1;
3235 unsigned TRISF7
: 1;
3251 extern __at(0x0F97) volatile __DDRFbits_t DDRFbits
;
3253 #define _TRISF2 0x04
3255 #define _TRISF3 0x08
3257 #define _TRISF4 0x10
3259 #define _TRISF5 0x20
3261 #define _TRISF6 0x40
3263 #define _TRISF7 0x80
3266 //==============================================================================
3269 //==============================================================================
3272 extern __at(0x0F97) __sfr TRISF
;
3280 unsigned TRISF2
: 1;
3281 unsigned TRISF3
: 1;
3282 unsigned TRISF4
: 1;
3283 unsigned TRISF5
: 1;
3284 unsigned TRISF6
: 1;
3285 unsigned TRISF7
: 1;
3301 extern __at(0x0F97) volatile __TRISFbits_t TRISFbits
;
3303 #define _TRISF_TRISF2 0x04
3304 #define _TRISF_RF2 0x04
3305 #define _TRISF_TRISF3 0x08
3306 #define _TRISF_RF3 0x08
3307 #define _TRISF_TRISF4 0x10
3308 #define _TRISF_RF4 0x10
3309 #define _TRISF_TRISF5 0x20
3310 #define _TRISF_RF5 0x20
3311 #define _TRISF_TRISF6 0x40
3312 #define _TRISF_RF6 0x40
3313 #define _TRISF_TRISF7 0x80
3314 #define _TRISF_RF7 0x80
3316 //==============================================================================
3319 //==============================================================================
3322 extern __at(0x0F98) __sfr DDRG
;
3328 unsigned TRISG0
: 1;
3329 unsigned TRISG1
: 1;
3330 unsigned TRISG2
: 1;
3331 unsigned TRISG3
: 1;
3332 unsigned TRISG4
: 1;
3363 extern __at(0x0F98) volatile __DDRGbits_t DDRGbits
;
3365 #define _TRISG0 0x01
3367 #define _TRISG1 0x02
3369 #define _TRISG2 0x04
3371 #define _TRISG3 0x08
3373 #define _TRISG4 0x10
3376 //==============================================================================
3379 //==============================================================================
3382 extern __at(0x0F98) __sfr TRISG
;
3388 unsigned TRISG0
: 1;
3389 unsigned TRISG1
: 1;
3390 unsigned TRISG2
: 1;
3391 unsigned TRISG3
: 1;
3392 unsigned TRISG4
: 1;
3423 extern __at(0x0F98) volatile __TRISGbits_t TRISGbits
;
3425 #define _TRISG_TRISG0 0x01
3426 #define _TRISG_RG0 0x01
3427 #define _TRISG_TRISG1 0x02
3428 #define _TRISG_RG1 0x02
3429 #define _TRISG_TRISG2 0x04
3430 #define _TRISG_RG2 0x04
3431 #define _TRISG_TRISG3 0x08
3432 #define _TRISG_RG3 0x08
3433 #define _TRISG_TRISG4 0x10
3434 #define _TRISG_RG4 0x10
3436 //==============================================================================
3439 //==============================================================================
3442 extern __at(0x0F9B) __sfr OSCTUNE
;
3455 unsigned INTSRC
: 1;
3465 extern __at(0x0F9B) volatile __OSCTUNEbits_t OSCTUNEbits
;
3474 #define _INTSRC 0x80
3476 //==============================================================================
3479 //==============================================================================
3482 extern __at(0x0F9C) __sfr RCSTA2
;
3503 unsigned ADDEN2
: 1;
3518 unsigned NOT_RC8
: 1;
3547 extern __at(0x0F9C) volatile __RCSTA2bits_t RCSTA2bits
;
3549 #define _RCSTA2_RX9D 0x01
3550 #define _RCSTA2_RCD8 0x01
3551 #define _RCSTA2_RX9D2 0x01
3552 #define _RCSTA2_OERR 0x02
3553 #define _RCSTA2_OERR2 0x02
3554 #define _RCSTA2_FERR 0x04
3555 #define _RCSTA2_FERR2 0x04
3556 #define _RCSTA2_ADDEN 0x08
3557 #define _RCSTA2_ADDEN2 0x08
3558 #define _RCSTA2_CREN 0x10
3559 #define _RCSTA2_CREN2 0x10
3560 #define _RCSTA2_SREN 0x20
3561 #define _RCSTA2_SREN2 0x20
3562 #define _RCSTA2_RX9 0x40
3563 #define _RCSTA2_RC9 0x40
3564 #define _RCSTA2_NOT_RC8 0x40
3565 #define _RCSTA2_RC8_9 0x40
3566 #define _RCSTA2_RX92 0x40
3567 #define _RCSTA2_SPEN 0x80
3568 #define _RCSTA2_SPEN2 0x80
3570 //==============================================================================
3573 //==============================================================================
3576 extern __at(0x0F9D) __sfr PIE1
;
3582 unsigned TMR1IE
: 1;
3583 unsigned TMR2IE
: 1;
3584 unsigned CCP1IE
: 1;
3585 unsigned SSP1IE
: 1;
3605 extern __at(0x0F9D) volatile __PIE1bits_t PIE1bits
;
3607 #define _TMR1IE 0x01
3608 #define _TMR2IE 0x02
3609 #define _CCP1IE 0x04
3610 #define _SSP1IE 0x08
3619 //==============================================================================
3622 //==============================================================================
3625 extern __at(0x0F9E) __sfr PIR1
;
3631 unsigned TMR1IF
: 1;
3632 unsigned TMR2IF
: 1;
3633 unsigned CCP1IF
: 1;
3634 unsigned SSP1IF
: 1;
3654 extern __at(0x0F9E) volatile __PIR1bits_t PIR1bits
;
3656 #define _TMR1IF 0x01
3657 #define _TMR2IF 0x02
3658 #define _CCP1IF 0x04
3659 #define _SSP1IF 0x08
3668 //==============================================================================
3671 //==============================================================================
3674 extern __at(0x0F9F) __sfr IPR1
;
3680 unsigned TMR1IP
: 1;
3681 unsigned TMR2IP
: 1;
3682 unsigned CCP1IP
: 1;
3683 unsigned SSP1IP
: 1;
3703 extern __at(0x0F9F) volatile __IPR1bits_t IPR1bits
;
3705 #define _TMR1IP 0x01
3706 #define _TMR2IP 0x02
3707 #define _CCP1IP 0x04
3708 #define _SSP1IP 0x08
3717 //==============================================================================
3720 //==============================================================================
3723 extern __at(0x0FA0) __sfr PIE2
;
3729 unsigned CCP2IE
: 1;
3730 unsigned TMR3IE
: 1;
3732 unsigned BCL1IE
: 1;
3736 unsigned OSCFIE
: 1;
3752 extern __at(0x0FA0) volatile __PIE2bits_t PIE2bits
;
3754 #define _CCP2IE 0x01
3755 #define _TMR3IE 0x02
3757 #define _BCL1IE 0x08
3762 #define _OSCFIE 0x80
3764 //==============================================================================
3767 //==============================================================================
3770 extern __at(0x0FA1) __sfr PIR2
;
3776 unsigned CCP2IF
: 1;
3777 unsigned TMR3IF
: 1;
3779 unsigned BCL1IF
: 1;
3783 unsigned OSCFIF
: 1;
3799 extern __at(0x0FA1) volatile __PIR2bits_t PIR2bits
;
3801 #define _CCP2IF 0x01
3802 #define _TMR3IF 0x02
3804 #define _BCL1IF 0x08
3809 #define _OSCFIF 0x80
3811 //==============================================================================
3814 //==============================================================================
3817 extern __at(0x0FA2) __sfr IPR2
;
3823 unsigned CCP2IP
: 1;
3824 unsigned TMR3IP
: 1;
3826 unsigned BCL1IP
: 1;
3830 unsigned OSCFIP
: 1;
3846 extern __at(0x0FA2) volatile __IPR2bits_t IPR2bits
;
3848 #define _CCP2IP 0x01
3849 #define _TMR3IP 0x02
3851 #define _BCL1IP 0x08
3856 #define _OSCFIP 0x80
3858 //==============================================================================
3861 //==============================================================================
3864 extern __at(0x0FA3) __sfr PIE3
;
3868 unsigned CCP3IE
: 1;
3869 unsigned CCP4IE
: 1;
3870 unsigned CCP5IE
: 1;
3871 unsigned TMR4IE
: 1;
3874 unsigned BCL2IE
: 1;
3875 unsigned SSP2IE
: 1;
3878 extern __at(0x0FA3) volatile __PIE3bits_t PIE3bits
;
3880 #define _CCP3IE 0x01
3881 #define _CCP4IE 0x02
3882 #define _CCP5IE 0x04
3883 #define _TMR4IE 0x08
3886 #define _BCL2IE 0x40
3887 #define _SSP2IE 0x80
3889 //==============================================================================
3892 //==============================================================================
3895 extern __at(0x0FA4) __sfr PIR3
;
3899 unsigned CCP3IF
: 1;
3900 unsigned CCP4IF
: 1;
3901 unsigned CCP5IF
: 1;
3902 unsigned TMR4IF
: 1;
3905 unsigned BCL2IF
: 1;
3906 unsigned SSP2IF
: 1;
3909 extern __at(0x0FA4) volatile __PIR3bits_t PIR3bits
;
3911 #define _CCP3IF 0x01
3912 #define _CCP4IF 0x02
3913 #define _CCP5IF 0x04
3914 #define _TMR4IF 0x08
3917 #define _BCL2IF 0x40
3918 #define _SSP2IF 0x80
3920 //==============================================================================
3923 //==============================================================================
3926 extern __at(0x0FA5) __sfr IPR3
;
3930 unsigned CCP3IP
: 1;
3931 unsigned CCP4IP
: 1;
3932 unsigned CCP5IP
: 1;
3933 unsigned TMR4IP
: 1;
3936 unsigned BCL2IP
: 1;
3937 unsigned SSP2IP
: 1;
3940 extern __at(0x0FA5) volatile __IPR3bits_t IPR3bits
;
3942 #define _CCP3IP 0x01
3943 #define _CCP4IP 0x02
3944 #define _CCP5IP 0x04
3945 #define _TMR4IP 0x08
3948 #define _BCL2IP 0x40
3949 #define _SSP2IP 0x80
3951 //==============================================================================
3954 //==============================================================================
3957 extern __at(0x0FA6) __sfr EECON1
;
3971 extern __at(0x0FA6) volatile __EECON1bits_t EECON1bits
;
3979 //==============================================================================
3981 extern __at(0x0FA7) __sfr EECON2
;
3983 //==============================================================================
3986 extern __at(0x0FA8) __sfr TXSTA2
;
4007 unsigned SENDB2
: 1;
4022 unsigned NOT_TX8
: 1;
4039 extern __at(0x0FA8) volatile __TXSTA2bits_t TXSTA2bits
;
4041 #define _TXSTA2_TX9D 0x01
4042 #define _TXSTA2_TXD8 0x01
4043 #define _TXSTA2_TX9D2 0x01
4044 #define _TXSTA2_TRMT 0x02
4045 #define _TXSTA2_TRMT2 0x02
4046 #define _TXSTA2_BRGH 0x04
4047 #define _TXSTA2_BRGH2 0x04
4048 #define _TXSTA2_SENDB 0x08
4049 #define _TXSTA2_SENDB2 0x08
4050 #define _TXSTA2_SYNC 0x10
4051 #define _TXSTA2_SYNC2 0x10
4052 #define _TXSTA2_TXEN 0x20
4053 #define _TXSTA2_TXEN2 0x20
4054 #define _TXSTA2_TX9 0x40
4055 #define _TXSTA2_TX8_9 0x40
4056 #define _TXSTA2_NOT_TX8 0x40
4057 #define _TXSTA2_TX92 0x40
4058 #define _TXSTA2_CSRC 0x80
4059 #define _TXSTA2_CSRC2 0x80
4061 //==============================================================================
4063 extern __at(0x0FA9) __sfr TXREG2
;
4064 extern __at(0x0FAA) __sfr RCREG2
;
4065 extern __at(0x0FAB) __sfr SPBRG2
;
4067 //==============================================================================
4070 extern __at(0x0FAC) __sfr RCSTA
;
4091 unsigned ADDEN1
: 1;
4106 unsigned NOT_RC8
: 1;
4135 extern __at(0x0FAC) volatile __RCSTAbits_t RCSTAbits
;
4145 #define _ADDEN1 0x08
4152 #define _NOT_RC8 0x40
4158 //==============================================================================
4161 //==============================================================================
4164 extern __at(0x0FAC) __sfr RCSTA1
;
4185 unsigned ADDEN1
: 1;
4200 unsigned NOT_RC8
: 1;
4229 extern __at(0x0FAC) volatile __RCSTA1bits_t RCSTA1bits
;
4231 #define _RCSTA1_RX9D 0x01
4232 #define _RCSTA1_RCD8 0x01
4233 #define _RCSTA1_RX9D1 0x01
4234 #define _RCSTA1_OERR 0x02
4235 #define _RCSTA1_OERR1 0x02
4236 #define _RCSTA1_FERR 0x04
4237 #define _RCSTA1_FERR1 0x04
4238 #define _RCSTA1_ADDEN 0x08
4239 #define _RCSTA1_ADDEN1 0x08
4240 #define _RCSTA1_CREN 0x10
4241 #define _RCSTA1_CREN1 0x10
4242 #define _RCSTA1_SREN 0x20
4243 #define _RCSTA1_SREN1 0x20
4244 #define _RCSTA1_RX9 0x40
4245 #define _RCSTA1_RC9 0x40
4246 #define _RCSTA1_NOT_RC8 0x40
4247 #define _RCSTA1_RC8_9 0x40
4248 #define _RCSTA1_RX91 0x40
4249 #define _RCSTA1_SPEN 0x80
4250 #define _RCSTA1_SPEN1 0x80
4252 //==============================================================================
4255 //==============================================================================
4258 extern __at(0x0FAD) __sfr TXSTA
;
4279 unsigned SENDB1
: 1;
4294 unsigned NOT_TX8
: 1;
4311 extern __at(0x0FAD) volatile __TXSTAbits_t TXSTAbits
;
4321 #define _SENDB1 0x08
4328 #define _NOT_TX8 0x40
4333 //==============================================================================
4336 //==============================================================================
4339 extern __at(0x0FAD) __sfr TXSTA1
;
4360 unsigned SENDB1
: 1;
4375 unsigned NOT_TX8
: 1;
4392 extern __at(0x0FAD) volatile __TXSTA1bits_t TXSTA1bits
;
4394 #define _TXSTA1_TX9D 0x01
4395 #define _TXSTA1_TXD8 0x01
4396 #define _TXSTA1_TX9D1 0x01
4397 #define _TXSTA1_TRMT 0x02
4398 #define _TXSTA1_TRMT1 0x02
4399 #define _TXSTA1_BRGH 0x04
4400 #define _TXSTA1_BRGH1 0x04
4401 #define _TXSTA1_SENDB 0x08
4402 #define _TXSTA1_SENDB1 0x08
4403 #define _TXSTA1_SYNC 0x10
4404 #define _TXSTA1_SYNC1 0x10
4405 #define _TXSTA1_TXEN 0x20
4406 #define _TXSTA1_TXEN1 0x20
4407 #define _TXSTA1_TX9 0x40
4408 #define _TXSTA1_TX8_9 0x40
4409 #define _TXSTA1_NOT_TX8 0x40
4410 #define _TXSTA1_TX91 0x40
4411 #define _TXSTA1_CSRC 0x80
4412 #define _TXSTA1_CSRC1 0x80
4414 //==============================================================================
4416 extern __at(0x0FAE) __sfr TXREG
;
4417 extern __at(0x0FAE) __sfr TXREG1
;
4418 extern __at(0x0FAF) __sfr RCREG
;
4419 extern __at(0x0FAF) __sfr RCREG1
;
4420 extern __at(0x0FB0) __sfr SPBRG
;
4421 extern __at(0x0FB0) __sfr SPBRG1
;
4423 //==============================================================================
4426 extern __at(0x0FB1) __sfr CCP3CON
;
4432 unsigned CCP3M0
: 1;
4433 unsigned CCP3M1
: 1;
4434 unsigned CCP3M2
: 1;
4435 unsigned CCP3M3
: 1;
4474 extern __at(0x0FB1) volatile __CCP3CONbits_t CCP3CONbits
;
4476 #define _CCP3M0 0x01
4477 #define _CCP3M1 0x02
4478 #define _CCP3M2 0x04
4479 #define _CCP3M3 0x08
4487 //==============================================================================
4490 //==============================================================================
4493 extern __at(0x0FB1) __sfr ECCP3CON
;
4499 unsigned CCP3M0
: 1;
4500 unsigned CCP3M1
: 1;
4501 unsigned CCP3M2
: 1;
4502 unsigned CCP3M3
: 1;
4541 extern __at(0x0FB1) volatile __ECCP3CONbits_t ECCP3CONbits
;
4543 #define _ECCP3CON_CCP3M0 0x01
4544 #define _ECCP3CON_CCP3M1 0x02
4545 #define _ECCP3CON_CCP3M2 0x04
4546 #define _ECCP3CON_CCP3M3 0x08
4547 #define _ECCP3CON_DC3B0 0x10
4548 #define _ECCP3CON_CCP3Y 0x10
4549 #define _ECCP3CON_DC3B1 0x20
4550 #define _ECCP3CON_CCP3X 0x20
4551 #define _ECCP3CON_P3M0 0x40
4552 #define _ECCP3CON_P3M1 0x80
4554 //==============================================================================
4556 extern __at(0x0FB2) __sfr CCPR3
;
4557 extern __at(0x0FB2) __sfr CCPR3L
;
4558 extern __at(0x0FB3) __sfr CCPR3H
;
4560 //==============================================================================
4563 extern __at(0x0FB4) __sfr ECCP3DEL
;
4588 unsigned P3RSEN
: 1;
4604 extern __at(0x0FB4) volatile __ECCP3DELbits_t ECCP3DELbits
;
4606 #define _ECCP3DEL_PDC0 0x01
4607 #define _ECCP3DEL_P3DC0 0x01
4608 #define _ECCP3DEL_PDC1 0x02
4609 #define _ECCP3DEL_P3DC1 0x02
4610 #define _ECCP3DEL_PDC2 0x04
4611 #define _ECCP3DEL_P3DC2 0x04
4612 #define _ECCP3DEL_PDC3 0x08
4613 #define _ECCP3DEL_P3DC3 0x08
4614 #define _ECCP3DEL_PDC4 0x10
4615 #define _ECCP3DEL_P3DC4 0x10
4616 #define _ECCP3DEL_PDC5 0x20
4617 #define _ECCP3DEL_P3DC5 0x20
4618 #define _ECCP3DEL_PDC6 0x40
4619 #define _ECCP3DEL_P3DC6 0x40
4620 #define _ECCP3DEL_PRSEN 0x80
4621 #define _ECCP3DEL_P3RSEN 0x80
4623 //==============================================================================
4626 //==============================================================================
4629 extern __at(0x0FB5) __sfr ECCP3AS
;
4635 unsigned PSSBD0
: 1;
4636 unsigned PSSBD1
: 1;
4637 unsigned PSSAC0
: 1;
4638 unsigned PSSAC1
: 1;
4639 unsigned ECCPAS0
: 1;
4640 unsigned ECCPAS1
: 1;
4641 unsigned ECCPAS2
: 1;
4642 unsigned ECCPASE
: 1;
4647 unsigned PSS3BD0
: 1;
4648 unsigned PSS3BD1
: 1;
4649 unsigned PSS3AC0
: 1;
4650 unsigned PSS3AC1
: 1;
4651 unsigned ECCP3AS0
: 1;
4652 unsigned ECCP3AS1
: 1;
4653 unsigned ECCP3AS2
: 1;
4654 unsigned ECCP3ASE
: 1;
4665 unsigned PSS3BD
: 2;
4672 unsigned PSS3AC
: 2;
4686 unsigned ECCPAS
: 3;
4693 unsigned ECCP3AS
: 3;
4698 extern __at(0x0FB5) volatile __ECCP3ASbits_t ECCP3ASbits
;
4700 #define _ECCP3AS_PSSBD0 0x01
4701 #define _ECCP3AS_PSS3BD0 0x01
4702 #define _ECCP3AS_PSSBD1 0x02
4703 #define _ECCP3AS_PSS3BD1 0x02
4704 #define _ECCP3AS_PSSAC0 0x04
4705 #define _ECCP3AS_PSS3AC0 0x04
4706 #define _ECCP3AS_PSSAC1 0x08
4707 #define _ECCP3AS_PSS3AC1 0x08
4708 #define _ECCP3AS_ECCPAS0 0x10
4709 #define _ECCP3AS_ECCP3AS0 0x10
4710 #define _ECCP3AS_ECCPAS1 0x20
4711 #define _ECCP3AS_ECCP3AS1 0x20
4712 #define _ECCP3AS_ECCPAS2 0x40
4713 #define _ECCP3AS_ECCP3AS2 0x40
4714 #define _ECCP3AS_ECCPASE 0x80
4715 #define _ECCP3AS_ECCP3ASE 0x80
4717 //==============================================================================
4720 //==============================================================================
4723 extern __at(0x0FB6) __sfr CCP2CON
;
4729 unsigned CCP2M0
: 1;
4730 unsigned CCP2M1
: 1;
4731 unsigned CCP2M2
: 1;
4732 unsigned CCP2M3
: 1;
4771 extern __at(0x0FB6) volatile __CCP2CONbits_t CCP2CONbits
;
4773 #define _CCP2M0 0x01
4774 #define _CCP2M1 0x02
4775 #define _CCP2M2 0x04
4776 #define _CCP2M3 0x08
4784 //==============================================================================
4787 //==============================================================================
4790 extern __at(0x0FB6) __sfr ECCP2CON
;
4796 unsigned CCP2M0
: 1;
4797 unsigned CCP2M1
: 1;
4798 unsigned CCP2M2
: 1;
4799 unsigned CCP2M3
: 1;
4838 extern __at(0x0FB6) volatile __ECCP2CONbits_t ECCP2CONbits
;
4840 #define _ECCP2CON_CCP2M0 0x01
4841 #define _ECCP2CON_CCP2M1 0x02
4842 #define _ECCP2CON_CCP2M2 0x04
4843 #define _ECCP2CON_CCP2M3 0x08
4844 #define _ECCP2CON_DC2B0 0x10
4845 #define _ECCP2CON_CCP2Y 0x10
4846 #define _ECCP2CON_DC2B1 0x20
4847 #define _ECCP2CON_CCP2X 0x20
4848 #define _ECCP2CON_P2M0 0x40
4849 #define _ECCP2CON_P2M1 0x80
4851 //==============================================================================
4853 extern __at(0x0FB7) __sfr CCPR2
;
4854 extern __at(0x0FB7) __sfr CCPR2L
;
4855 extern __at(0x0FB8) __sfr CCPR2H
;
4857 //==============================================================================
4860 extern __at(0x0FB9) __sfr ECCP2DEL
;
4885 unsigned P2RSEN
: 1;
4901 extern __at(0x0FB9) volatile __ECCP2DELbits_t ECCP2DELbits
;
4903 #define _ECCP2DEL_PDC0 0x01
4904 #define _ECCP2DEL_P2DC0 0x01
4905 #define _ECCP2DEL_PDC1 0x02
4906 #define _ECCP2DEL_P2DC1 0x02
4907 #define _ECCP2DEL_PDC2 0x04
4908 #define _ECCP2DEL_P2DC2 0x04
4909 #define _ECCP2DEL_PDC3 0x08
4910 #define _ECCP2DEL_P2DC3 0x08
4911 #define _ECCP2DEL_PDC4 0x10
4912 #define _ECCP2DEL_P2DC4 0x10
4913 #define _ECCP2DEL_PDC5 0x20
4914 #define _ECCP2DEL_P2DC5 0x20
4915 #define _ECCP2DEL_PDC6 0x40
4916 #define _ECCP2DEL_P2DC6 0x40
4917 #define _ECCP2DEL_PRSEN 0x80
4918 #define _ECCP2DEL_P2RSEN 0x80
4920 //==============================================================================
4923 //==============================================================================
4926 extern __at(0x0FBA) __sfr ECCP2AS
;
4932 unsigned PSSBD0
: 1;
4933 unsigned PSSBD1
: 1;
4934 unsigned PSSAC0
: 1;
4935 unsigned PSSAC1
: 1;
4936 unsigned ECCPAS0
: 1;
4937 unsigned ECCPAS1
: 1;
4938 unsigned ECCPAS2
: 1;
4939 unsigned ECCPASE
: 1;
4944 unsigned PSS2BD0
: 1;
4945 unsigned PSS2BD1
: 1;
4946 unsigned PSS2AC0
: 1;
4947 unsigned PSS2AC1
: 1;
4948 unsigned ECCP2AS0
: 1;
4949 unsigned ECCP2AS1
: 1;
4950 unsigned ECCP2AS2
: 1;
4951 unsigned ECCP2ASE
: 1;
4956 unsigned PSS2BD
: 2;
4969 unsigned PSS2AC
: 2;
4983 unsigned ECCPAS
: 3;
4990 unsigned ECCP2AS
: 3;
4995 extern __at(0x0FBA) volatile __ECCP2ASbits_t ECCP2ASbits
;
4997 #define _ECCP2AS_PSSBD0 0x01
4998 #define _ECCP2AS_PSS2BD0 0x01
4999 #define _ECCP2AS_PSSBD1 0x02
5000 #define _ECCP2AS_PSS2BD1 0x02
5001 #define _ECCP2AS_PSSAC0 0x04
5002 #define _ECCP2AS_PSS2AC0 0x04
5003 #define _ECCP2AS_PSSAC1 0x08
5004 #define _ECCP2AS_PSS2AC1 0x08
5005 #define _ECCP2AS_ECCPAS0 0x10
5006 #define _ECCP2AS_ECCP2AS0 0x10
5007 #define _ECCP2AS_ECCPAS1 0x20
5008 #define _ECCP2AS_ECCP2AS1 0x20
5009 #define _ECCP2AS_ECCPAS2 0x40
5010 #define _ECCP2AS_ECCP2AS2 0x40
5011 #define _ECCP2AS_ECCPASE 0x80
5012 #define _ECCP2AS_ECCP2ASE 0x80
5014 //==============================================================================
5017 //==============================================================================
5020 extern __at(0x0FBB) __sfr CCP1CON
;
5026 unsigned CCP1M0
: 1;
5027 unsigned CCP1M1
: 1;
5028 unsigned CCP1M2
: 1;
5029 unsigned CCP1M3
: 1;
5068 extern __at(0x0FBB) volatile __CCP1CONbits_t CCP1CONbits
;
5070 #define _CCP1M0 0x01
5071 #define _CCP1M1 0x02
5072 #define _CCP1M2 0x04
5073 #define _CCP1M3 0x08
5081 //==============================================================================
5084 //==============================================================================
5087 extern __at(0x0FBB) __sfr ECCP1CON
;
5093 unsigned CCP1M0
: 1;
5094 unsigned CCP1M1
: 1;
5095 unsigned CCP1M2
: 1;
5096 unsigned CCP1M3
: 1;
5135 extern __at(0x0FBB) volatile __ECCP1CONbits_t ECCP1CONbits
;
5137 #define _ECCP1CON_CCP1M0 0x01
5138 #define _ECCP1CON_CCP1M1 0x02
5139 #define _ECCP1CON_CCP1M2 0x04
5140 #define _ECCP1CON_CCP1M3 0x08
5141 #define _ECCP1CON_DC1B0 0x10
5142 #define _ECCP1CON_CCP1Y 0x10
5143 #define _ECCP1CON_DC1B1 0x20
5144 #define _ECCP1CON_CCP1X 0x20
5145 #define _ECCP1CON_P1M0 0x40
5146 #define _ECCP1CON_P1M1 0x80
5148 //==============================================================================
5150 extern __at(0x0FBC) __sfr CCPR1
;
5151 extern __at(0x0FBC) __sfr CCPR1L
;
5152 extern __at(0x0FBD) __sfr CCPR1H
;
5154 //==============================================================================
5157 extern __at(0x0FBE) __sfr ECCP1DEL
;
5182 unsigned P1RSEN
: 1;
5198 extern __at(0x0FBE) volatile __ECCP1DELbits_t ECCP1DELbits
;
5215 #define _P1RSEN 0x80
5217 //==============================================================================
5220 //==============================================================================
5223 extern __at(0x0FBF) __sfr ECCP1AS
;
5229 unsigned PSSBD0
: 1;
5230 unsigned PSSBD1
: 1;
5231 unsigned PSSAC0
: 1;
5232 unsigned PSSAC1
: 1;
5233 unsigned ECCPAS0
: 1;
5234 unsigned ECCPAS1
: 1;
5235 unsigned ECCPAS2
: 1;
5236 unsigned ECCPASE
: 1;
5241 unsigned PSS1BD0
: 1;
5242 unsigned PSS1BD1
: 1;
5243 unsigned PSS1AC0
: 1;
5244 unsigned PSS1AC1
: 1;
5245 unsigned ECCP1AS0
: 1;
5246 unsigned ECCP1AS1
: 1;
5247 unsigned ECCP1AS2
: 1;
5248 unsigned ECCP1ASE
: 1;
5259 unsigned PSS1BD
: 2;
5273 unsigned PSS1AC
: 2;
5280 unsigned ECCPAS
: 3;
5287 unsigned ECCP1AS
: 3;
5292 extern __at(0x0FBF) volatile __ECCP1ASbits_t ECCP1ASbits
;
5294 #define _PSSBD0 0x01
5295 #define _PSS1BD0 0x01
5296 #define _PSSBD1 0x02
5297 #define _PSS1BD1 0x02
5298 #define _PSSAC0 0x04
5299 #define _PSS1AC0 0x04
5300 #define _PSSAC1 0x08
5301 #define _PSS1AC1 0x08
5302 #define _ECCPAS0 0x10
5303 #define _ECCP1AS0 0x10
5304 #define _ECCPAS1 0x20
5305 #define _ECCP1AS1 0x20
5306 #define _ECCPAS2 0x40
5307 #define _ECCP1AS2 0x40
5308 #define _ECCPASE 0x80
5309 #define _ECCP1ASE 0x80
5311 //==============================================================================
5314 //==============================================================================
5317 extern __at(0x0FC0) __sfr WDTCON
;
5323 unsigned SWDTEN
: 1;
5329 unsigned LVDSTAT
: 1;
5330 unsigned REGSLP
: 1;
5339 unsigned DEVCFG
: 1;
5346 extern __at(0x0FC0) volatile __WDTCONbits_t WDTCONbits
;
5348 #define _SWDTEN 0x01
5351 #define _DEVCFG 0x10
5352 #define _LVDSTAT 0x40
5353 #define _REGSLP 0x80
5355 //==============================================================================
5358 //==============================================================================
5361 extern __at(0x0FC1) __sfr ADCON1
;
5391 extern __at(0x0FC1) volatile __ADCON1bits_t ADCON1bits
;
5402 //==============================================================================
5405 //==============================================================================
5408 extern __at(0x0FC1) __sfr ANCON0
;
5422 extern __at(0x0FC1) volatile __ANCON0bits_t ANCON0bits
;
5431 //==============================================================================
5434 //==============================================================================
5437 extern __at(0x0FC2) __sfr ADCON0
;
5444 unsigned GO_NOT_DONE
: 1;
5468 unsigned GO_DONE
: 1;
5492 unsigned NOT_DONE
: 1;
5515 extern __at(0x0FC2) volatile __ADCON0bits_t ADCON0bits
;
5518 #define _GO_NOT_DONE 0x02
5520 #define _GO_DONE 0x02
5522 #define _NOT_DONE 0x02
5530 //==============================================================================
5533 //==============================================================================
5536 extern __at(0x0FC2) __sfr ANCON1
;
5542 unsigned PCFG10
: 1;
5543 unsigned PCFG11
: 1;
5550 extern __at(0x0FC2) volatile __ANCON1bits_t ANCON1bits
;
5552 #define _PCFG10 0x04
5553 #define _PCFG11 0x08
5555 //==============================================================================
5557 extern __at(0x0FC3) __sfr ADRES
;
5558 extern __at(0x0FC3) __sfr ADRESL
;
5559 extern __at(0x0FC4) __sfr ADRESH
;
5561 //==============================================================================
5564 extern __at(0x0FC5) __sfr SSP1CON2
;
5576 unsigned ACKSTAT
: 1;
5583 unsigned ADMSK1
: 1;
5584 unsigned ADMSK2
: 1;
5585 unsigned ADMSK3
: 1;
5586 unsigned ADMSK4
: 1;
5587 unsigned ADMSK5
: 1;
5593 extern __at(0x0FC5) volatile __SSP1CON2bits_t SSP1CON2bits
;
5597 #define _ADMSK1 0x02
5599 #define _ADMSK2 0x04
5601 #define _ADMSK3 0x08
5603 #define _ADMSK4 0x10
5605 #define _ADMSK5 0x20
5606 #define _ACKSTAT 0x40
5609 //==============================================================================
5612 //==============================================================================
5615 extern __at(0x0FC5) __sfr SSPCON2
;
5627 unsigned ACKSTAT
: 1;
5634 unsigned ADMSK1
: 1;
5635 unsigned ADMSK2
: 1;
5636 unsigned ADMSK3
: 1;
5637 unsigned ADMSK4
: 1;
5638 unsigned ADMSK5
: 1;
5644 extern __at(0x0FC5) volatile __SSPCON2bits_t SSPCON2bits
;
5646 #define _SSPCON2_SEN 0x01
5647 #define _SSPCON2_RSEN 0x02
5648 #define _SSPCON2_ADMSK1 0x02
5649 #define _SSPCON2_PEN 0x04
5650 #define _SSPCON2_ADMSK2 0x04
5651 #define _SSPCON2_RCEN 0x08
5652 #define _SSPCON2_ADMSK3 0x08
5653 #define _SSPCON2_ACKEN 0x10
5654 #define _SSPCON2_ADMSK4 0x10
5655 #define _SSPCON2_ACKDT 0x20
5656 #define _SSPCON2_ADMSK5 0x20
5657 #define _SSPCON2_ACKSTAT 0x40
5658 #define _SSPCON2_GCEN 0x80
5660 //==============================================================================
5663 //==============================================================================
5666 extern __at(0x0FC6) __sfr SSP1CON1
;
5689 extern __at(0x0FC6) volatile __SSP1CON1bits_t SSP1CON1bits
;
5700 //==============================================================================
5703 //==============================================================================
5706 extern __at(0x0FC6) __sfr SSPCON1
;
5729 extern __at(0x0FC6) volatile __SSPCON1bits_t SSPCON1bits
;
5731 #define _SSPCON1_SSPM0 0x01
5732 #define _SSPCON1_SSPM1 0x02
5733 #define _SSPCON1_SSPM2 0x04
5734 #define _SSPCON1_SSPM3 0x08
5735 #define _SSPCON1_CKP 0x10
5736 #define _SSPCON1_SSPEN 0x20
5737 #define _SSPCON1_SSPOV 0x40
5738 #define _SSPCON1_WCOL 0x80
5740 //==============================================================================
5743 //==============================================================================
5746 extern __at(0x0FC7) __sfr SSP1STAT
;
5754 unsigned R_NOT_W
: 1;
5757 unsigned D_NOT_A
: 1;
5767 unsigned I2C_START
: 1;
5768 unsigned I2C_STOP
: 1;
5778 unsigned I2C_READ
: 1;
5781 unsigned I2C_DAT
: 1;
5802 unsigned NOT_WRITE
: 1;
5805 unsigned NOT_ADDRESS
: 1;
5814 unsigned READ_WRITE
: 1;
5817 unsigned DATA_ADDRESS
: 1;
5835 extern __at(0x0FC7) volatile __SSP1STATbits_t SSP1STATbits
;
5839 #define _R_NOT_W 0x04
5841 #define _I2C_READ 0x04
5843 #define _NOT_WRITE 0x04
5844 #define _READ_WRITE 0x04
5847 #define _I2C_START 0x08
5849 #define _I2C_STOP 0x10
5850 #define _D_NOT_A 0x20
5852 #define _I2C_DAT 0x20
5854 #define _NOT_ADDRESS 0x20
5855 #define _DATA_ADDRESS 0x20
5860 //==============================================================================
5863 //==============================================================================
5866 extern __at(0x0FC7) __sfr SSPSTAT
;
5874 unsigned R_NOT_W
: 1;
5877 unsigned D_NOT_A
: 1;
5887 unsigned I2C_START
: 1;
5888 unsigned I2C_STOP
: 1;
5898 unsigned I2C_READ
: 1;
5901 unsigned I2C_DAT
: 1;
5922 unsigned NOT_WRITE
: 1;
5925 unsigned NOT_ADDRESS
: 1;
5934 unsigned READ_WRITE
: 1;
5937 unsigned DATA_ADDRESS
: 1;
5955 extern __at(0x0FC7) volatile __SSPSTATbits_t SSPSTATbits
;
5957 #define _SSPSTAT_BF 0x01
5958 #define _SSPSTAT_UA 0x02
5959 #define _SSPSTAT_R_NOT_W 0x04
5960 #define _SSPSTAT_R_W 0x04
5961 #define _SSPSTAT_I2C_READ 0x04
5962 #define _SSPSTAT_NOT_W 0x04
5963 #define _SSPSTAT_NOT_WRITE 0x04
5964 #define _SSPSTAT_READ_WRITE 0x04
5965 #define _SSPSTAT_R 0x04
5966 #define _SSPSTAT_S 0x08
5967 #define _SSPSTAT_I2C_START 0x08
5968 #define _SSPSTAT_P 0x10
5969 #define _SSPSTAT_I2C_STOP 0x10
5970 #define _SSPSTAT_D_NOT_A 0x20
5971 #define _SSPSTAT_D_A 0x20
5972 #define _SSPSTAT_I2C_DAT 0x20
5973 #define _SSPSTAT_NOT_A 0x20
5974 #define _SSPSTAT_NOT_ADDRESS 0x20
5975 #define _SSPSTAT_DATA_ADDRESS 0x20
5976 #define _SSPSTAT_D 0x20
5977 #define _SSPSTAT_CKE 0x40
5978 #define _SSPSTAT_SMP 0x80
5980 //==============================================================================
5982 extern __at(0x0FC8) __sfr SSP1ADD
;
5984 //==============================================================================
5987 extern __at(0x0FC8) __sfr SSP1MSK
;
6001 extern __at(0x0FC8) volatile __SSP1MSKbits_t SSP1MSKbits
;
6012 //==============================================================================
6014 extern __at(0x0FC8) __sfr SSPADD
;
6015 extern __at(0x0FC9) __sfr SSP1BUF
;
6016 extern __at(0x0FC9) __sfr SSPBUF
;
6018 //==============================================================================
6021 extern __at(0x0FCA) __sfr T2CON
;
6027 unsigned T2CKPS0
: 1;
6028 unsigned T2CKPS1
: 1;
6029 unsigned TMR2ON
: 1;
6030 unsigned T2OUTPS0
: 1;
6031 unsigned T2OUTPS1
: 1;
6032 unsigned T2OUTPS2
: 1;
6033 unsigned T2OUTPS3
: 1;
6039 unsigned T2CKPS
: 2;
6046 unsigned T2OUTPS
: 4;
6051 extern __at(0x0FCA) volatile __T2CONbits_t T2CONbits
;
6053 #define _T2CKPS0 0x01
6054 #define _T2CKPS1 0x02
6055 #define _TMR2ON 0x04
6056 #define _T2OUTPS0 0x08
6057 #define _T2OUTPS1 0x10
6058 #define _T2OUTPS2 0x20
6059 #define _T2OUTPS3 0x40
6061 //==============================================================================
6063 extern __at(0x0FCB) __sfr PR2
;
6065 //==============================================================================
6068 extern __at(0x0FCC) __sfr PADCFG1
;
6086 unsigned PMPTTL
: 1;
6097 extern __at(0x0FCC) volatile __PADCFG1bits_t PADCFG1bits
;
6100 #define _PMPTTL 0x01
6102 //==============================================================================
6104 extern __at(0x0FCC) __sfr TMR2
;
6106 //==============================================================================
6109 extern __at(0x0FCD) __sfr ODCON3
;
6113 unsigned SPI1OD
: 1;
6114 unsigned SPI2OD
: 1;
6123 extern __at(0x0FCD) volatile __ODCON3bits_t ODCON3bits
;
6125 #define _SPI1OD 0x01
6126 #define _SPI2OD 0x02
6128 //==============================================================================
6131 //==============================================================================
6134 extern __at(0x0FCD) __sfr T1CON
;
6140 unsigned TMR1ON
: 1;
6141 unsigned TMR1CS
: 1;
6142 unsigned NOT_T1SYNC
: 1;
6143 unsigned T1OSCEN
: 1;
6144 unsigned T1CKPS0
: 1;
6145 unsigned T1CKPS1
: 1;
6154 unsigned T1SYNC
: 1;
6166 unsigned T1INSYNC
: 1;
6177 unsigned T1CKPS
: 2;
6182 extern __at(0x0FCD) volatile __T1CONbits_t T1CONbits
;
6184 #define _TMR1ON 0x01
6185 #define _TMR1CS 0x02
6186 #define _NOT_T1SYNC 0x04
6187 #define _T1SYNC 0x04
6188 #define _T1INSYNC 0x04
6189 #define _T1OSCEN 0x08
6190 #define _T1CKPS0 0x10
6191 #define _T1CKPS1 0x20
6195 //==============================================================================
6198 //==============================================================================
6201 extern __at(0x0FCE) __sfr ODCON2
;
6207 unsigned USART1OD
: 1;
6208 unsigned USART2OD
: 1;
6230 extern __at(0x0FCE) volatile __ODCON2bits_t ODCON2bits
;
6232 #define _USART1OD 0x01
6234 #define _USART2OD 0x02
6237 //==============================================================================
6239 extern __at(0x0FCE) __sfr TMR1
;
6240 extern __at(0x0FCE) __sfr TMR1L
;
6242 //==============================================================================
6245 extern __at(0x0FCF) __sfr ODCON1
;
6249 unsigned ECCP1OD
: 1;
6250 unsigned ECCP2OD
: 1;
6251 unsigned ECCP3OD
: 1;
6252 unsigned CCP4OD
: 1;
6253 unsigned CCP5OD
: 1;
6259 extern __at(0x0FCF) volatile __ODCON1bits_t ODCON1bits
;
6261 #define _ECCP1OD 0x01
6262 #define _ECCP2OD 0x02
6263 #define _ECCP3OD 0x04
6264 #define _CCP4OD 0x08
6265 #define _CCP5OD 0x10
6267 //==============================================================================
6269 extern __at(0x0FCF) __sfr TMR1H
;
6271 //==============================================================================
6274 extern __at(0x0FD0) __sfr RCON
;
6280 unsigned NOT_BOR
: 1;
6281 unsigned NOT_POR
: 1;
6282 unsigned NOT_PD
: 1;
6283 unsigned NOT_TO
: 1;
6284 unsigned NOT_RI
: 1;
6285 unsigned NOT_CM
: 1;
6303 extern __at(0x0FD0) volatile __RCONbits_t RCONbits
;
6305 #define _NOT_BOR 0x01
6307 #define _NOT_POR 0x02
6309 #define _NOT_PD 0x04
6311 #define _NOT_TO 0x08
6313 #define _NOT_RI 0x10
6315 #define _NOT_CM 0x20
6319 //==============================================================================
6322 //==============================================================================
6325 extern __at(0x0FD1) __sfr CM2CON
;
6334 unsigned EVPOL0
: 1;
6335 unsigned EVPOL1
: 1;
6346 unsigned EVPOL02
: 1;
6347 unsigned EVPOL12
: 1;
6355 unsigned C1CH02
: 1;
6356 unsigned C1CH12
: 1;
6372 extern __at(0x0FD1) volatile __CM2CONbits_t CM2CONbits
;
6374 #define _CM2CON_C1CH0 0x01
6375 #define _CM2CON_CCH0 0x01
6376 #define _CM2CON_C1CH02 0x01
6377 #define _CM2CON_C1CH1 0x02
6378 #define _CM2CON_CCH1 0x02
6379 #define _CM2CON_C1CH12 0x02
6380 #define _CM2CON_CREF 0x04
6381 #define _CM2CON_CREF2 0x04
6382 #define _CM2CON_EVPOL0 0x08
6383 #define _CM2CON_EVPOL02 0x08
6384 #define _CM2CON_EVPOL1 0x10
6385 #define _CM2CON_EVPOL12 0x10
6386 #define _CM2CON_CPOL 0x20
6387 #define _CM2CON_CPOL2 0x20
6388 #define _CM2CON_COE 0x40
6389 #define _CM2CON_COE2 0x40
6390 #define _CM2CON_CON 0x80
6391 #define _CM2CON_CON2 0x80
6393 //==============================================================================
6396 //==============================================================================
6399 extern __at(0x0FD1) __sfr CM2CON1
;
6408 unsigned EVPOL0
: 1;
6409 unsigned EVPOL1
: 1;
6420 unsigned EVPOL02
: 1;
6421 unsigned EVPOL12
: 1;
6429 unsigned C1CH02
: 1;
6430 unsigned C1CH12
: 1;
6446 extern __at(0x0FD1) volatile __CM2CON1bits_t CM2CON1bits
;
6448 #define _CM2CON1_C1CH0 0x01
6449 #define _CM2CON1_CCH0 0x01
6450 #define _CM2CON1_C1CH02 0x01
6451 #define _CM2CON1_C1CH1 0x02
6452 #define _CM2CON1_CCH1 0x02
6453 #define _CM2CON1_C1CH12 0x02
6454 #define _CM2CON1_CREF 0x04
6455 #define _CM2CON1_CREF2 0x04
6456 #define _CM2CON1_EVPOL0 0x08
6457 #define _CM2CON1_EVPOL02 0x08
6458 #define _CM2CON1_EVPOL1 0x10
6459 #define _CM2CON1_EVPOL12 0x10
6460 #define _CM2CON1_CPOL 0x20
6461 #define _CM2CON1_CPOL2 0x20
6462 #define _CM2CON1_COE 0x40
6463 #define _CM2CON1_COE2 0x40
6464 #define _CM2CON1_CON 0x80
6465 #define _CM2CON1_CON2 0x80
6467 //==============================================================================
6470 //==============================================================================
6473 extern __at(0x0FD2) __sfr CM1CON
;
6482 unsigned EVPOL0
: 1;
6483 unsigned EVPOL1
: 1;
6521 extern __at(0x0FD2) volatile __CM1CONbits_t CM1CONbits
;
6528 #define _EVPOL0 0x08
6529 #define _EVPOL1 0x10
6534 //==============================================================================
6537 //==============================================================================
6540 extern __at(0x0FD2) __sfr CM1CON1
;
6549 unsigned EVPOL0
: 1;
6550 unsigned EVPOL1
: 1;
6588 extern __at(0x0FD2) volatile __CM1CON1bits_t CM1CON1bits
;
6590 #define _CM1CON1_C1CH0 0x01
6591 #define _CM1CON1_CCH0 0x01
6592 #define _CM1CON1_C1CH1 0x02
6593 #define _CM1CON1_CCH1 0x02
6594 #define _CM1CON1_CREF 0x04
6595 #define _CM1CON1_EVPOL0 0x08
6596 #define _CM1CON1_EVPOL1 0x10
6597 #define _CM1CON1_CPOL 0x20
6598 #define _CM1CON1_COE 0x40
6599 #define _CM1CON1_CON 0x80
6601 //==============================================================================
6604 //==============================================================================
6607 extern __at(0x0FD3) __sfr OSCCON
;
6637 extern __at(0x0FD3) volatile __OSCCONbits_t OSCCONbits
;
6647 //==============================================================================
6650 //==============================================================================
6653 extern __at(0x0FD3) __sfr REFOCON
;
6659 unsigned RODIV0
: 1;
6660 unsigned RODIV1
: 1;
6661 unsigned RODIV2
: 1;
6662 unsigned RODIV3
: 1;
6664 unsigned ROSSLP
: 1;
6676 extern __at(0x0FD3) volatile __REFOCONbits_t REFOCONbits
;
6678 #define _RODIV0 0x01
6679 #define _RODIV1 0x02
6680 #define _RODIV2 0x04
6681 #define _RODIV3 0x08
6683 #define _ROSSLP 0x20
6686 //==============================================================================
6689 //==============================================================================
6692 extern __at(0x0FD5) __sfr T0CON
;
6704 unsigned T08BIT
: 1;
6705 unsigned TMR0ON
: 1;
6727 extern __at(0x0FD5) volatile __T0CONbits_t T0CONbits
;
6736 #define _T08BIT 0x40
6737 #define _TMR0ON 0x80
6739 //==============================================================================
6741 extern __at(0x0FD6) __sfr TMR0
;
6742 extern __at(0x0FD6) __sfr TMR0L
;
6743 extern __at(0x0FD7) __sfr TMR0H
;
6745 //==============================================================================
6748 extern __at(0x0FD8) __sfr STATUS
;
6762 extern __at(0x0FD8) volatile __STATUSbits_t STATUSbits
;
6770 //==============================================================================
6772 extern __at(0x0FD9) __sfr FSR2L
;
6773 extern __at(0x0FDA) __sfr FSR2H
;
6774 extern __at(0x0FDB) __sfr PLUSW2
;
6775 extern __at(0x0FDC) __sfr PREINC2
;
6776 extern __at(0x0FDD) __sfr POSTDEC2
;
6777 extern __at(0x0FDE) __sfr POSTINC2
;
6778 extern __at(0x0FDF) __sfr INDF2
;
6779 extern __at(0x0FE0) __sfr BSR
;
6780 extern __at(0x0FE1) __sfr FSR1L
;
6781 extern __at(0x0FE2) __sfr FSR1H
;
6782 extern __at(0x0FE3) __sfr PLUSW1
;
6783 extern __at(0x0FE4) __sfr PREINC1
;
6784 extern __at(0x0FE5) __sfr POSTDEC1
;
6785 extern __at(0x0FE6) __sfr POSTINC1
;
6786 extern __at(0x0FE7) __sfr INDF1
;
6787 extern __at(0x0FE8) __sfr WREG
;
6788 extern __at(0x0FE9) __sfr FSR0L
;
6789 extern __at(0x0FEA) __sfr FSR0H
;
6790 extern __at(0x0FEB) __sfr PLUSW0
;
6791 extern __at(0x0FEC) __sfr PREINC0
;
6792 extern __at(0x0FED) __sfr POSTDEC0
;
6793 extern __at(0x0FEE) __sfr POSTINC0
;
6794 extern __at(0x0FEF) __sfr INDF0
;
6796 //==============================================================================
6799 extern __at(0x0FF0) __sfr INTCON3
;
6805 unsigned INT1IF
: 1;
6806 unsigned INT2IF
: 1;
6807 unsigned INT3IF
: 1;
6808 unsigned INT1IE
: 1;
6809 unsigned INT2IE
: 1;
6810 unsigned INT3IE
: 1;
6811 unsigned INT1IP
: 1;
6812 unsigned INT2IP
: 1;
6828 extern __at(0x0FF0) volatile __INTCON3bits_t INTCON3bits
;
6830 #define _INT1IF 0x01
6832 #define _INT2IF 0x02
6834 #define _INT3IF 0x04
6836 #define _INT1IE 0x08
6838 #define _INT2IE 0x10
6840 #define _INT3IE 0x20
6842 #define _INT1IP 0x40
6844 #define _INT2IP 0x80
6847 //==============================================================================
6850 //==============================================================================
6853 extern __at(0x0FF1) __sfr INTCON2
;
6860 unsigned INT3IP
: 1;
6861 unsigned TMR0IP
: 1;
6862 unsigned INTEDG3
: 1;
6863 unsigned INTEDG2
: 1;
6864 unsigned INTEDG1
: 1;
6865 unsigned INTEDG0
: 1;
6866 unsigned NOT_RBPU
: 1;
6882 extern __at(0x0FF1) volatile __INTCON2bits_t INTCON2bits
;
6885 #define _INT3IP 0x02
6887 #define _TMR0IP 0x04
6889 #define _INTEDG3 0x08
6890 #define _INTEDG2 0x10
6891 #define _INTEDG1 0x20
6892 #define _INTEDG0 0x40
6893 #define _NOT_RBPU 0x80
6896 //==============================================================================
6899 //==============================================================================
6902 extern __at(0x0FF2) __sfr INTCON
;
6909 unsigned INT0IF
: 1;
6910 unsigned TMR0IF
: 1;
6912 unsigned INT0IE
: 1;
6913 unsigned TMR0IE
: 1;
6914 unsigned PEIE_GIEL
: 1;
6915 unsigned GIE_GIEH
: 1;
6943 extern __at(0x0FF2) volatile __INTCONbits_t INTCONbits
;
6946 #define _INT0IF 0x02
6948 #define _TMR0IF 0x04
6951 #define _INT0IE 0x10
6953 #define _TMR0IE 0x20
6955 #define _PEIE_GIEL 0x40
6958 #define _GIE_GIEH 0x80
6962 //==============================================================================
6964 extern __at(0x0FF3) __sfr PROD
;
6965 extern __at(0x0FF3) __sfr PRODL
;
6966 extern __at(0x0FF4) __sfr PRODH
;
6967 extern __at(0x0FF5) __sfr TABLAT
;
6968 extern __at(0x0FF6) __sfr TBLPTR
;
6969 extern __at(0x0FF6) __sfr TBLPTRL
;
6970 extern __at(0x0FF7) __sfr TBLPTRH
;
6971 extern __at(0x0FF8) __sfr TBLPTRU
;
6972 extern __at(0x0FF9) __sfr PC
;
6973 extern __at(0x0FF9) __sfr PCL
;
6974 extern __at(0x0FFA) __sfr PCLATH
;
6975 extern __at(0x0FFB) __sfr PCLATU
;
6977 //==============================================================================
6980 extern __at(0x0FFC) __sfr STKPTR
;
6986 unsigned STKPTR0
: 1;
6987 unsigned STKPTR1
: 1;
6988 unsigned STKPTR2
: 1;
6989 unsigned STKPTR3
: 1;
6990 unsigned STKPTR4
: 1;
6992 unsigned STKUNF
: 1;
6993 unsigned STKFUL
: 1;
7005 unsigned STKOVF
: 1;
7010 unsigned STKPTR
: 5;
7021 extern __at(0x0FFC) volatile __STKPTRbits_t STKPTRbits
;
7023 #define _STKPTR0 0x01
7025 #define _STKPTR1 0x02
7027 #define _STKPTR2 0x04
7029 #define _STKPTR3 0x08
7031 #define _STKPTR4 0x10
7033 #define _STKUNF 0x40
7034 #define _STKFUL 0x80
7035 #define _STKOVF 0x80
7037 //==============================================================================
7039 extern __at(0x0FFD) __sfr TOS
;
7040 extern __at(0x0FFD) __sfr TOSL
;
7041 extern __at(0x0FFE) __sfr TOSH
;
7042 extern __at(0x0FFF) __sfr TOSU
;
7044 //==============================================================================
7046 // Configuration Addresses
7048 //==============================================================================
7050 #define __CONFIG1L 0x01FFF8
7051 #define __CONFIG1H 0x01FFF9
7052 #define __CONFIG2L 0x01FFFA
7053 #define __CONFIG2H 0x01FFFB
7054 #define __CONFIG3L 0x01FFFC
7055 #define __CONFIG3H 0x01FFFD
7057 //==============================================================================
7059 #endif // #ifndef __PIC18F67J50_H__