2 * This declarations of the PIC18LF47J53 MCU.
4 * This file is part of the GNU PIC library for SDCC, originally
5 * created by Molnar Karoly <molnarkaroly@users.sf.net> 2016.
7 * This file is generated automatically by the cinc2h.pl, 2016-04-13 17:23:58 UTC.
9 * SDCC is licensed under the GNU Public license (GPL) v2. Note that
10 * this license covers the code to the compiler and other executables,
11 * but explicitly does not cover any code or objects generated by sdcc.
13 * For pic device libraries and header files which are derived from
14 * Microchip header (.inc) and linker script (.lkr) files Microchip
15 * requires that "The header files should state that they are only to be
16 * used with authentic Microchip devices" which makes them incompatible
17 * with the GPL. Pic device libraries and header files are located at
18 * non-free/lib and non-free/include directories respectively.
19 * Sdcc should be run with the --use-non-free command line option in
20 * order to include non-free header files and libraries.
22 * See http://sdcc.sourceforge.net/ for the latest information on sdcc.
25 #ifndef __PIC18LF47J53_H__
26 #define __PIC18LF47J53_H__
28 //==============================================================================
30 //==============================================================================
32 // Register Definitions
34 //==============================================================================
37 //==============================================================================
40 extern __at(0x0EB8) __sfr ADCTRIG
;
58 unsigned TRIGSEL0
: 1;
59 unsigned TRIGSEL1
: 1;
81 extern __at(0x0EB8) volatile __ADCTRIGbits_t ADCTRIGbits
;
84 #define _TRIGSEL0 0x01
86 #define _TRIGSEL1 0x02
88 //==============================================================================
91 //==============================================================================
94 extern __at(0x0EB9) __sfr PD0
;
103 unsigned UART1MD
: 1;
104 unsigned UART2MD
: 1;
105 unsigned ECCP1MD
: 1;
106 unsigned ECCP2MD
: 1;
107 unsigned ECCP3MD
: 1;
113 unsigned PMDMSSP1
: 1;
114 unsigned PMDMSSP2
: 1;
115 unsigned PMDUART1
: 1;
116 unsigned PMDUART2
: 1;
117 unsigned PMDECCP1
: 1;
118 unsigned PMDECCP2
: 1;
119 unsigned PMDECCP3
: 1;
123 extern __at(0x0EB9) volatile __PD0bits_t PD0bits
;
128 #define _PMDMSSP1 0x02
130 #define _PMDMSSP2 0x04
131 #define _UART1MD 0x08
132 #define _PMDUART1 0x08
133 #define _UART2MD 0x10
134 #define _PMDUART2 0x10
135 #define _ECCP1MD 0x20
136 #define _PMDECCP1 0x20
137 #define _ECCP2MD 0x40
138 #define _PMDECCP2 0x40
139 #define _ECCP3MD 0x80
140 #define _PMDECCP3 0x80
142 //==============================================================================
145 //==============================================================================
148 extern __at(0x0EB9) __sfr PMDIS0
;
157 unsigned UART1MD
: 1;
158 unsigned UART2MD
: 1;
159 unsigned ECCP1MD
: 1;
160 unsigned ECCP2MD
: 1;
161 unsigned ECCP3MD
: 1;
167 unsigned PMDMSSP1
: 1;
168 unsigned PMDMSSP2
: 1;
169 unsigned PMDUART1
: 1;
170 unsigned PMDUART2
: 1;
171 unsigned PMDECCP1
: 1;
172 unsigned PMDECCP2
: 1;
173 unsigned PMDECCP3
: 1;
177 extern __at(0x0EB9) volatile __PMDIS0bits_t PMDIS0bits
;
179 #define _PMDIS0_ADCMD 0x01
180 #define _PMDIS0_PMDADC 0x01
181 #define _PMDIS0_SPI1MD 0x02
182 #define _PMDIS0_PMDMSSP1 0x02
183 #define _PMDIS0_SPI2MD 0x04
184 #define _PMDIS0_PMDMSSP2 0x04
185 #define _PMDIS0_UART1MD 0x08
186 #define _PMDIS0_PMDUART1 0x08
187 #define _PMDIS0_UART2MD 0x10
188 #define _PMDIS0_PMDUART2 0x10
189 #define _PMDIS0_ECCP1MD 0x20
190 #define _PMDIS0_PMDECCP1 0x20
191 #define _PMDIS0_ECCP2MD 0x40
192 #define _PMDIS0_PMDECCP2 0x40
193 #define _PMDIS0_ECCP3MD 0x80
194 #define _PMDIS0_PMDECCP3 0x80
196 //==============================================================================
199 //==============================================================================
202 extern __at(0x0EBA) __sfr PD1
;
221 unsigned PMDTMR1
: 1;
222 unsigned PMDTMR2
: 1;
223 unsigned PMDTMR3
: 1;
224 unsigned PMDTMR4
: 1;
225 unsigned PMDRTCC
: 1;
226 unsigned PMDCTMU
: 1;
231 extern __at(0x0EBA) volatile __PD1bits_t PD1bits
;
234 #define _PMDTMR1 0x02
236 #define _PMDTMR2 0x04
238 #define _PMDTMR3 0x08
240 #define _PMDTMR4 0x10
242 #define _PMDRTCC 0x20
244 #define _PMDCTMU 0x40
248 //==============================================================================
251 //==============================================================================
254 extern __at(0x0EBA) __sfr PMDIS1
;
273 unsigned PMDTMR1
: 1;
274 unsigned PMDTMR2
: 1;
275 unsigned PMDTMR3
: 1;
276 unsigned PMDTMR4
: 1;
277 unsigned PMDRTCC
: 1;
278 unsigned PMDCTMU
: 1;
283 extern __at(0x0EBA) volatile __PMDIS1bits_t PMDIS1bits
;
285 #define _PMDIS1_TMR1MD 0x02
286 #define _PMDIS1_PMDTMR1 0x02
287 #define _PMDIS1_TMR2MD 0x04
288 #define _PMDIS1_PMDTMR2 0x04
289 #define _PMDIS1_TMR3MD 0x08
290 #define _PMDIS1_PMDTMR3 0x08
291 #define _PMDIS1_TMR4MD 0x10
292 #define _PMDIS1_PMDTMR4 0x10
293 #define _PMDIS1_RTCCMD 0x20
294 #define _PMDIS1_PMDRTCC 0x20
295 #define _PMDIS1_CTMUMD 0x40
296 #define _PMDIS1_PMDCTMU 0x40
297 #define _PMDIS1_PSPMD 0x80
298 #define _PMDIS1_PMDPSP 0x80
300 //==============================================================================
303 //==============================================================================
306 extern __at(0x0EBB) __sfr PD2
;
324 unsigned PMDCMP1
: 1;
325 unsigned PMDCMP2
: 1;
326 unsigned PMDCMP3
: 1;
327 unsigned PMDTMR5
: 1;
328 unsigned PMDTMR6
: 1;
330 unsigned PMDTMR8
: 1;
335 extern __at(0x0EBB) volatile __PD2bits_t PD2bits
;
338 #define _PMDCMP1 0x01
340 #define _PMDCMP2 0x02
342 #define _PMDCMP3 0x04
344 #define _PMDTMR5 0x08
346 #define _PMDTMR6 0x10
348 #define _PMDTMR8 0x40
350 //==============================================================================
353 //==============================================================================
356 extern __at(0x0EBB) __sfr PMDIS2
;
374 unsigned PMDCMP1
: 1;
375 unsigned PMDCMP2
: 1;
376 unsigned PMDCMP3
: 1;
377 unsigned PMDTMR5
: 1;
378 unsigned PMDTMR6
: 1;
380 unsigned PMDTMR8
: 1;
385 extern __at(0x0EBB) volatile __PMDIS2bits_t PMDIS2bits
;
387 #define _PMDIS2_CMP1MD 0x01
388 #define _PMDIS2_PMDCMP1 0x01
389 #define _PMDIS2_CMP2MD 0x02
390 #define _PMDIS2_PMDCMP2 0x02
391 #define _PMDIS2_CMP3MD 0x04
392 #define _PMDIS2_PMDCMP3 0x04
393 #define _PMDIS2_TMR5MD 0x08
394 #define _PMDIS2_PMDTMR5 0x08
395 #define _PMDIS2_TMR6MD 0x10
396 #define _PMDIS2_PMDTMR6 0x10
397 #define _PMDIS2_TMR8MD 0x40
398 #define _PMDIS2_PMDTMR8 0x40
400 //==============================================================================
403 //==============================================================================
406 extern __at(0x0EBC) __sfr PD3
;
419 unsigned CCP10MD
: 1;
425 unsigned PMDCCP4
: 1;
426 unsigned PMDCCP5
: 1;
427 unsigned PMDCCP6
: 1;
428 unsigned PMDCCP7
: 1;
429 unsigned PMDCCP8
: 1;
430 unsigned PMDCCP9
: 1;
431 unsigned PMDCCP10
: 1;
435 extern __at(0x0EBC) volatile __PD3bits_t PD3bits
;
438 #define _PMDCCP4 0x02
440 #define _PMDCCP5 0x04
442 #define _PMDCCP6 0x08
444 #define _PMDCCP7 0x10
446 #define _PMDCCP8 0x20
448 #define _PMDCCP9 0x40
449 #define _CCP10MD 0x80
450 #define _PMDCCP10 0x80
452 //==============================================================================
455 //==============================================================================
458 extern __at(0x0EBC) __sfr PMDIS3
;
471 unsigned CCP10MD
: 1;
477 unsigned PMDCCP4
: 1;
478 unsigned PMDCCP5
: 1;
479 unsigned PMDCCP6
: 1;
480 unsigned PMDCCP7
: 1;
481 unsigned PMDCCP8
: 1;
482 unsigned PMDCCP9
: 1;
483 unsigned PMDCCP10
: 1;
487 extern __at(0x0EBC) volatile __PMDIS3bits_t PMDIS3bits
;
489 #define _PMDIS3_CCP4MD 0x02
490 #define _PMDIS3_PMDCCP4 0x02
491 #define _PMDIS3_CCP5MD 0x04
492 #define _PMDIS3_PMDCCP5 0x04
493 #define _PMDIS3_CCP6MD 0x08
494 #define _PMDIS3_PMDCCP6 0x08
495 #define _PMDIS3_CCP7MD 0x10
496 #define _PMDIS3_PMDCCP7 0x10
497 #define _PMDIS3_CCP8MD 0x20
498 #define _PMDIS3_PMDCCP8 0x20
499 #define _PMDIS3_CCP9MD 0x40
500 #define _PMDIS3_PMDCCP9 0x40
501 #define _PMDIS3_CCP10MD 0x80
502 #define _PMDIS3_PMDCCP10 0x80
504 //==============================================================================
507 //==============================================================================
510 extern __at(0x0EBF) __sfr PPSCON
;
524 extern __at(0x0EBF) volatile __PPSCONbits_t PPSCONbits
;
528 //==============================================================================
530 extern __at(0x0EC0) __sfr RPOR0
;
531 extern __at(0x0EC1) __sfr RPOR1
;
532 extern __at(0x0EC2) __sfr RPOR2
;
533 extern __at(0x0EC3) __sfr RPOR3
;
534 extern __at(0x0EC4) __sfr RPOR4
;
535 extern __at(0x0EC5) __sfr RPOR5
;
536 extern __at(0x0EC6) __sfr RPOR6
;
537 extern __at(0x0EC7) __sfr RPOR7
;
538 extern __at(0x0EC8) __sfr RPOR8
;
539 extern __at(0x0EC9) __sfr RPOR9
;
540 extern __at(0x0ECA) __sfr RPOR10
;
541 extern __at(0x0ECB) __sfr RPOR11
;
542 extern __at(0x0ECC) __sfr RPOR12
;
543 extern __at(0x0ECD) __sfr RPOR13
;
544 extern __at(0x0ED1) __sfr RPOR17
;
545 extern __at(0x0ED2) __sfr RPOR18
;
546 extern __at(0x0ED3) __sfr RPOR19
;
547 extern __at(0x0ED4) __sfr RPOR20
;
548 extern __at(0x0ED5) __sfr RPOR21
;
549 extern __at(0x0ED6) __sfr RPOR22
;
550 extern __at(0x0ED7) __sfr RPOR23
;
551 extern __at(0x0ED8) __sfr RPOR24
;
552 extern __at(0x0EE1) __sfr RPINR1
;
553 extern __at(0x0EE2) __sfr RPINR2
;
554 extern __at(0x0EE3) __sfr RPINR3
;
555 extern __at(0x0EE4) __sfr RPINR4
;
556 extern __at(0x0EE6) __sfr RPINR6
;
557 extern __at(0x0EE7) __sfr RPINR15
;
558 extern __at(0x0EE8) __sfr RPINR7
;
559 extern __at(0x0EE9) __sfr RPINR8
;
560 extern __at(0x0EEA) __sfr RPINR9
;
561 extern __at(0x0EF2) __sfr RPINR12
;
562 extern __at(0x0EF3) __sfr RPINR13
;
563 extern __at(0x0EF4) __sfr RPINR14
;
564 extern __at(0x0EF7) __sfr RPINR16
;
565 extern __at(0x0EF8) __sfr RPINR17
;
566 extern __at(0x0EFC) __sfr RPINR21
;
567 extern __at(0x0EFD) __sfr RPINR22
;
568 extern __at(0x0EFE) __sfr RPINR23
;
569 extern __at(0x0EFF) __sfr RPINR24
;
571 //==============================================================================
574 extern __at(0x0F00) __sfr CCP10CON
;
580 unsigned CCP10M0
: 1;
581 unsigned CCP10M1
: 1;
582 unsigned CCP10M2
: 1;
583 unsigned CCP10M3
: 1;
604 extern __at(0x0F00) volatile __CCP10CONbits_t CCP10CONbits
;
606 #define _CCP10M0 0x01
607 #define _CCP10M1 0x02
608 #define _CCP10M2 0x04
609 #define _CCP10M3 0x08
613 //==============================================================================
615 extern __at(0x0F01) __sfr CCPR10L
;
616 extern __at(0x0F02) __sfr CCPR10H
;
618 //==============================================================================
621 extern __at(0x0F03) __sfr CCP9CON
;
651 extern __at(0x0F03) volatile __CCP9CONbits_t CCP9CONbits
;
660 //==============================================================================
662 extern __at(0x0F04) __sfr CCPR9L
;
663 extern __at(0x0F05) __sfr CCPR9H
;
665 //==============================================================================
668 extern __at(0x0F06) __sfr CCP8CON
;
698 extern __at(0x0F06) volatile __CCP8CONbits_t CCP8CONbits
;
707 //==============================================================================
709 extern __at(0x0F07) __sfr CCPR8L
;
710 extern __at(0x0F08) __sfr CCPR8H
;
712 //==============================================================================
715 extern __at(0x0F09) __sfr CCP7CON
;
745 extern __at(0x0F09) volatile __CCP7CONbits_t CCP7CONbits
;
754 //==============================================================================
756 extern __at(0x0F0A) __sfr CCPR7L
;
757 extern __at(0x0F0B) __sfr CCPR7H
;
759 //==============================================================================
762 extern __at(0x0F0C) __sfr CCP6CON
;
792 extern __at(0x0F0C) volatile __CCP6CONbits_t CCP6CONbits
;
801 //==============================================================================
803 extern __at(0x0F0D) __sfr CCPR6L
;
804 extern __at(0x0F0E) __sfr CCPR6H
;
806 //==============================================================================
809 extern __at(0x0F0F) __sfr CCP5CON
;
839 extern __at(0x0F0F) volatile __CCP5CONbits_t CCP5CONbits
;
848 //==============================================================================
850 extern __at(0x0F10) __sfr CCPR5L
;
851 extern __at(0x0F11) __sfr CCPR5H
;
853 //==============================================================================
856 extern __at(0x0F12) __sfr CCP4CON
;
886 extern __at(0x0F12) volatile __CCP4CONbits_t CCP4CONbits
;
895 //==============================================================================
897 extern __at(0x0F13) __sfr CCPR4L
;
898 extern __at(0x0F14) __sfr CCPR4H
;
900 //==============================================================================
903 extern __at(0x0F15) __sfr CCP3CON
;
939 extern __at(0x0F15) volatile __CCP3CONbits_t CCP3CONbits
;
950 //==============================================================================
952 extern __at(0x0F16) __sfr CCPR3L
;
953 extern __at(0x0F17) __sfr CCPR3H
;
955 //==============================================================================
958 extern __at(0x0F18) __sfr ECCP3DEL
;
981 extern __at(0x0F18) volatile __ECCP3DELbits_t ECCP3DELbits
;
992 //==============================================================================
995 //==============================================================================
998 extern __at(0x0F19) __sfr ECCP3AS
;
1004 unsigned PSS3BD0
: 1;
1005 unsigned PSS3BD1
: 1;
1006 unsigned PSS3AC0
: 1;
1007 unsigned PSS3AC1
: 1;
1008 unsigned ECCP3AS0
: 1;
1009 unsigned ECCP3AS1
: 1;
1010 unsigned ECCP3AS2
: 1;
1011 unsigned ECCP3ASE
: 1;
1016 unsigned PSS3BD
: 2;
1023 unsigned PSS3AC
: 2;
1030 unsigned ECCP3AS
: 3;
1035 extern __at(0x0F19) volatile __ECCP3ASbits_t ECCP3ASbits
;
1037 #define _PSS3BD0 0x01
1038 #define _PSS3BD1 0x02
1039 #define _PSS3AC0 0x04
1040 #define _PSS3AC1 0x08
1041 #define _ECCP3AS0 0x10
1042 #define _ECCP3AS1 0x20
1043 #define _ECCP3AS2 0x40
1044 #define _ECCP3ASE 0x80
1046 //==============================================================================
1049 //==============================================================================
1052 extern __at(0x0F1A) __sfr PSTR3CON
;
1062 unsigned STRSYNC
: 1;
1075 extern __at(0x0F1A) volatile __PSTR3CONbits_t PSTR3CONbits
;
1077 #define _PSTR3CON_STRA 0x01
1078 #define _PSTR3CON_STRB 0x02
1079 #define _PSTR3CON_STRC 0x04
1080 #define _PSTR3CON_STRD 0x08
1081 #define _PSTR3CON_STRSYNC 0x10
1082 #define _PSTR3CON_CMPL0 0x40
1083 #define _PSTR3CON_CMPL1 0x80
1085 //==============================================================================
1088 //==============================================================================
1091 extern __at(0x0F1B) __sfr T8CON
;
1097 unsigned T8CKPS0
: 1;
1098 unsigned T8CKPS1
: 1;
1099 unsigned TMR8ON
: 1;
1100 unsigned T8OUTPS0
: 1;
1101 unsigned T8OUTPS1
: 1;
1102 unsigned T8OUTPS2
: 1;
1103 unsigned T8OUTPS3
: 1;
1109 unsigned T8CKPS
: 2;
1116 unsigned T8OUTPS
: 4;
1121 extern __at(0x0F1B) volatile __T8CONbits_t T8CONbits
;
1123 #define _T8CKPS0 0x01
1124 #define _T8CKPS1 0x02
1125 #define _TMR8ON 0x04
1126 #define _T8OUTPS0 0x08
1127 #define _T8OUTPS1 0x10
1128 #define _T8OUTPS2 0x20
1129 #define _T8OUTPS3 0x40
1131 //==============================================================================
1133 extern __at(0x0F1C) __sfr PR8
;
1134 extern __at(0x0F1D) __sfr TMR8
;
1136 //==============================================================================
1139 extern __at(0x0F1E) __sfr T6CON
;
1145 unsigned T6CKPS0
: 1;
1146 unsigned T6CKPS1
: 1;
1147 unsigned TMR6ON
: 1;
1148 unsigned T6OUTPS0
: 1;
1149 unsigned T6OUTPS1
: 1;
1150 unsigned T6OUTPS2
: 1;
1151 unsigned T6OUTPS3
: 1;
1157 unsigned T6CKPS
: 2;
1164 unsigned T6OUTPS
: 4;
1169 extern __at(0x0F1E) volatile __T6CONbits_t T6CONbits
;
1171 #define _T6CKPS0 0x01
1172 #define _T6CKPS1 0x02
1173 #define _TMR6ON 0x04
1174 #define _T6OUTPS0 0x08
1175 #define _T6OUTPS1 0x10
1176 #define _T6OUTPS2 0x20
1177 #define _T6OUTPS3 0x40
1179 //==============================================================================
1181 extern __at(0x0F1F) __sfr PR6
;
1182 extern __at(0x0F20) __sfr TMR6
;
1184 //==============================================================================
1187 extern __at(0x0F21) __sfr T5GCON
;
1193 unsigned T5GSS0
: 1;
1194 unsigned T5GSS1
: 1;
1195 unsigned T5GVAL
: 1;
1196 unsigned T5GGO_NOT_T5DONE
: 1;
1197 unsigned T5GSPM
: 1;
1199 unsigned T5GPOL
: 1;
1200 unsigned TMR5GE
: 1;
1220 unsigned NOT_T5DONE
: 1;
1232 unsigned T5DONE
: 1;
1246 extern __at(0x0F21) volatile __T5GCONbits_t T5GCONbits
;
1248 #define _T5GSS0 0x01
1249 #define _T5GSS1 0x02
1250 #define _T5GVAL 0x04
1251 #define _T5GGO_NOT_T5DONE 0x08
1253 #define _NOT_T5DONE 0x08
1254 #define _T5DONE 0x08
1255 #define _T5GSPM 0x10
1257 #define _T5GPOL 0x40
1258 #define _TMR5GE 0x80
1260 //==============================================================================
1263 //==============================================================================
1266 extern __at(0x0F22) __sfr T5CON
;
1272 unsigned TMR5ON
: 1;
1274 unsigned NOT_T5SYNC
: 1;
1275 unsigned T5OSCEN
: 1;
1276 unsigned T5CKPS0
: 1;
1277 unsigned T5CKPS1
: 1;
1278 unsigned TMR5CS0
: 1;
1279 unsigned TMR5CS1
: 1;
1285 unsigned T5CKPS
: 2;
1292 unsigned TMR5CS
: 2;
1296 extern __at(0x0F22) volatile __T5CONbits_t T5CONbits
;
1298 #define _T5CON_TMR5ON 0x01
1299 #define _T5CON_RD16 0x02
1300 #define _T5CON_NOT_T5SYNC 0x04
1301 #define _T5CON_T5OSCEN 0x08
1302 #define _T5CON_T5CKPS0 0x10
1303 #define _T5CON_T5CKPS1 0x20
1304 #define _T5CON_TMR5CS0 0x40
1305 #define _T5CON_TMR5CS1 0x80
1307 //==============================================================================
1309 extern __at(0x0F23) __sfr TMR5L
;
1310 extern __at(0x0F24) __sfr TMR5H
;
1312 //==============================================================================
1315 extern __at(0x0F25) __sfr CM3CON
;
1324 unsigned EVPOL0
: 1;
1325 unsigned EVPOL1
: 1;
1345 extern __at(0x0F25) volatile __CM3CONbits_t CM3CONbits
;
1347 #define _CM3CON_CCH0 0x01
1348 #define _CM3CON_CCH1 0x02
1349 #define _CM3CON_CREF 0x04
1350 #define _CM3CON_EVPOL0 0x08
1351 #define _CM3CON_EVPOL1 0x10
1352 #define _CM3CON_CPOL 0x20
1353 #define _CM3CON_COE 0x40
1354 #define _CM3CON_CON 0x80
1356 //==============================================================================
1359 //==============================================================================
1362 extern __at(0x0F26) __sfr UEP0
;
1366 unsigned EPSTALL
: 1;
1367 unsigned EPINEN
: 1;
1368 unsigned EPOUTEN
: 1;
1369 unsigned EPCONDIS
: 1;
1370 unsigned EPHSHK
: 1;
1376 extern __at(0x0F26) volatile __UEP0bits_t UEP0bits
;
1378 #define _EPSTALL 0x01
1379 #define _EPINEN 0x02
1380 #define _EPOUTEN 0x04
1381 #define _EPCONDIS 0x08
1382 #define _EPHSHK 0x10
1384 //==============================================================================
1387 //==============================================================================
1390 extern __at(0x0F27) __sfr UEP1
;
1394 unsigned EPSTALL
: 1;
1395 unsigned EPINEN
: 1;
1396 unsigned EPOUTEN
: 1;
1397 unsigned EPCONDIS
: 1;
1398 unsigned EPHSHK
: 1;
1404 extern __at(0x0F27) volatile __UEP1bits_t UEP1bits
;
1406 #define _UEP1_EPSTALL 0x01
1407 #define _UEP1_EPINEN 0x02
1408 #define _UEP1_EPOUTEN 0x04
1409 #define _UEP1_EPCONDIS 0x08
1410 #define _UEP1_EPHSHK 0x10
1412 //==============================================================================
1415 //==============================================================================
1418 extern __at(0x0F28) __sfr UEP2
;
1422 unsigned EPSTALL
: 1;
1423 unsigned EPINEN
: 1;
1424 unsigned EPOUTEN
: 1;
1425 unsigned EPCONDIS
: 1;
1426 unsigned EPHSHK
: 1;
1432 extern __at(0x0F28) volatile __UEP2bits_t UEP2bits
;
1434 #define _UEP2_EPSTALL 0x01
1435 #define _UEP2_EPINEN 0x02
1436 #define _UEP2_EPOUTEN 0x04
1437 #define _UEP2_EPCONDIS 0x08
1438 #define _UEP2_EPHSHK 0x10
1440 //==============================================================================
1443 //==============================================================================
1446 extern __at(0x0F29) __sfr UEP3
;
1450 unsigned EPSTALL
: 1;
1451 unsigned EPINEN
: 1;
1452 unsigned EPOUTEN
: 1;
1453 unsigned EPCONDIS
: 1;
1454 unsigned EPHSHK
: 1;
1460 extern __at(0x0F29) volatile __UEP3bits_t UEP3bits
;
1462 #define _UEP3_EPSTALL 0x01
1463 #define _UEP3_EPINEN 0x02
1464 #define _UEP3_EPOUTEN 0x04
1465 #define _UEP3_EPCONDIS 0x08
1466 #define _UEP3_EPHSHK 0x10
1468 //==============================================================================
1471 //==============================================================================
1474 extern __at(0x0F2A) __sfr UEP4
;
1478 unsigned EPSTALL
: 1;
1479 unsigned EPINEN
: 1;
1480 unsigned EPOUTEN
: 1;
1481 unsigned EPCONDIS
: 1;
1482 unsigned EPHSHK
: 1;
1488 extern __at(0x0F2A) volatile __UEP4bits_t UEP4bits
;
1490 #define _UEP4_EPSTALL 0x01
1491 #define _UEP4_EPINEN 0x02
1492 #define _UEP4_EPOUTEN 0x04
1493 #define _UEP4_EPCONDIS 0x08
1494 #define _UEP4_EPHSHK 0x10
1496 //==============================================================================
1499 //==============================================================================
1502 extern __at(0x0F2B) __sfr UEP5
;
1506 unsigned EPSTALL
: 1;
1507 unsigned EPINEN
: 1;
1508 unsigned EPOUTEN
: 1;
1509 unsigned EPCONDIS
: 1;
1510 unsigned EPHSHK
: 1;
1516 extern __at(0x0F2B) volatile __UEP5bits_t UEP5bits
;
1518 #define _UEP5_EPSTALL 0x01
1519 #define _UEP5_EPINEN 0x02
1520 #define _UEP5_EPOUTEN 0x04
1521 #define _UEP5_EPCONDIS 0x08
1522 #define _UEP5_EPHSHK 0x10
1524 //==============================================================================
1527 //==============================================================================
1530 extern __at(0x0F2C) __sfr UEP6
;
1534 unsigned EPSTALL
: 1;
1535 unsigned EPINEN
: 1;
1536 unsigned EPOUTEN
: 1;
1537 unsigned EPCONDIS
: 1;
1538 unsigned EPHSHK
: 1;
1544 extern __at(0x0F2C) volatile __UEP6bits_t UEP6bits
;
1546 #define _UEP6_EPSTALL 0x01
1547 #define _UEP6_EPINEN 0x02
1548 #define _UEP6_EPOUTEN 0x04
1549 #define _UEP6_EPCONDIS 0x08
1550 #define _UEP6_EPHSHK 0x10
1552 //==============================================================================
1555 //==============================================================================
1558 extern __at(0x0F2D) __sfr UEP7
;
1562 unsigned EPSTALL
: 1;
1563 unsigned EPINEN
: 1;
1564 unsigned EPOUTEN
: 1;
1565 unsigned EPCONDIS
: 1;
1566 unsigned EPHSHK
: 1;
1572 extern __at(0x0F2D) volatile __UEP7bits_t UEP7bits
;
1574 #define _UEP7_EPSTALL 0x01
1575 #define _UEP7_EPINEN 0x02
1576 #define _UEP7_EPOUTEN 0x04
1577 #define _UEP7_EPCONDIS 0x08
1578 #define _UEP7_EPHSHK 0x10
1580 //==============================================================================
1583 //==============================================================================
1586 extern __at(0x0F2E) __sfr UEP8
;
1590 unsigned EPSTALL
: 1;
1591 unsigned EPINEN
: 1;
1592 unsigned EPOUTEN
: 1;
1593 unsigned EPCONDIS
: 1;
1594 unsigned EPHSHK
: 1;
1600 extern __at(0x0F2E) volatile __UEP8bits_t UEP8bits
;
1602 #define _UEP8_EPSTALL 0x01
1603 #define _UEP8_EPINEN 0x02
1604 #define _UEP8_EPOUTEN 0x04
1605 #define _UEP8_EPCONDIS 0x08
1606 #define _UEP8_EPHSHK 0x10
1608 //==============================================================================
1611 //==============================================================================
1614 extern __at(0x0F2F) __sfr UEP9
;
1618 unsigned EPSTALL
: 1;
1619 unsigned EPINEN
: 1;
1620 unsigned EPOUTEN
: 1;
1621 unsigned EPCONDIS
: 1;
1622 unsigned EPHSHK
: 1;
1628 extern __at(0x0F2F) volatile __UEP9bits_t UEP9bits
;
1630 #define _UEP9_EPSTALL 0x01
1631 #define _UEP9_EPINEN 0x02
1632 #define _UEP9_EPOUTEN 0x04
1633 #define _UEP9_EPCONDIS 0x08
1634 #define _UEP9_EPHSHK 0x10
1636 //==============================================================================
1639 //==============================================================================
1642 extern __at(0x0F30) __sfr UEP10
;
1646 unsigned EPSTALL
: 1;
1647 unsigned EPINEN
: 1;
1648 unsigned EPOUTEN
: 1;
1649 unsigned EPCONDIS
: 1;
1650 unsigned EPHSHK
: 1;
1656 extern __at(0x0F30) volatile __UEP10bits_t UEP10bits
;
1658 #define _UEP10_EPSTALL 0x01
1659 #define _UEP10_EPINEN 0x02
1660 #define _UEP10_EPOUTEN 0x04
1661 #define _UEP10_EPCONDIS 0x08
1662 #define _UEP10_EPHSHK 0x10
1664 //==============================================================================
1667 //==============================================================================
1670 extern __at(0x0F31) __sfr UEP11
;
1674 unsigned EPSTALL
: 1;
1675 unsigned EPINEN
: 1;
1676 unsigned EPOUTEN
: 1;
1677 unsigned EPCONDIS
: 1;
1678 unsigned EPHSHK
: 1;
1684 extern __at(0x0F31) volatile __UEP11bits_t UEP11bits
;
1686 #define _UEP11_EPSTALL 0x01
1687 #define _UEP11_EPINEN 0x02
1688 #define _UEP11_EPOUTEN 0x04
1689 #define _UEP11_EPCONDIS 0x08
1690 #define _UEP11_EPHSHK 0x10
1692 //==============================================================================
1695 //==============================================================================
1698 extern __at(0x0F32) __sfr UEP12
;
1702 unsigned EPSTALL
: 1;
1703 unsigned EPINEN
: 1;
1704 unsigned EPOUTEN
: 1;
1705 unsigned EPCONDIS
: 1;
1706 unsigned EPHSHK
: 1;
1712 extern __at(0x0F32) volatile __UEP12bits_t UEP12bits
;
1714 #define _UEP12_EPSTALL 0x01
1715 #define _UEP12_EPINEN 0x02
1716 #define _UEP12_EPOUTEN 0x04
1717 #define _UEP12_EPCONDIS 0x08
1718 #define _UEP12_EPHSHK 0x10
1720 //==============================================================================
1723 //==============================================================================
1726 extern __at(0x0F33) __sfr UEP13
;
1730 unsigned EPSTALL
: 1;
1731 unsigned EPINEN
: 1;
1732 unsigned EPOUTEN
: 1;
1733 unsigned EPCONDIS
: 1;
1734 unsigned EPHSHK
: 1;
1740 extern __at(0x0F33) volatile __UEP13bits_t UEP13bits
;
1742 #define _UEP13_EPSTALL 0x01
1743 #define _UEP13_EPINEN 0x02
1744 #define _UEP13_EPOUTEN 0x04
1745 #define _UEP13_EPCONDIS 0x08
1746 #define _UEP13_EPHSHK 0x10
1748 //==============================================================================
1751 //==============================================================================
1754 extern __at(0x0F34) __sfr UEP14
;
1758 unsigned EPSTALL
: 1;
1759 unsigned EPINEN
: 1;
1760 unsigned EPOUTEN
: 1;
1761 unsigned EPCONDIS
: 1;
1762 unsigned EPHSHK
: 1;
1768 extern __at(0x0F34) volatile __UEP14bits_t UEP14bits
;
1770 #define _UEP14_EPSTALL 0x01
1771 #define _UEP14_EPINEN 0x02
1772 #define _UEP14_EPOUTEN 0x04
1773 #define _UEP14_EPCONDIS 0x08
1774 #define _UEP14_EPHSHK 0x10
1776 //==============================================================================
1779 //==============================================================================
1782 extern __at(0x0F35) __sfr UEP15
;
1786 unsigned EPSTALL
: 1;
1787 unsigned EPINEN
: 1;
1788 unsigned EPOUTEN
: 1;
1789 unsigned EPCONDIS
: 1;
1790 unsigned EPHSHK
: 1;
1796 extern __at(0x0F35) volatile __UEP15bits_t UEP15bits
;
1798 #define _UEP15_EPSTALL 0x01
1799 #define _UEP15_EPINEN 0x02
1800 #define _UEP15_EPOUTEN 0x04
1801 #define _UEP15_EPCONDIS 0x08
1802 #define _UEP15_EPHSHK 0x10
1804 //==============================================================================
1807 //==============================================================================
1810 extern __at(0x0F36) __sfr UIE
;
1814 unsigned URSTIE
: 1;
1815 unsigned UERRIE
: 1;
1816 unsigned ACTVIE
: 1;
1818 unsigned IDLEIE
: 1;
1819 unsigned STALLIE
: 1;
1824 extern __at(0x0F36) volatile __UIEbits_t UIEbits
;
1826 #define _URSTIE 0x01
1827 #define _UERRIE 0x02
1828 #define _ACTVIE 0x04
1830 #define _IDLEIE 0x10
1831 #define _STALLIE 0x20
1834 //==============================================================================
1837 //==============================================================================
1840 extern __at(0x0F37) __sfr UEIE
;
1845 unsigned CRC5EE
: 1;
1846 unsigned CRC16EE
: 1;
1847 unsigned DFN8EE
: 1;
1854 extern __at(0x0F37) volatile __UEIEbits_t UEIEbits
;
1857 #define _CRC5EE 0x02
1858 #define _CRC16EE 0x04
1859 #define _DFN8EE 0x08
1863 //==============================================================================
1866 //==============================================================================
1869 extern __at(0x0F38) __sfr UADDR
;
1892 extern __at(0x0F38) volatile __UADDRbits_t UADDRbits
;
1902 //==============================================================================
1905 //==============================================================================
1908 extern __at(0x0F39) __sfr UCFG
;
1917 unsigned UTRDIS
: 1;
1920 unsigned UOEMON
: 1;
1931 extern __at(0x0F39) volatile __UCFGbits_t UCFGbits
;
1936 #define _UTRDIS 0x08
1938 #define _UOEMON 0x40
1941 //==============================================================================
1943 extern __at(0x0F3A) __sfr RTCVALL
;
1944 extern __at(0x0F3B) __sfr RTCVALH
;
1946 //==============================================================================
1949 extern __at(0x0F3C) __sfr PADCFG1
;
1955 unsigned PMPTTL
: 1;
1956 unsigned RTSECSEL0
: 1;
1957 unsigned RTSECSEL1
: 1;
1968 unsigned RTSECSEL
: 2;
1973 extern __at(0x0F3C) volatile __PADCFG1bits_t PADCFG1bits
;
1975 #define _PMPTTL 0x01
1976 #define _RTSECSEL0 0x02
1977 #define _RTSECSEL1 0x04
1979 //==============================================================================
1982 //==============================================================================
1985 extern __at(0x0F3D) __sfr REFOCON
;
1991 unsigned RODIV0
: 1;
1992 unsigned RODIV1
: 1;
1993 unsigned RODIV2
: 1;
1994 unsigned RODIV3
: 1;
1996 unsigned ROSSLP
: 1;
2008 extern __at(0x0F3D) volatile __REFOCONbits_t REFOCONbits
;
2010 #define _RODIV0 0x01
2011 #define _RODIV1 0x02
2012 #define _RODIV2 0x04
2013 #define _RODIV3 0x08
2015 #define _ROSSLP 0x20
2018 //==============================================================================
2021 //==============================================================================
2024 extern __at(0x0F3E) __sfr RTCCAL
;
2038 extern __at(0x0F3E) volatile __RTCCALbits_t RTCCALbits
;
2049 //==============================================================================
2052 //==============================================================================
2055 extern __at(0x0F3F) __sfr RTCCFG
;
2061 unsigned RTCPTR0
: 1;
2062 unsigned RTCPTR1
: 1;
2064 unsigned HALFSEC
: 1;
2065 unsigned RTCSYNC
: 1;
2066 unsigned RTCWREN
: 1;
2073 unsigned RTCPTR
: 2;
2078 extern __at(0x0F3F) volatile __RTCCFGbits_t RTCCFGbits
;
2080 #define _RTCPTR0 0x01
2081 #define _RTCPTR1 0x02
2083 #define _HALFSEC 0x08
2084 #define _RTCSYNC 0x10
2085 #define _RTCWREN 0x20
2088 //==============================================================================
2091 //==============================================================================
2094 extern __at(0x0F40) __sfr ODCON3
;
2098 unsigned SPI1OD
: 1;
2099 unsigned SPI2OD
: 1;
2108 extern __at(0x0F40) volatile __ODCON3bits_t ODCON3bits
;
2110 #define _SPI1OD 0x01
2111 #define _SPI2OD 0x02
2113 //==============================================================================
2116 //==============================================================================
2119 extern __at(0x0F41) __sfr ODCON2
;
2125 unsigned CCP9OD
: 1;
2126 unsigned CCP10OD
: 1;
2133 extern __at(0x0F41) volatile __ODCON2bits_t ODCON2bits
;
2137 #define _CCP9OD 0x04
2138 #define _CCP10OD 0x08
2140 //==============================================================================
2143 //==============================================================================
2146 extern __at(0x0F42) __sfr ODCON1
;
2150 unsigned ECCP1OD
: 1;
2151 unsigned ECCP2OD
: 1;
2152 unsigned ECCP3OD
: 1;
2153 unsigned CCP4OD
: 1;
2154 unsigned CCP5OD
: 1;
2155 unsigned CCP6OD
: 1;
2156 unsigned CCP7OD
: 1;
2157 unsigned CCP8OD
: 1;
2160 extern __at(0x0F42) volatile __ODCON1bits_t ODCON1bits
;
2162 #define _ECCP1OD 0x01
2163 #define _ECCP2OD 0x02
2164 #define _ECCP3OD 0x04
2165 #define _CCP4OD 0x08
2166 #define _CCP5OD 0x10
2167 #define _CCP6OD 0x20
2168 #define _CCP7OD 0x40
2169 #define _CCP8OD 0x80
2171 //==============================================================================
2173 extern __at(0x0F44) __sfr ALRMVALL
;
2174 extern __at(0x0F45) __sfr ALRMVALH
;
2176 //==============================================================================
2179 extern __at(0x0F46) __sfr ALRMRPT
;
2193 extern __at(0x0F46) volatile __ALRMRPTbits_t ALRMRPTbits
;
2204 //==============================================================================
2207 //==============================================================================
2210 extern __at(0x0F47) __sfr ALRMCFG
;
2216 unsigned ALRMPTR0
: 1;
2217 unsigned ALRMPTR1
: 1;
2218 unsigned AMASK0
: 1;
2219 unsigned AMASK1
: 1;
2220 unsigned AMASK2
: 1;
2221 unsigned AMASK3
: 1;
2223 unsigned ALRMEN
: 1;
2228 unsigned ALRMPTR
: 2;
2240 extern __at(0x0F47) volatile __ALRMCFGbits_t ALRMCFGbits
;
2242 #define _ALRMPTR0 0x01
2243 #define _ALRMPTR1 0x02
2244 #define _AMASK0 0x04
2245 #define _AMASK1 0x08
2246 #define _AMASK2 0x10
2247 #define _AMASK3 0x20
2249 #define _ALRMEN 0x80
2251 //==============================================================================
2254 //==============================================================================
2257 extern __at(0x0F48) __sfr ANCON0
;
2271 extern __at(0x0F48) volatile __ANCON0bits_t ANCON0bits
;
2282 //==============================================================================
2285 //==============================================================================
2288 extern __at(0x0F49) __sfr ANCON1
;
2294 unsigned PCFG10
: 1;
2295 unsigned PCFG11
: 1;
2296 unsigned PCFG12
: 1;
2302 extern __at(0x0F49) volatile __ANCON1bits_t ANCON1bits
;
2306 #define _PCFG10 0x04
2307 #define _PCFG11 0x08
2308 #define _PCFG12 0x10
2311 //==============================================================================
2314 //==============================================================================
2317 extern __at(0x0F4A) __sfr DSWAKEL
;
2323 unsigned DSMCLR
: 1;
2331 extern __at(0x0F4A) volatile __DSWAKELbits_t DSWAKELbits
;
2334 #define _DSMCLR 0x04
2340 //==============================================================================
2343 //==============================================================================
2346 extern __at(0x0F4B) __sfr DSWAKEH
;
2350 unsigned DSINT0
: 1;
2360 extern __at(0x0F4B) volatile __DSWAKEHbits_t DSWAKEHbits
;
2362 #define _DSINT0 0x01
2364 //==============================================================================
2367 //==============================================================================
2370 extern __at(0x0F4C) __sfr DSCONL
;
2374 unsigned RELEASE
: 1;
2376 unsigned ULPWDIS
: 1;
2384 extern __at(0x0F4C) volatile __DSCONLbits_t DSCONLbits
;
2386 #define _RELEASE 0x01
2388 #define _ULPWDIS 0x04
2390 //==============================================================================
2393 //==============================================================================
2396 extern __at(0x0F4D) __sfr DSCONH
;
2400 unsigned RTCWDIS
: 1;
2401 unsigned DSULPEN
: 1;
2410 extern __at(0x0F4D) volatile __DSCONHbits_t DSCONHbits
;
2412 #define _RTCWDIS 0x01
2413 #define _DSULPEN 0x02
2416 //==============================================================================
2418 extern __at(0x0F4E) __sfr DSGPR0
;
2419 extern __at(0x0F4F) __sfr DSGPR1
;
2421 //==============================================================================
2424 extern __at(0x0F50) __sfr CCPTMRS2
;
2430 unsigned C8TSEL0
: 1;
2431 unsigned C8TSEL1
: 1;
2432 unsigned C9TSEL0
: 1;
2434 unsigned C10TSEL0
: 1;
2442 unsigned C8TSEL
: 2;
2447 extern __at(0x0F50) volatile __CCPTMRS2bits_t CCPTMRS2bits
;
2449 #define _C8TSEL0 0x01
2450 #define _C8TSEL1 0x02
2451 #define _C9TSEL0 0x04
2452 #define _C10TSEL0 0x10
2454 //==============================================================================
2457 //==============================================================================
2460 extern __at(0x0F51) __sfr CCPTMRS1
;
2466 unsigned C4TSEL0
: 1;
2467 unsigned C4TSEL1
: 1;
2468 unsigned C5TSEL0
: 1;
2470 unsigned C6TSEL0
: 1;
2472 unsigned C7TSEL0
: 1;
2473 unsigned C7TSEL1
: 1;
2478 unsigned C4TSEL
: 2;
2485 unsigned C7TSEL
: 2;
2489 extern __at(0x0F51) volatile __CCPTMRS1bits_t CCPTMRS1bits
;
2491 #define _C4TSEL0 0x01
2492 #define _C4TSEL1 0x02
2493 #define _C5TSEL0 0x04
2494 #define _C6TSEL0 0x10
2495 #define _C7TSEL0 0x40
2496 #define _C7TSEL1 0x80
2498 //==============================================================================
2501 //==============================================================================
2504 extern __at(0x0F52) __sfr CCPTMRS0
;
2510 unsigned C1TSEL0
: 1;
2511 unsigned C1TSEL1
: 1;
2512 unsigned C1TSEL2
: 1;
2513 unsigned C2TSEL0
: 1;
2514 unsigned C2TSEL1
: 1;
2515 unsigned C2TSEL2
: 1;
2516 unsigned C3TSEL0
: 1;
2517 unsigned C3TSEL1
: 1;
2522 unsigned C1TSEL
: 3;
2529 unsigned C2TSEL
: 3;
2536 unsigned C3TSEL
: 2;
2540 extern __at(0x0F52) volatile __CCPTMRS0bits_t CCPTMRS0bits
;
2542 #define _C1TSEL0 0x01
2543 #define _C1TSEL1 0x02
2544 #define _C1TSEL2 0x04
2545 #define _C2TSEL0 0x08
2546 #define _C2TSEL1 0x10
2547 #define _C2TSEL2 0x20
2548 #define _C3TSEL0 0x40
2549 #define _C3TSEL1 0x80
2551 //==============================================================================
2554 //==============================================================================
2557 extern __at(0x0F53) __sfr CVRCON
;
2580 extern __at(0x0F53) volatile __CVRCONbits_t CVRCONbits
;
2591 //==============================================================================
2594 //==============================================================================
2597 extern __at(0x0F54) __sfr PMSTATL
;
2611 extern __at(0x0F54) volatile __PMSTATLbits_t PMSTATLbits
;
2620 //==============================================================================
2623 //==============================================================================
2626 extern __at(0x0F55) __sfr PMSTATH
;
2640 extern __at(0x0F55) volatile __PMSTATHbits_t PMSTATHbits
;
2649 //==============================================================================
2652 //==============================================================================
2655 extern __at(0x0F56) __sfr PMEL
;
2669 extern __at(0x0F56) volatile __PMELbits_t PMELbits
;
2680 //==============================================================================
2683 //==============================================================================
2686 extern __at(0x0F57) __sfr PMEH
;
2692 unsigned PTEN10
: 1;
2693 unsigned PTEN11
: 1;
2694 unsigned PTEN12
: 1;
2695 unsigned PTEN13
: 1;
2696 unsigned PTEN14
: 1;
2697 unsigned PTEN15
: 1;
2700 extern __at(0x0F57) volatile __PMEHbits_t PMEHbits
;
2704 #define _PTEN10 0x04
2705 #define _PTEN11 0x08
2706 #define _PTEN12 0x10
2707 #define _PTEN13 0x20
2708 #define _PTEN14 0x40
2709 #define _PTEN15 0x80
2711 //==============================================================================
2713 extern __at(0x0F58) __sfr PMDIN2L
;
2714 extern __at(0x0F59) __sfr PMDIN2H
;
2715 extern __at(0x0F5A) __sfr PMDOUT2L
;
2716 extern __at(0x0F5B) __sfr PMDOUT2H
;
2718 //==============================================================================
2721 extern __at(0x0F5C) __sfr PMMODEL
;
2727 unsigned WAITE0
: 1;
2728 unsigned WAITE1
: 1;
2729 unsigned WAITM0
: 1;
2730 unsigned WAITM1
: 1;
2731 unsigned WAITM2
: 1;
2732 unsigned WAITM3
: 1;
2733 unsigned WAITB0
: 1;
2734 unsigned WAITB1
: 1;
2757 extern __at(0x0F5C) volatile __PMMODELbits_t PMMODELbits
;
2759 #define _WAITE0 0x01
2760 #define _WAITE1 0x02
2761 #define _WAITM0 0x04
2762 #define _WAITM1 0x08
2763 #define _WAITM2 0x10
2764 #define _WAITM3 0x20
2765 #define _WAITB0 0x40
2766 #define _WAITB1 0x80
2768 //==============================================================================
2771 //==============================================================================
2774 extern __at(0x0F5D) __sfr PMMODEH
;
2782 unsigned MODE16
: 1;
2805 extern __at(0x0F5D) volatile __PMMODEHbits_t PMMODEHbits
;
2809 #define _MODE16 0x04
2816 //==============================================================================
2819 //==============================================================================
2822 extern __at(0x0F5E) __sfr PMCONL
;
2832 unsigned Reserved
: 1;
2845 extern __at(0x0F5E) volatile __PMCONLbits_t PMCONLbits
;
2851 #define _Reserved 0x10
2856 //==============================================================================
2859 //==============================================================================
2862 extern __at(0x0F5F) __sfr PMCONH
;
2868 unsigned PTRDEN
: 1;
2869 unsigned PTWREN
: 1;
2870 unsigned PTBEEN
: 1;
2871 unsigned ADRMUX0
: 1;
2872 unsigned ADRMUX1
: 1;
2881 unsigned ADRMUX
: 2;
2886 extern __at(0x0F5F) volatile __PMCONHbits_t PMCONHbits
;
2888 #define _PTRDEN 0x01
2889 #define _PTWREN 0x02
2890 #define _PTBEEN 0x04
2891 #define _ADRMUX0 0x08
2892 #define _ADRMUX1 0x10
2896 //==============================================================================
2898 extern __at(0x0F60) __sfr UFRM
;
2900 //==============================================================================
2903 extern __at(0x0F60) __sfr UFRML
;
2917 extern __at(0x0F60) volatile __UFRMLbits_t UFRMLbits
;
2928 //==============================================================================
2931 //==============================================================================
2934 extern __at(0x0F61) __sfr UFRMH
;
2948 extern __at(0x0F61) volatile __UFRMHbits_t UFRMHbits
;
2954 //==============================================================================
2957 //==============================================================================
2960 extern __at(0x0F62) __sfr UIR
;
2964 unsigned URSTIF
: 1;
2965 unsigned UERRIF
: 1;
2966 unsigned ACTVIF
: 1;
2968 unsigned IDLEIF
: 1;
2969 unsigned STALLIF
: 1;
2974 extern __at(0x0F62) volatile __UIRbits_t UIRbits
;
2976 #define _URSTIF 0x01
2977 #define _UERRIF 0x02
2978 #define _ACTVIF 0x04
2980 #define _IDLEIF 0x10
2981 #define _STALLIF 0x20
2984 //==============================================================================
2987 //==============================================================================
2990 extern __at(0x0F63) __sfr UEIR
;
2995 unsigned CRC5EF
: 1;
2996 unsigned CRC16EF
: 1;
2997 unsigned DFN8EF
: 1;
3004 extern __at(0x0F63) volatile __UEIRbits_t UEIRbits
;
3007 #define _CRC5EF 0x02
3008 #define _CRC16EF 0x04
3009 #define _DFN8EF 0x08
3013 //==============================================================================
3016 //==============================================================================
3019 extern __at(0x0F64) __sfr USTAT
;
3043 extern __at(0x0F64) volatile __USTATbits_t USTATbits
;
3052 //==============================================================================
3055 //==============================================================================
3058 extern __at(0x0F65) __sfr UCON
;
3063 unsigned SUSPND
: 1;
3064 unsigned RESUME
: 1;
3066 unsigned PKTDIS
: 1;
3068 unsigned PPBRST
: 1;
3072 extern __at(0x0F65) volatile __UCONbits_t UCONbits
;
3074 #define _SUSPND 0x02
3075 #define _RESUME 0x04
3077 #define _PKTDIS 0x10
3079 #define _PPBRST 0x40
3081 //==============================================================================
3083 extern __at(0x0F66) __sfr DMABCH
;
3084 extern __at(0x0F67) __sfr DMABCL
;
3085 extern __at(0x0F68) __sfr RXADDRH
;
3086 extern __at(0x0F69) __sfr RXADDRL
;
3087 extern __at(0x0F6A) __sfr TXADDRH
;
3088 extern __at(0x0F6B) __sfr TXADDRL
;
3089 extern __at(0x0F6C) __sfr PMDIN1L
;
3090 extern __at(0x0F6D) __sfr PMDIN1H
;
3091 extern __at(0x0F6E) __sfr PMADDRL
;
3092 extern __at(0x0F6E) __sfr PMDOUT1L
;
3094 //==============================================================================
3097 extern __at(0x0F6F) __sfr PMADDRH
;
3111 extern __at(0x0F6F) volatile __PMADDRHbits_t PMADDRHbits
;
3115 //==============================================================================
3117 extern __at(0x0F6F) __sfr PMDOUT1H
;
3119 //==============================================================================
3122 extern __at(0x0F70) __sfr CMSTAT
;
3136 extern __at(0x0F70) volatile __CMSTATbits_t CMSTATbits
;
3142 //==============================================================================
3145 //==============================================================================
3148 extern __at(0x0F70) __sfr CMSTATUS
;
3162 extern __at(0x0F70) volatile __CMSTATUSbits_t CMSTATUSbits
;
3164 #define _CMSTATUS_COUT1 0x01
3165 #define _CMSTATUS_COUT2 0x02
3166 #define _CMSTATUS_COUT3 0x04
3168 //==============================================================================
3171 //==============================================================================
3174 extern __at(0x0F71) __sfr SSP2CON2
;
3186 unsigned ACKSTAT
: 1;
3193 unsigned ADMSK1
: 1;
3194 unsigned ADMSK2
: 1;
3195 unsigned ADMSK3
: 1;
3196 unsigned ADMSK4
: 1;
3197 unsigned ADMSK5
: 1;
3203 extern __at(0x0F71) volatile __SSP2CON2bits_t SSP2CON2bits
;
3205 #define _SSP2CON2_SEN 0x01
3206 #define _SSP2CON2_RSEN 0x02
3207 #define _SSP2CON2_ADMSK1 0x02
3208 #define _SSP2CON2_PEN 0x04
3209 #define _SSP2CON2_ADMSK2 0x04
3210 #define _SSP2CON2_RCEN 0x08
3211 #define _SSP2CON2_ADMSK3 0x08
3212 #define _SSP2CON2_ACKEN 0x10
3213 #define _SSP2CON2_ADMSK4 0x10
3214 #define _SSP2CON2_ACKDT 0x20
3215 #define _SSP2CON2_ADMSK5 0x20
3216 #define _SSP2CON2_ACKSTAT 0x40
3217 #define _SSP2CON2_GCEN 0x80
3219 //==============================================================================
3222 //==============================================================================
3225 extern __at(0x0F72) __sfr SSP2CON1
;
3248 extern __at(0x0F72) volatile __SSP2CON1bits_t SSP2CON1bits
;
3250 #define _SSP2CON1_SSPM0 0x01
3251 #define _SSP2CON1_SSPM1 0x02
3252 #define _SSP2CON1_SSPM2 0x04
3253 #define _SSP2CON1_SSPM3 0x08
3254 #define _SSP2CON1_CKP 0x10
3255 #define _SSP2CON1_SSPEN 0x20
3256 #define _SSP2CON1_SSPOV 0x40
3257 #define _SSP2CON1_WCOL 0x80
3259 //==============================================================================
3262 //==============================================================================
3265 extern __at(0x0F73) __sfr SSP2STAT
;
3271 unsigned R_NOT_W
: 1;
3274 unsigned D_NOT_A
: 1;
3279 extern __at(0x0F73) volatile __SSP2STATbits_t SSP2STATbits
;
3281 #define _SSP2STAT_BF 0x01
3282 #define _SSP2STAT_UA 0x02
3283 #define _SSP2STAT_R_NOT_W 0x04
3284 #define _SSP2STAT_S 0x08
3285 #define _SSP2STAT_P 0x10
3286 #define _SSP2STAT_D_NOT_A 0x20
3287 #define _SSP2STAT_CKE 0x40
3288 #define _SSP2STAT_SMP 0x80
3290 //==============================================================================
3292 extern __at(0x0F74) __sfr SSP2ADD
;
3294 //==============================================================================
3297 extern __at(0x0F74) __sfr SSP2MSK
;
3311 extern __at(0x0F74) volatile __SSP2MSKbits_t SSP2MSKbits
;
3313 #define _SSP2MSK_MSK0 0x01
3314 #define _SSP2MSK_MSK1 0x02
3315 #define _SSP2MSK_MSK2 0x04
3316 #define _SSP2MSK_MSK3 0x08
3317 #define _SSP2MSK_MSK4 0x10
3318 #define _SSP2MSK_MSK5 0x20
3319 #define _SSP2MSK_MSK6 0x40
3320 #define _SSP2MSK_MSK7 0x80
3322 //==============================================================================
3324 extern __at(0x0F75) __sfr SSP2BUF
;
3326 //==============================================================================
3329 extern __at(0x0F76) __sfr T4CON
;
3335 unsigned T4CKPS0
: 1;
3336 unsigned T4CKPS1
: 1;
3337 unsigned TMR4ON
: 1;
3338 unsigned T4OUTPS0
: 1;
3339 unsigned T4OUTPS1
: 1;
3340 unsigned T4OUTPS2
: 1;
3341 unsigned T4OUTPS3
: 1;
3347 unsigned T4CKPS
: 2;
3354 unsigned T4OUTPS
: 4;
3359 extern __at(0x0F76) volatile __T4CONbits_t T4CONbits
;
3361 #define _T4CKPS0 0x01
3362 #define _T4CKPS1 0x02
3363 #define _TMR4ON 0x04
3364 #define _T4OUTPS0 0x08
3365 #define _T4OUTPS1 0x10
3366 #define _T4OUTPS2 0x20
3367 #define _T4OUTPS3 0x40
3369 //==============================================================================
3371 extern __at(0x0F77) __sfr PR4
;
3372 extern __at(0x0F78) __sfr TMR4
;
3374 //==============================================================================
3377 extern __at(0x0F79) __sfr T3CON
;
3383 unsigned TMR3ON
: 1;
3385 unsigned NOT_T3SYNC
: 1;
3386 unsigned T3OSCEN
: 1;
3387 unsigned T3CKPS0
: 1;
3388 unsigned T3CKPS1
: 1;
3389 unsigned TMR3CS0
: 1;
3390 unsigned TMR3CS1
: 1;
3396 unsigned T3CKPS
: 2;
3403 unsigned TMR3CS
: 2;
3407 extern __at(0x0F79) volatile __T3CONbits_t T3CONbits
;
3409 #define _T3CON_TMR3ON 0x01
3410 #define _T3CON_RD16 0x02
3411 #define _T3CON_NOT_T3SYNC 0x04
3412 #define _T3CON_T3OSCEN 0x08
3413 #define _T3CON_T3CKPS0 0x10
3414 #define _T3CON_T3CKPS1 0x20
3415 #define _T3CON_TMR3CS0 0x40
3416 #define _T3CON_TMR3CS1 0x80
3418 //==============================================================================
3420 extern __at(0x0F7A) __sfr TMR3
;
3421 extern __at(0x0F7A) __sfr TMR3L
;
3422 extern __at(0x0F7B) __sfr TMR3H
;
3424 //==============================================================================
3427 extern __at(0x0F7C) __sfr BAUDCON2
;
3438 unsigned ABDOVF
: 1;
3441 extern __at(0x0F7C) volatile __BAUDCON2bits_t BAUDCON2bits
;
3443 #define _BAUDCON2_ABDEN 0x01
3444 #define _BAUDCON2_WUE 0x02
3445 #define _BAUDCON2_BRG16 0x08
3446 #define _BAUDCON2_TXCKP 0x10
3447 #define _BAUDCON2_RXDTP 0x20
3448 #define _BAUDCON2_RCIDL 0x40
3449 #define _BAUDCON2_ABDOVF 0x80
3451 //==============================================================================
3453 extern __at(0x0F7D) __sfr SPBRGH2
;
3455 //==============================================================================
3458 extern __at(0x0F7E) __sfr BAUDCON
;
3469 unsigned ABDOVF
: 1;
3472 extern __at(0x0F7E) volatile __BAUDCONbits_t BAUDCONbits
;
3480 #define _ABDOVF 0x80
3482 //==============================================================================
3485 //==============================================================================
3488 extern __at(0x0F7E) __sfr BAUDCON1
;
3499 unsigned ABDOVF
: 1;
3502 extern __at(0x0F7E) volatile __BAUDCON1bits_t BAUDCON1bits
;
3504 #define _BAUDCON1_ABDEN 0x01
3505 #define _BAUDCON1_WUE 0x02
3506 #define _BAUDCON1_BRG16 0x08
3507 #define _BAUDCON1_TXCKP 0x10
3508 #define _BAUDCON1_RXDTP 0x20
3509 #define _BAUDCON1_RCIDL 0x40
3510 #define _BAUDCON1_ABDOVF 0x80
3512 //==============================================================================
3515 //==============================================================================
3518 extern __at(0x0F7E) __sfr BAUDCTL
;
3529 unsigned ABDOVF
: 1;
3532 extern __at(0x0F7E) volatile __BAUDCTLbits_t BAUDCTLbits
;
3534 #define _BAUDCTL_ABDEN 0x01
3535 #define _BAUDCTL_WUE 0x02
3536 #define _BAUDCTL_BRG16 0x08
3537 #define _BAUDCTL_TXCKP 0x10
3538 #define _BAUDCTL_RXDTP 0x20
3539 #define _BAUDCTL_RCIDL 0x40
3540 #define _BAUDCTL_ABDOVF 0x80
3542 //==============================================================================
3544 extern __at(0x0F7F) __sfr SPBRGH
;
3545 extern __at(0x0F7F) __sfr SPBRGH1
;
3547 //==============================================================================
3550 extern __at(0x0F80) __sfr PORTA
;
3582 unsigned VREF_MINUS
: 1;
3583 unsigned VREF_PLUS
: 1;
3585 unsigned NOT_SS1
: 1;
3597 unsigned HLVDIN
: 1;
3639 extern __at(0x0F80) volatile __PORTAbits_t PORTAbits
;
3655 #define _VREF_MINUS 0x04
3662 #define _VREF_PLUS 0x08
3666 #define _NOT_SS1 0x20
3667 #define _HLVDIN 0x20
3678 //==============================================================================
3681 //==============================================================================
3684 extern __at(0x0F81) __sfr PORTB
;
3791 extern __at(0x0F81) volatile __PORTBbits_t PORTBbits
;
3845 //==============================================================================
3848 //==============================================================================
3851 extern __at(0x0F82) __sfr PORTC
;
3873 unsigned D_MINUS
: 1;
3874 unsigned D_PLUS
: 1;
3882 unsigned NOT_UOE
: 1;
3940 extern __at(0x0F82) volatile __PORTCbits_t PORTCbits
;
3948 #define _NOT_UOE 0x02
3957 #define _D_MINUS 0x10
3960 #define _D_PLUS 0x20
3976 //==============================================================================
3979 //==============================================================================
3982 extern __at(0x0F83) __sfr PORTD
;
4023 extern __at(0x0F83) volatile __PORTDbits_t PORTDbits
;
4050 //==============================================================================
4053 //==============================================================================
4056 extern __at(0x0F84) __sfr PORTE
;
4115 extern __at(0x0F84) volatile __PORTEbits_t PORTEbits
;
4130 //==============================================================================
4133 //==============================================================================
4136 extern __at(0x0F85) __sfr HLVDCON
;
4142 unsigned HLVDL0
: 1;
4143 unsigned HLVDL1
: 1;
4144 unsigned HLVDL2
: 1;
4145 unsigned HLVDL3
: 1;
4146 unsigned HLVDEN
: 1;
4149 unsigned VDIRMAG
: 1;
4159 extern __at(0x0F85) volatile __HLVDCONbits_t HLVDCONbits
;
4161 #define _HLVDL0 0x01
4162 #define _HLVDL1 0x02
4163 #define _HLVDL2 0x04
4164 #define _HLVDL3 0x08
4165 #define _HLVDEN 0x10
4168 #define _VDIRMAG 0x80
4170 //==============================================================================
4173 //==============================================================================
4176 extern __at(0x0F86) __sfr DMACON2
;
4182 unsigned INTLVL0
: 1;
4183 unsigned INTLVL1
: 1;
4184 unsigned INTLVL2
: 1;
4185 unsigned INTLVL3
: 1;
4186 unsigned DLYCYC0
: 1;
4187 unsigned DLYCYC1
: 1;
4188 unsigned DLYCYC2
: 1;
4189 unsigned DLYCYC3
: 1;
4194 unsigned INTLVL
: 4;
4201 unsigned DLYCYC
: 4;
4205 extern __at(0x0F86) volatile __DMACON2bits_t DMACON2bits
;
4207 #define _INTLVL0 0x01
4208 #define _INTLVL1 0x02
4209 #define _INTLVL2 0x04
4210 #define _INTLVL3 0x08
4211 #define _DLYCYC0 0x10
4212 #define _DLYCYC1 0x20
4213 #define _DLYCYC2 0x40
4214 #define _DLYCYC3 0x80
4216 //==============================================================================
4219 //==============================================================================
4222 extern __at(0x0F87) __sfr OSCCON2
;
4229 unsigned SOSCGO
: 1;
4230 unsigned SOSCDRV
: 1;
4232 unsigned SOSCRUN
: 1;
4236 extern __at(0x0F87) volatile __OSCCON2bits_t OSCCON2bits
;
4239 #define _SOSCGO 0x08
4240 #define _SOSCDRV 0x10
4241 #define _SOSCRUN 0x40
4243 //==============================================================================
4246 //==============================================================================
4249 extern __at(0x0F88) __sfr DMACON1
;
4256 unsigned DLYINTEN
: 1;
4257 unsigned DUPLEX0
: 1;
4258 unsigned DUPLEX1
: 1;
4261 unsigned SSCON0
: 1;
4262 unsigned SSCON1
: 1;
4268 unsigned DUPLEX
: 2;
4279 extern __at(0x0F88) volatile __DMACON1bits_t DMACON1bits
;
4282 #define _DLYINTEN 0x02
4283 #define _DUPLEX0 0x04
4284 #define _DUPLEX1 0x08
4287 #define _SSCON0 0x40
4288 #define _SSCON1 0x80
4290 //==============================================================================
4293 //==============================================================================
4296 extern __at(0x0F89) __sfr LATA
;
4310 extern __at(0x0F89) volatile __LATAbits_t LATAbits
;
4320 //==============================================================================
4323 //==============================================================================
4326 extern __at(0x0F8A) __sfr LATB
;
4340 extern __at(0x0F8A) volatile __LATBbits_t LATBbits
;
4351 //==============================================================================
4354 //==============================================================================
4357 extern __at(0x0F8B) __sfr LATC
;
4371 extern __at(0x0F8B) volatile __LATCbits_t LATCbits
;
4379 //==============================================================================
4382 //==============================================================================
4385 extern __at(0x0F8C) __sfr LATD
;
4399 extern __at(0x0F8C) volatile __LATDbits_t LATDbits
;
4410 //==============================================================================
4413 //==============================================================================
4416 extern __at(0x0F8D) __sfr LATE
;
4439 extern __at(0x0F8D) volatile __LATEbits_t LATEbits
;
4445 //==============================================================================
4448 //==============================================================================
4451 extern __at(0x0F8E) __sfr PIE4
;
4455 unsigned CCP3IE
: 1;
4456 unsigned CCP4IE
: 1;
4457 unsigned CCP5IE
: 1;
4458 unsigned CCP6IE
: 1;
4459 unsigned CCP7IE
: 1;
4460 unsigned CCP8IE
: 1;
4461 unsigned CCP9IE
: 1;
4462 unsigned CCP10IE
: 1;
4465 extern __at(0x0F8E) volatile __PIE4bits_t PIE4bits
;
4467 #define _CCP3IE 0x01
4468 #define _CCP4IE 0x02
4469 #define _CCP5IE 0x04
4470 #define _CCP6IE 0x08
4471 #define _CCP7IE 0x10
4472 #define _CCP8IE 0x20
4473 #define _CCP9IE 0x40
4474 #define _CCP10IE 0x80
4476 //==============================================================================
4479 //==============================================================================
4482 extern __at(0x0F8F) __sfr PIR4
;
4486 unsigned CCP3IF
: 1;
4487 unsigned CCP4IF
: 1;
4488 unsigned CCP5IF
: 1;
4489 unsigned CCP6IF
: 1;
4490 unsigned CCP7IF
: 1;
4491 unsigned CCP8IF
: 1;
4492 unsigned CCP9IF
: 1;
4493 unsigned CCP10IF
: 1;
4496 extern __at(0x0F8F) volatile __PIR4bits_t PIR4bits
;
4498 #define _CCP3IF 0x01
4499 #define _CCP4IF 0x02
4500 #define _CCP5IF 0x04
4501 #define _CCP6IF 0x08
4502 #define _CCP7IF 0x10
4503 #define _CCP8IF 0x20
4504 #define _CCP9IF 0x40
4505 #define _CCP10IF 0x80
4507 //==============================================================================
4510 //==============================================================================
4513 extern __at(0x0F90) __sfr IPR4
;
4517 unsigned CCP3IP
: 1;
4518 unsigned CCP4IP
: 1;
4519 unsigned CCP5IP
: 1;
4520 unsigned CCP6IP
: 1;
4521 unsigned CCP7IP
: 1;
4522 unsigned CCP8IP
: 1;
4523 unsigned CCP9IP
: 1;
4524 unsigned CCP10IP
: 1;
4527 extern __at(0x0F90) volatile __IPR4bits_t IPR4bits
;
4529 #define _CCP3IP 0x01
4530 #define _CCP4IP 0x02
4531 #define _CCP5IP 0x04
4532 #define _CCP6IP 0x08
4533 #define _CCP7IP 0x10
4534 #define _CCP8IP 0x20
4535 #define _CCP9IP 0x40
4536 #define _CCP10IP 0x80
4538 //==============================================================================
4541 //==============================================================================
4544 extern __at(0x0F91) __sfr PIE5
;
4548 unsigned TMR1GIE
: 1;
4549 unsigned TMR5GIE
: 1;
4550 unsigned TMR5IE
: 1;
4551 unsigned TMR6IE
: 1;
4552 unsigned TMR8IE
: 1;
4558 extern __at(0x0F91) volatile __PIE5bits_t PIE5bits
;
4560 #define _TMR1GIE 0x01
4561 #define _TMR5GIE 0x02
4562 #define _TMR5IE 0x04
4563 #define _TMR6IE 0x08
4564 #define _TMR8IE 0x10
4567 //==============================================================================
4570 //==============================================================================
4573 extern __at(0x0F92) __sfr TRISA
;
4577 unsigned TRISA0
: 1;
4578 unsigned TRISA1
: 1;
4579 unsigned TRISA2
: 1;
4580 unsigned TRISA3
: 1;
4582 unsigned TRISA5
: 1;
4583 unsigned TRISA6
: 1;
4584 unsigned TRISA7
: 1;
4587 extern __at(0x0F92) volatile __TRISAbits_t TRISAbits
;
4589 #define _TRISA0 0x01
4590 #define _TRISA1 0x02
4591 #define _TRISA2 0x04
4592 #define _TRISA3 0x08
4593 #define _TRISA5 0x20
4594 #define _TRISA6 0x40
4595 #define _TRISA7 0x80
4597 //==============================================================================
4600 //==============================================================================
4603 extern __at(0x0F93) __sfr TRISB
;
4607 unsigned TRISB0
: 1;
4608 unsigned TRISB1
: 1;
4609 unsigned TRISB2
: 1;
4610 unsigned TRISB3
: 1;
4611 unsigned TRISB4
: 1;
4612 unsigned TRISB5
: 1;
4613 unsigned TRISB6
: 1;
4614 unsigned TRISB7
: 1;
4617 extern __at(0x0F93) volatile __TRISBbits_t TRISBbits
;
4619 #define _TRISB0 0x01
4620 #define _TRISB1 0x02
4621 #define _TRISB2 0x04
4622 #define _TRISB3 0x08
4623 #define _TRISB4 0x10
4624 #define _TRISB5 0x20
4625 #define _TRISB6 0x40
4626 #define _TRISB7 0x80
4628 //==============================================================================
4631 //==============================================================================
4634 extern __at(0x0F94) __sfr TRISC
;
4638 unsigned TRISC0
: 1;
4639 unsigned TRISC1
: 1;
4640 unsigned TRISC2
: 1;
4644 unsigned TRISC6
: 1;
4645 unsigned TRISC7
: 1;
4648 extern __at(0x0F94) volatile __TRISCbits_t TRISCbits
;
4650 #define _TRISC0 0x01
4651 #define _TRISC1 0x02
4652 #define _TRISC2 0x04
4653 #define _TRISC6 0x40
4654 #define _TRISC7 0x80
4656 //==============================================================================
4659 //==============================================================================
4662 extern __at(0x0F95) __sfr TRISD
;
4666 unsigned TRISD0
: 1;
4667 unsigned TRISD1
: 1;
4668 unsigned TRISD2
: 1;
4669 unsigned TRISD3
: 1;
4670 unsigned TRISD4
: 1;
4671 unsigned TRISD5
: 1;
4672 unsigned TRISD6
: 1;
4673 unsigned TRISD7
: 1;
4676 extern __at(0x0F95) volatile __TRISDbits_t TRISDbits
;
4678 #define _TRISD0 0x01
4679 #define _TRISD1 0x02
4680 #define _TRISD2 0x04
4681 #define _TRISD3 0x08
4682 #define _TRISD4 0x10
4683 #define _TRISD5 0x20
4684 #define _TRISD6 0x40
4685 #define _TRISD7 0x80
4687 //==============================================================================
4690 //==============================================================================
4693 extern __at(0x0F96) __sfr TRISE
;
4699 unsigned TRISE0
: 1;
4700 unsigned TRISE1
: 1;
4701 unsigned TRISE2
: 1;
4716 extern __at(0x0F96) volatile __TRISEbits_t TRISEbits
;
4718 #define _TRISE0 0x01
4719 #define _TRISE1 0x02
4720 #define _TRISE2 0x04
4724 //==============================================================================
4727 //==============================================================================
4730 extern __at(0x0F97) __sfr T3GCON
;
4736 unsigned T3GSS0
: 1;
4737 unsigned T3GSS1
: 1;
4738 unsigned T3GVAL
: 1;
4739 unsigned T3GGO_T3DONE
: 1;
4740 unsigned T3GSPM
: 1;
4742 unsigned T3GPOL
: 1;
4743 unsigned TMR3GE
: 1;
4763 unsigned NOT_T3DONE
: 1;
4777 extern __at(0x0F97) volatile __T3GCONbits_t T3GCONbits
;
4779 #define _T3GSS0 0x01
4780 #define _T3GSS1 0x02
4781 #define _T3GVAL 0x04
4782 #define _T3GGO_T3DONE 0x08
4784 #define _NOT_T3DONE 0x08
4785 #define _T3GSPM 0x10
4787 #define _T3GPOL 0x40
4788 #define _TMR3GE 0x80
4790 //==============================================================================
4793 //==============================================================================
4796 extern __at(0x0F98) __sfr PIR5
;
4800 unsigned TMR1GIF
: 1;
4801 unsigned TMR5GIF
: 1;
4802 unsigned TMR5IF
: 1;
4803 unsigned TMR6IF
: 1;
4804 unsigned TMR8IF
: 1;
4810 extern __at(0x0F98) volatile __PIR5bits_t PIR5bits
;
4812 #define _TMR1GIF 0x01
4813 #define _TMR5GIF 0x02
4814 #define _TMR5IF 0x04
4815 #define _TMR6IF 0x08
4816 #define _TMR8IF 0x10
4819 //==============================================================================
4822 //==============================================================================
4825 extern __at(0x0F99) __sfr IPR5
;
4829 unsigned TMR1GIP
: 1;
4830 unsigned TMR5GIP
: 1;
4831 unsigned TMR5IP
: 1;
4832 unsigned TMR6IP
: 1;
4833 unsigned TMR8IP
: 1;
4839 extern __at(0x0F99) volatile __IPR5bits_t IPR5bits
;
4841 #define _TMR1GIP 0x01
4842 #define _TMR5GIP 0x02
4843 #define _TMR5IP 0x04
4844 #define _TMR6IP 0x08
4845 #define _TMR8IP 0x10
4848 //==============================================================================
4851 //==============================================================================
4854 extern __at(0x0F9A) __sfr T1GCON
;
4860 unsigned T1GSS0
: 1;
4861 unsigned T1GSS1
: 1;
4862 unsigned T1GVAL
: 1;
4863 unsigned T1GGO_NOT_T1DONE
: 1;
4864 unsigned T1GSPM
: 1;
4866 unsigned T1GPOL
: 1;
4867 unsigned TMR1GE
: 1;
4887 unsigned NOT_T1DONE
: 1;
4899 unsigned T1DONE
: 1;
4913 extern __at(0x0F9A) volatile __T1GCONbits_t T1GCONbits
;
4915 #define _T1GSS0 0x01
4916 #define _T1GSS1 0x02
4917 #define _T1GVAL 0x04
4918 #define _T1GGO_NOT_T1DONE 0x08
4920 #define _NOT_T1DONE 0x08
4921 #define _T1DONE 0x08
4922 #define _T1GSPM 0x10
4924 #define _T1GPOL 0x40
4925 #define _TMR1GE 0x80
4927 //==============================================================================
4930 //==============================================================================
4933 extern __at(0x0F9B) __sfr OSCTUNE
;
4946 unsigned INTSRC
: 1;
4956 extern __at(0x0F9B) volatile __OSCTUNEbits_t OSCTUNEbits
;
4965 #define _INTSRC 0x80
4967 //==============================================================================
4970 //==============================================================================
4973 extern __at(0x0F9C) __sfr RCSTA2
;
4994 unsigned ADDEN2
: 1;
5002 extern __at(0x0F9C) volatile __RCSTA2bits_t RCSTA2bits
;
5004 #define _RCSTA2_RX9D 0x01
5005 #define _RCSTA2_RX9D2 0x01
5006 #define _RCSTA2_OERR 0x02
5007 #define _RCSTA2_OERR2 0x02
5008 #define _RCSTA2_FERR 0x04
5009 #define _RCSTA2_FERR2 0x04
5010 #define _RCSTA2_ADDEN 0x08
5011 #define _RCSTA2_ADDEN2 0x08
5012 #define _RCSTA2_CREN 0x10
5013 #define _RCSTA2_CREN2 0x10
5014 #define _RCSTA2_SREN 0x20
5015 #define _RCSTA2_SREN2 0x20
5016 #define _RCSTA2_RX9 0x40
5017 #define _RCSTA2_RX92 0x40
5018 #define _RCSTA2_SPEN 0x80
5019 #define _RCSTA2_SPEN2 0x80
5021 //==============================================================================
5024 //==============================================================================
5027 extern __at(0x0F9D) __sfr PIE1
;
5033 unsigned TMR1IE
: 1;
5034 unsigned TMR2IE
: 1;
5035 unsigned CCP1IE
: 1;
5036 unsigned SSP1IE
: 1;
5056 extern __at(0x0F9D) volatile __PIE1bits_t PIE1bits
;
5058 #define _TMR1IE 0x01
5059 #define _TMR2IE 0x02
5060 #define _CCP1IE 0x04
5061 #define _SSP1IE 0x08
5070 //==============================================================================
5073 //==============================================================================
5076 extern __at(0x0F9E) __sfr PIR1
;
5082 unsigned TMR1IF
: 1;
5083 unsigned TMR2IF
: 1;
5084 unsigned CCP1IF
: 1;
5085 unsigned SSP1IF
: 1;
5105 extern __at(0x0F9E) volatile __PIR1bits_t PIR1bits
;
5107 #define _TMR1IF 0x01
5108 #define _TMR2IF 0x02
5109 #define _CCP1IF 0x04
5110 #define _SSP1IF 0x08
5119 //==============================================================================
5122 //==============================================================================
5125 extern __at(0x0F9F) __sfr IPR1
;
5131 unsigned TMR1IP
: 1;
5132 unsigned TMR2IP
: 1;
5133 unsigned CCP1IP
: 1;
5134 unsigned SSP1IP
: 1;
5154 extern __at(0x0F9F) volatile __IPR1bits_t IPR1bits
;
5156 #define _TMR1IP 0x01
5157 #define _TMR2IP 0x02
5158 #define _CCP1IP 0x04
5159 #define _SSP1IP 0x08
5168 //==============================================================================
5171 //==============================================================================
5174 extern __at(0x0FA0) __sfr PIE2
;
5180 unsigned CCP2IE
: 1;
5181 unsigned TMR3IE
: 1;
5183 unsigned BCL1IE
: 1;
5187 unsigned OSCFIE
: 1;
5194 unsigned HLVDIE
: 1;
5203 extern __at(0x0FA0) volatile __PIE2bits_t PIE2bits
;
5205 #define _CCP2IE 0x01
5206 #define _TMR3IE 0x02
5208 #define _HLVDIE 0x04
5209 #define _BCL1IE 0x08
5214 #define _OSCFIE 0x80
5216 //==============================================================================
5219 //==============================================================================
5222 extern __at(0x0FA1) __sfr PIR2
;
5228 unsigned CCP2IF
: 1;
5229 unsigned TMR3IF
: 1;
5231 unsigned BCL1IF
: 1;
5235 unsigned OSCFIF
: 1;
5242 unsigned HLVDIF
: 1;
5251 extern __at(0x0FA1) volatile __PIR2bits_t PIR2bits
;
5253 #define _CCP2IF 0x01
5254 #define _TMR3IF 0x02
5256 #define _HLVDIF 0x04
5257 #define _BCL1IF 0x08
5262 #define _OSCFIF 0x80
5264 //==============================================================================
5267 //==============================================================================
5270 extern __at(0x0FA2) __sfr IPR2
;
5276 unsigned CCP2IP
: 1;
5277 unsigned TMR3IP
: 1;
5279 unsigned BCL1IP
: 1;
5283 unsigned OSCFIP
: 1;
5290 unsigned HLVDIP
: 1;
5299 extern __at(0x0FA2) volatile __IPR2bits_t IPR2bits
;
5301 #define _CCP2IP 0x01
5302 #define _TMR3IP 0x02
5304 #define _HLVDIP 0x04
5305 #define _BCL1IP 0x08
5310 #define _OSCFIP 0x80
5312 //==============================================================================
5315 //==============================================================================
5318 extern __at(0x0FA3) __sfr PIE3
;
5322 unsigned RTCCIE
: 1;
5323 unsigned TMR3GIE
: 1;
5324 unsigned CTMUIE
: 1;
5325 unsigned TMR4IE
: 1;
5328 unsigned BCL2IE
: 1;
5329 unsigned SSP2IE
: 1;
5332 extern __at(0x0FA3) volatile __PIE3bits_t PIE3bits
;
5334 #define _RTCCIE 0x01
5335 #define _TMR3GIE 0x02
5336 #define _CTMUIE 0x04
5337 #define _TMR4IE 0x08
5340 #define _BCL2IE 0x40
5341 #define _SSP2IE 0x80
5343 //==============================================================================
5346 //==============================================================================
5349 extern __at(0x0FA4) __sfr PIR3
;
5353 unsigned RTCCIF
: 1;
5354 unsigned TMR3GIF
: 1;
5355 unsigned CTMUIF
: 1;
5356 unsigned TMR4IF
: 1;
5359 unsigned BCL2IF
: 1;
5360 unsigned SSP2IF
: 1;
5363 extern __at(0x0FA4) volatile __PIR3bits_t PIR3bits
;
5365 #define _RTCCIF 0x01
5366 #define _TMR3GIF 0x02
5367 #define _CTMUIF 0x04
5368 #define _TMR4IF 0x08
5371 #define _BCL2IF 0x40
5372 #define _SSP2IF 0x80
5374 //==============================================================================
5377 //==============================================================================
5380 extern __at(0x0FA5) __sfr IPR3
;
5384 unsigned RTCCIP
: 1;
5385 unsigned TMR3GIP
: 1;
5386 unsigned CTMUIP
: 1;
5387 unsigned TMR4IP
: 1;
5390 unsigned BCL2IP
: 1;
5391 unsigned SSP2IP
: 1;
5394 extern __at(0x0FA5) volatile __IPR3bits_t IPR3bits
;
5396 #define _RTCCIP 0x01
5397 #define _TMR3GIP 0x02
5398 #define _CTMUIP 0x04
5399 #define _TMR4IP 0x08
5402 #define _BCL2IP 0x40
5403 #define _SSP2IP 0x80
5405 //==============================================================================
5408 //==============================================================================
5411 extern __at(0x0FA6) __sfr EECON1
;
5425 extern __at(0x0FA6) volatile __EECON1bits_t EECON1bits
;
5433 //==============================================================================
5435 extern __at(0x0FA7) __sfr EECON2
;
5437 //==============================================================================
5440 extern __at(0x0FA8) __sfr TXSTA2
;
5461 unsigned SENDB2
: 1;
5469 extern __at(0x0FA8) volatile __TXSTA2bits_t TXSTA2bits
;
5471 #define _TXSTA2_TX9D 0x01
5472 #define _TXSTA2_TX9D2 0x01
5473 #define _TXSTA2_TRMT 0x02
5474 #define _TXSTA2_TRMT2 0x02
5475 #define _TXSTA2_BRGH 0x04
5476 #define _TXSTA2_BRGH2 0x04
5477 #define _TXSTA2_SENDB 0x08
5478 #define _TXSTA2_SENDB2 0x08
5479 #define _TXSTA2_SYNC 0x10
5480 #define _TXSTA2_SYNC2 0x10
5481 #define _TXSTA2_TXEN 0x20
5482 #define _TXSTA2_TXEN2 0x20
5483 #define _TXSTA2_TX9 0x40
5484 #define _TXSTA2_TX92 0x40
5485 #define _TXSTA2_CSRC 0x80
5486 #define _TXSTA2_CSRC2 0x80
5488 //==============================================================================
5490 extern __at(0x0FA9) __sfr TXREG2
;
5491 extern __at(0x0FAA) __sfr RCREG2
;
5492 extern __at(0x0FAB) __sfr SPBRG2
;
5494 //==============================================================================
5497 extern __at(0x0FAC) __sfr RCSTA
;
5530 unsigned ADDEN1
: 1;
5533 unsigned NOT_RC8
: 1;
5562 extern __at(0x0FAC) volatile __RCSTAbits_t RCSTAbits
;
5573 #define _ADDEN1 0x08
5580 #define _NOT_RC8 0x40
5586 //==============================================================================
5589 //==============================================================================
5592 extern __at(0x0FAC) __sfr RCSTA1
;
5625 unsigned ADDEN1
: 1;
5628 unsigned NOT_RC8
: 1;
5657 extern __at(0x0FAC) volatile __RCSTA1bits_t RCSTA1bits
;
5659 #define _RCSTA1_RX9D 0x01
5660 #define _RCSTA1_RCD8 0x01
5661 #define _RCSTA1_RX9D1 0x01
5662 #define _RCSTA1_OERR 0x02
5663 #define _RCSTA1_OERR1 0x02
5664 #define _RCSTA1_FERR 0x04
5665 #define _RCSTA1_FERR1 0x04
5666 #define _RCSTA1_ADDEN 0x08
5667 #define _RCSTA1_ADEN 0x08
5668 #define _RCSTA1_ADDEN1 0x08
5669 #define _RCSTA1_CREN 0x10
5670 #define _RCSTA1_CREN1 0x10
5671 #define _RCSTA1_SREN 0x20
5672 #define _RCSTA1_SREN1 0x20
5673 #define _RCSTA1_RX9 0x40
5674 #define _RCSTA1_RC9 0x40
5675 #define _RCSTA1_NOT_RC8 0x40
5676 #define _RCSTA1_RC8_9 0x40
5677 #define _RCSTA1_RX91 0x40
5678 #define _RCSTA1_SPEN 0x80
5679 #define _RCSTA1_SPEN1 0x80
5681 //==============================================================================
5684 //==============================================================================
5687 extern __at(0x0FAD) __sfr TXSTA
;
5708 unsigned SENDB1
: 1;
5723 unsigned NOT_TX8
: 1;
5740 extern __at(0x0FAD) volatile __TXSTAbits_t TXSTAbits
;
5750 #define _SENDB1 0x08
5757 #define _NOT_TX8 0x40
5762 //==============================================================================
5765 //==============================================================================
5768 extern __at(0x0FAD) __sfr TXSTA1
;
5789 unsigned SENDB1
: 1;
5804 unsigned NOT_TX8
: 1;
5821 extern __at(0x0FAD) volatile __TXSTA1bits_t TXSTA1bits
;
5823 #define _TXSTA1_TX9D 0x01
5824 #define _TXSTA1_TXD8 0x01
5825 #define _TXSTA1_TX9D1 0x01
5826 #define _TXSTA1_TRMT 0x02
5827 #define _TXSTA1_TRMT1 0x02
5828 #define _TXSTA1_BRGH 0x04
5829 #define _TXSTA1_BRGH1 0x04
5830 #define _TXSTA1_SENDB 0x08
5831 #define _TXSTA1_SENDB1 0x08
5832 #define _TXSTA1_SYNC 0x10
5833 #define _TXSTA1_SYNC1 0x10
5834 #define _TXSTA1_TXEN 0x20
5835 #define _TXSTA1_TXEN1 0x20
5836 #define _TXSTA1_TX9 0x40
5837 #define _TXSTA1_TX8_9 0x40
5838 #define _TXSTA1_NOT_TX8 0x40
5839 #define _TXSTA1_TX91 0x40
5840 #define _TXSTA1_CSRC 0x80
5841 #define _TXSTA1_CSRC1 0x80
5843 //==============================================================================
5845 extern __at(0x0FAE) __sfr TXREG
;
5846 extern __at(0x0FAE) __sfr TXREG1
;
5847 extern __at(0x0FAF) __sfr RCREG
;
5848 extern __at(0x0FAF) __sfr RCREG1
;
5849 extern __at(0x0FB0) __sfr SPBRG
;
5850 extern __at(0x0FB0) __sfr SPBRG1
;
5852 //==============================================================================
5855 extern __at(0x0FB1) __sfr CTMUICON
;
5863 unsigned ITRIM0
: 1;
5864 unsigned ITRIM1
: 1;
5865 unsigned ITRIM2
: 1;
5866 unsigned ITRIM3
: 1;
5867 unsigned ITRIM4
: 1;
5868 unsigned ITRIM5
: 1;
5884 extern __at(0x0FB1) volatile __CTMUICONbits_t CTMUICONbits
;
5888 #define _ITRIM0 0x04
5889 #define _ITRIM1 0x08
5890 #define _ITRIM2 0x10
5891 #define _ITRIM3 0x20
5892 #define _ITRIM4 0x40
5893 #define _ITRIM5 0x80
5895 //==============================================================================
5898 //==============================================================================
5901 extern __at(0x0FB2) __sfr CTMUCONL
;
5907 unsigned EDG1STAT
: 1;
5908 unsigned EDG2STAT
: 1;
5909 unsigned EDG1SEL0
: 1;
5910 unsigned EDG1SEL1
: 1;
5911 unsigned EDG1POL
: 1;
5912 unsigned EDG2SEL0
: 1;
5913 unsigned EDG2SEL1
: 1;
5914 unsigned EDG2POL
: 1;
5920 unsigned EDG1SEL
: 2;
5927 unsigned EDG2SEL
: 2;
5932 extern __at(0x0FB2) volatile __CTMUCONLbits_t CTMUCONLbits
;
5934 #define _EDG1STAT 0x01
5935 #define _EDG2STAT 0x02
5936 #define _EDG1SEL0 0x04
5937 #define _EDG1SEL1 0x08
5938 #define _EDG1POL 0x10
5939 #define _EDG2SEL0 0x20
5940 #define _EDG2SEL1 0x40
5941 #define _EDG2POL 0x80
5943 //==============================================================================
5946 //==============================================================================
5949 extern __at(0x0FB3) __sfr CTMUCONH
;
5953 unsigned CTTRIG
: 1;
5954 unsigned IDISSEN
: 1;
5955 unsigned EDGSEQEN
: 1;
5958 unsigned CTMUSIDL
: 1;
5960 unsigned CTMUEN
: 1;
5963 extern __at(0x0FB3) volatile __CTMUCONHbits_t CTMUCONHbits
;
5965 #define _CTTRIG 0x01
5966 #define _IDISSEN 0x02
5967 #define _EDGSEQEN 0x04
5970 #define _CTMUSIDL 0x20
5971 #define _CTMUEN 0x80
5973 //==============================================================================
5976 //==============================================================================
5979 extern __at(0x0FB4) __sfr CCP2CON
;
5985 unsigned CCP2M0
: 1;
5986 unsigned CCP2M1
: 1;
5987 unsigned CCP2M2
: 1;
5988 unsigned CCP2M3
: 1;
6027 extern __at(0x0FB4) volatile __CCP2CONbits_t CCP2CONbits
;
6029 #define _CCP2M0 0x01
6030 #define _CCP2M1 0x02
6031 #define _CCP2M2 0x04
6032 #define _CCP2M3 0x08
6040 //==============================================================================
6043 //==============================================================================
6046 extern __at(0x0FB4) __sfr ECCP2CON
;
6052 unsigned CCP2M0
: 1;
6053 unsigned CCP2M1
: 1;
6054 unsigned CCP2M2
: 1;
6055 unsigned CCP2M3
: 1;
6094 extern __at(0x0FB4) volatile __ECCP2CONbits_t ECCP2CONbits
;
6096 #define _ECCP2CON_CCP2M0 0x01
6097 #define _ECCP2CON_CCP2M1 0x02
6098 #define _ECCP2CON_CCP2M2 0x04
6099 #define _ECCP2CON_CCP2M3 0x08
6100 #define _ECCP2CON_DC2B0 0x10
6101 #define _ECCP2CON_CCP2Y 0x10
6102 #define _ECCP2CON_DC2B1 0x20
6103 #define _ECCP2CON_CCP2X 0x20
6104 #define _ECCP2CON_P2M0 0x40
6105 #define _ECCP2CON_P2M1 0x80
6107 //==============================================================================
6109 extern __at(0x0FB5) __sfr CCPR2
;
6110 extern __at(0x0FB5) __sfr CCPR2L
;
6111 extern __at(0x0FB6) __sfr CCPR2H
;
6113 //==============================================================================
6116 extern __at(0x0FB7) __sfr ECCP2DEL
;
6129 unsigned P2RSEN
: 1;
6139 extern __at(0x0FB7) volatile __ECCP2DELbits_t ECCP2DELbits
;
6148 #define _P2RSEN 0x80
6150 //==============================================================================
6153 //==============================================================================
6156 extern __at(0x0FB7) __sfr PWM2CON
;
6169 unsigned P2RSEN
: 1;
6179 extern __at(0x0FB7) volatile __PWM2CONbits_t PWM2CONbits
;
6181 #define _PWM2CON_P2DC0 0x01
6182 #define _PWM2CON_P2DC1 0x02
6183 #define _PWM2CON_P2DC2 0x04
6184 #define _PWM2CON_P2DC3 0x08
6185 #define _PWM2CON_P2DC4 0x10
6186 #define _PWM2CON_P2DC5 0x20
6187 #define _PWM2CON_P2DC6 0x40
6188 #define _PWM2CON_P2RSEN 0x80
6190 //==============================================================================
6193 //==============================================================================
6196 extern __at(0x0FB8) __sfr ECCP2AS
;
6202 unsigned PSS2BD0
: 1;
6203 unsigned PSS2BD1
: 1;
6204 unsigned PSS2AC0
: 1;
6205 unsigned PSS2AC1
: 1;
6206 unsigned ECCP2AS0
: 1;
6207 unsigned ECCP2AS1
: 1;
6208 unsigned ECCP2AS2
: 1;
6209 unsigned ECCP2ASE
: 1;
6214 unsigned PSS2BD
: 2;
6221 unsigned PSS2AC
: 2;
6228 unsigned ECCP2AS
: 3;
6233 extern __at(0x0FB8) volatile __ECCP2ASbits_t ECCP2ASbits
;
6235 #define _PSS2BD0 0x01
6236 #define _PSS2BD1 0x02
6237 #define _PSS2AC0 0x04
6238 #define _PSS2AC1 0x08
6239 #define _ECCP2AS0 0x10
6240 #define _ECCP2AS1 0x20
6241 #define _ECCP2AS2 0x40
6242 #define _ECCP2ASE 0x80
6244 //==============================================================================
6247 //==============================================================================
6250 extern __at(0x0FB9) __sfr PSTR2CON
;
6260 unsigned STRSYNC
: 1;
6291 extern __at(0x0FB9) volatile __PSTR2CONbits_t PSTR2CONbits
;
6293 #define _PSTR2CON_STRA 0x01
6294 #define _PSTR2CON_P2DC0 0x01
6295 #define _PSTR2CON_STRB 0x02
6296 #define _PSTR2CON_P2DC1 0x02
6297 #define _PSTR2CON_STRC 0x04
6298 #define _PSTR2CON_P2DC2 0x04
6299 #define _PSTR2CON_STRD 0x08
6300 #define _PSTR2CON_P2DC3 0x08
6301 #define _PSTR2CON_STRSYNC 0x10
6302 #define _PSTR2CON_P2DC4 0x10
6303 #define _PSTR2CON_P2DC5 0x20
6304 #define _PSTR2CON_CMPL0 0x40
6305 #define _PSTR2CON_P2DC6 0x40
6306 #define _PSTR2CON_CMPL1 0x80
6308 //==============================================================================
6311 //==============================================================================
6314 extern __at(0x0FBA) __sfr CCP1CON
;
6320 unsigned CCP1M0
: 1;
6321 unsigned CCP1M1
: 1;
6322 unsigned CCP1M2
: 1;
6323 unsigned CCP1M3
: 1;
6362 extern __at(0x0FBA) volatile __CCP1CONbits_t CCP1CONbits
;
6364 #define _CCP1M0 0x01
6365 #define _CCP1M1 0x02
6366 #define _CCP1M2 0x04
6367 #define _CCP1M3 0x08
6375 //==============================================================================
6378 //==============================================================================
6381 extern __at(0x0FBA) __sfr ECCP1CON
;
6387 unsigned CCP1M0
: 1;
6388 unsigned CCP1M1
: 1;
6389 unsigned CCP1M2
: 1;
6390 unsigned CCP1M3
: 1;
6429 extern __at(0x0FBA) volatile __ECCP1CONbits_t ECCP1CONbits
;
6431 #define _ECCP1CON_CCP1M0 0x01
6432 #define _ECCP1CON_CCP1M1 0x02
6433 #define _ECCP1CON_CCP1M2 0x04
6434 #define _ECCP1CON_CCP1M3 0x08
6435 #define _ECCP1CON_DC1B0 0x10
6436 #define _ECCP1CON_CCP1Y 0x10
6437 #define _ECCP1CON_DC1B1 0x20
6438 #define _ECCP1CON_CCP1X 0x20
6439 #define _ECCP1CON_P1M0 0x40
6440 #define _ECCP1CON_P1M1 0x80
6442 //==============================================================================
6444 extern __at(0x0FBB) __sfr CCPR1
;
6445 extern __at(0x0FBB) __sfr CCPR1L
;
6446 extern __at(0x0FBC) __sfr CCPR1H
;
6448 //==============================================================================
6451 extern __at(0x0FBD) __sfr ECCP1DEL
;
6464 unsigned P1RSEN
: 1;
6474 extern __at(0x0FBD) volatile __ECCP1DELbits_t ECCP1DELbits
;
6483 #define _P1RSEN 0x80
6485 //==============================================================================
6488 //==============================================================================
6491 extern __at(0x0FBD) __sfr PWM1CON
;
6504 unsigned P1RSEN
: 1;
6514 extern __at(0x0FBD) volatile __PWM1CONbits_t PWM1CONbits
;
6516 #define _PWM1CON_P1DC0 0x01
6517 #define _PWM1CON_P1DC1 0x02
6518 #define _PWM1CON_P1DC2 0x04
6519 #define _PWM1CON_P1DC3 0x08
6520 #define _PWM1CON_P1DC4 0x10
6521 #define _PWM1CON_P1DC5 0x20
6522 #define _PWM1CON_P1DC6 0x40
6523 #define _PWM1CON_P1RSEN 0x80
6525 //==============================================================================
6528 //==============================================================================
6531 extern __at(0x0FBE) __sfr ECCP1AS
;
6537 unsigned PSS1BD0
: 1;
6538 unsigned PSS1BD1
: 1;
6539 unsigned PSS1AC0
: 1;
6540 unsigned PSS1AC1
: 1;
6541 unsigned ECCP1AS0
: 1;
6542 unsigned ECCP1AS1
: 1;
6543 unsigned ECCP1AS2
: 1;
6544 unsigned ECCP1ASE
: 1;
6549 unsigned PSS1BD
: 2;
6556 unsigned PSS1AC
: 2;
6563 unsigned ECCP1AS
: 3;
6568 extern __at(0x0FBE) volatile __ECCP1ASbits_t ECCP1ASbits
;
6570 #define _PSS1BD0 0x01
6571 #define _PSS1BD1 0x02
6572 #define _PSS1AC0 0x04
6573 #define _PSS1AC1 0x08
6574 #define _ECCP1AS0 0x10
6575 #define _ECCP1AS1 0x20
6576 #define _ECCP1AS2 0x40
6577 #define _ECCP1ASE 0x80
6579 //==============================================================================
6582 //==============================================================================
6585 extern __at(0x0FBF) __sfr PSTR1CON
;
6595 unsigned STRSYNC
: 1;
6608 extern __at(0x0FBF) volatile __PSTR1CONbits_t PSTR1CONbits
;
6614 #define _STRSYNC 0x10
6618 //==============================================================================
6621 //==============================================================================
6624 extern __at(0x0FC0) __sfr WDTCON
;
6630 unsigned SWDTEN
: 1;
6631 unsigned ULPSINK
: 1;
6635 unsigned ULPLVL
: 1;
6636 unsigned LVDSTAT
: 1;
6637 unsigned REGSLP
: 1;
6653 extern __at(0x0FC0) volatile __WDTCONbits_t WDTCONbits
;
6655 #define _SWDTEN 0x01
6657 #define _ULPSINK 0x02
6661 #define _ULPLVL 0x20
6662 #define _LVDSTAT 0x40
6663 #define _REGSLP 0x80
6665 //==============================================================================
6668 //==============================================================================
6671 extern __at(0x0FC1) __sfr ADCON1
;
6701 extern __at(0x0FC1) volatile __ADCON1bits_t ADCON1bits
;
6712 //==============================================================================
6715 //==============================================================================
6718 extern __at(0x0FC2) __sfr ADCON0
;
6725 unsigned GO_NOT_DONE
: 1;
6737 unsigned GO_DONE
: 1;
6773 unsigned NOT_DONE
: 1;
6796 extern __at(0x0FC2) volatile __ADCON0bits_t ADCON0bits
;
6799 #define _GO_NOT_DONE 0x02
6800 #define _GO_DONE 0x02
6803 #define _NOT_DONE 0x02
6811 //==============================================================================
6813 extern __at(0x0FC3) __sfr ADRES
;
6814 extern __at(0x0FC3) __sfr ADRESL
;
6815 extern __at(0x0FC4) __sfr ADRESH
;
6817 //==============================================================================
6820 extern __at(0x0FC5) __sfr SSP1CON2
;
6832 unsigned ACKSTAT
: 1;
6839 unsigned ADMSK1
: 1;
6840 unsigned ADMSK2
: 1;
6841 unsigned ADMSK3
: 1;
6842 unsigned ADMSK4
: 1;
6843 unsigned ADMSK5
: 1;
6849 extern __at(0x0FC5) volatile __SSP1CON2bits_t SSP1CON2bits
;
6853 #define _ADMSK1 0x02
6855 #define _ADMSK2 0x04
6857 #define _ADMSK3 0x08
6859 #define _ADMSK4 0x10
6861 #define _ADMSK5 0x20
6862 #define _ACKSTAT 0x40
6865 //==============================================================================
6868 //==============================================================================
6871 extern __at(0x0FC5) __sfr SSPCON2
;
6883 unsigned ACKSTAT
: 1;
6890 unsigned ADMSK1
: 1;
6891 unsigned ADMSK2
: 1;
6892 unsigned ADMSK3
: 1;
6893 unsigned ADMSK4
: 1;
6894 unsigned ADMSK5
: 1;
6900 extern __at(0x0FC5) volatile __SSPCON2bits_t SSPCON2bits
;
6902 #define _SSPCON2_SEN 0x01
6903 #define _SSPCON2_RSEN 0x02
6904 #define _SSPCON2_ADMSK1 0x02
6905 #define _SSPCON2_PEN 0x04
6906 #define _SSPCON2_ADMSK2 0x04
6907 #define _SSPCON2_RCEN 0x08
6908 #define _SSPCON2_ADMSK3 0x08
6909 #define _SSPCON2_ACKEN 0x10
6910 #define _SSPCON2_ADMSK4 0x10
6911 #define _SSPCON2_ACKDT 0x20
6912 #define _SSPCON2_ADMSK5 0x20
6913 #define _SSPCON2_ACKSTAT 0x40
6914 #define _SSPCON2_GCEN 0x80
6916 //==============================================================================
6919 //==============================================================================
6922 extern __at(0x0FC6) __sfr SSP1CON1
;
6945 extern __at(0x0FC6) volatile __SSP1CON1bits_t SSP1CON1bits
;
6956 //==============================================================================
6959 //==============================================================================
6962 extern __at(0x0FC6) __sfr SSPCON1
;
6985 extern __at(0x0FC6) volatile __SSPCON1bits_t SSPCON1bits
;
6987 #define _SSPCON1_SSPM0 0x01
6988 #define _SSPCON1_SSPM1 0x02
6989 #define _SSPCON1_SSPM2 0x04
6990 #define _SSPCON1_SSPM3 0x08
6991 #define _SSPCON1_CKP 0x10
6992 #define _SSPCON1_SSPEN 0x20
6993 #define _SSPCON1_SSPOV 0x40
6994 #define _SSPCON1_WCOL 0x80
6996 //==============================================================================
6999 //==============================================================================
7002 extern __at(0x0FC7) __sfr SSP1STAT
;
7010 unsigned R_NOT_W
: 1;
7013 unsigned D_NOT_A
: 1;
7023 unsigned I2C_START
: 1;
7024 unsigned I2C_STOP
: 1;
7058 unsigned NOT_WRITE
: 1;
7061 unsigned NOT_ADDRESS
: 1;
7070 unsigned READ_WRITE
: 1;
7073 unsigned DATA_ADDRESS
: 1;
7082 unsigned I2C_READ
: 1;
7085 unsigned I2C_DAT
: 1;
7091 extern __at(0x0FC7) volatile __SSP1STATbits_t SSP1STATbits
;
7095 #define _R_NOT_W 0x04
7099 #define _NOT_WRITE 0x04
7100 #define _READ_WRITE 0x04
7101 #define _I2C_READ 0x04
7103 #define _I2C_START 0x08
7105 #define _I2C_STOP 0x10
7106 #define _D_NOT_A 0x20
7110 #define _NOT_ADDRESS 0x20
7111 #define _DATA_ADDRESS 0x20
7112 #define _I2C_DAT 0x20
7116 //==============================================================================
7119 //==============================================================================
7122 extern __at(0x0FC7) __sfr SSPSTAT
;
7130 unsigned R_NOT_W
: 1;
7133 unsigned D_NOT_A
: 1;
7143 unsigned I2C_START
: 1;
7144 unsigned I2C_STOP
: 1;
7178 unsigned NOT_WRITE
: 1;
7181 unsigned NOT_ADDRESS
: 1;
7190 unsigned READ_WRITE
: 1;
7193 unsigned DATA_ADDRESS
: 1;
7202 unsigned I2C_READ
: 1;
7205 unsigned I2C_DAT
: 1;
7211 extern __at(0x0FC7) volatile __SSPSTATbits_t SSPSTATbits
;
7213 #define _SSPSTAT_BF 0x01
7214 #define _SSPSTAT_UA 0x02
7215 #define _SSPSTAT_R_NOT_W 0x04
7216 #define _SSPSTAT_R 0x04
7217 #define _SSPSTAT_R_W 0x04
7218 #define _SSPSTAT_NOT_W 0x04
7219 #define _SSPSTAT_NOT_WRITE 0x04
7220 #define _SSPSTAT_READ_WRITE 0x04
7221 #define _SSPSTAT_I2C_READ 0x04
7222 #define _SSPSTAT_S 0x08
7223 #define _SSPSTAT_I2C_START 0x08
7224 #define _SSPSTAT_P 0x10
7225 #define _SSPSTAT_I2C_STOP 0x10
7226 #define _SSPSTAT_D_NOT_A 0x20
7227 #define _SSPSTAT_D 0x20
7228 #define _SSPSTAT_D_A 0x20
7229 #define _SSPSTAT_NOT_A 0x20
7230 #define _SSPSTAT_NOT_ADDRESS 0x20
7231 #define _SSPSTAT_DATA_ADDRESS 0x20
7232 #define _SSPSTAT_I2C_DAT 0x20
7233 #define _SSPSTAT_CKE 0x40
7234 #define _SSPSTAT_SMP 0x80
7236 //==============================================================================
7238 extern __at(0x0FC8) __sfr SSP1ADD
;
7240 //==============================================================================
7243 extern __at(0x0FC8) __sfr SSP1MSK
;
7257 extern __at(0x0FC8) volatile __SSP1MSKbits_t SSP1MSKbits
;
7268 //==============================================================================
7270 extern __at(0x0FC8) __sfr SSPADD
;
7271 extern __at(0x0FC9) __sfr SSP1BUF
;
7272 extern __at(0x0FC9) __sfr SSPBUF
;
7274 //==============================================================================
7277 extern __at(0x0FCA) __sfr T2CON
;
7283 unsigned T2CKPS0
: 1;
7284 unsigned T2CKPS1
: 1;
7285 unsigned TMR2ON
: 1;
7286 unsigned T2OUTPS0
: 1;
7287 unsigned T2OUTPS1
: 1;
7288 unsigned T2OUTPS2
: 1;
7289 unsigned T2OUTPS3
: 1;
7295 unsigned T2CKPS
: 2;
7302 unsigned T2OUTPS
: 4;
7307 extern __at(0x0FCA) volatile __T2CONbits_t T2CONbits
;
7309 #define _T2CKPS0 0x01
7310 #define _T2CKPS1 0x02
7311 #define _TMR2ON 0x04
7312 #define _T2OUTPS0 0x08
7313 #define _T2OUTPS1 0x10
7314 #define _T2OUTPS2 0x20
7315 #define _T2OUTPS3 0x40
7317 //==============================================================================
7319 extern __at(0x0FCB) __sfr PR2
;
7320 extern __at(0x0FCC) __sfr TMR2
;
7322 //==============================================================================
7325 extern __at(0x0FCD) __sfr T1CON
;
7331 unsigned TMR1ON
: 1;
7333 unsigned NOT_T1SYNC
: 1;
7334 unsigned T1OSCEN
: 1;
7335 unsigned T1CKPS0
: 1;
7336 unsigned T1CKPS1
: 1;
7337 unsigned TMR1CS0
: 1;
7338 unsigned TMR1CS1
: 1;
7344 unsigned T1CKPS
: 2;
7351 unsigned TMR1CS
: 2;
7355 extern __at(0x0FCD) volatile __T1CONbits_t T1CONbits
;
7357 #define _TMR1ON 0x01
7359 #define _NOT_T1SYNC 0x04
7360 #define _T1OSCEN 0x08
7361 #define _T1CKPS0 0x10
7362 #define _T1CKPS1 0x20
7363 #define _TMR1CS0 0x40
7364 #define _TMR1CS1 0x80
7366 //==============================================================================
7368 extern __at(0x0FCE) __sfr TMR1
;
7369 extern __at(0x0FCE) __sfr TMR1L
;
7370 extern __at(0x0FCF) __sfr TMR1H
;
7372 //==============================================================================
7375 extern __at(0x0FD0) __sfr RCON
;
7381 unsigned NOT_BOR
: 1;
7382 unsigned NOT_POR
: 1;
7383 unsigned NOT_PD
: 1;
7384 unsigned NOT_TO
: 1;
7385 unsigned NOT_RI
: 1;
7386 unsigned NOT_CM
: 1;
7404 extern __at(0x0FD0) volatile __RCONbits_t RCONbits
;
7406 #define _NOT_BOR 0x01
7408 #define _NOT_POR 0x02
7410 #define _NOT_PD 0x04
7412 #define _NOT_TO 0x08
7414 #define _NOT_RI 0x10
7416 #define _NOT_CM 0x20
7420 //==============================================================================
7423 //==============================================================================
7426 extern __at(0x0FD1) __sfr CM2CON
;
7435 unsigned EVPOL0
: 1;
7436 unsigned EVPOL1
: 1;
7456 extern __at(0x0FD1) volatile __CM2CONbits_t CM2CONbits
;
7458 #define _CM2CON_CCH0 0x01
7459 #define _CM2CON_CCH1 0x02
7460 #define _CM2CON_CREF 0x04
7461 #define _CM2CON_EVPOL0 0x08
7462 #define _CM2CON_EVPOL1 0x10
7463 #define _CM2CON_CPOL 0x20
7464 #define _CM2CON_COE 0x40
7465 #define _CM2CON_CON 0x80
7467 //==============================================================================
7470 //==============================================================================
7473 extern __at(0x0FD1) __sfr CM2CON1
;
7482 unsigned EVPOL0
: 1;
7483 unsigned EVPOL1
: 1;
7503 extern __at(0x0FD1) volatile __CM2CON1bits_t CM2CON1bits
;
7505 #define _CM2CON1_CCH0 0x01
7506 #define _CM2CON1_CCH1 0x02
7507 #define _CM2CON1_CREF 0x04
7508 #define _CM2CON1_EVPOL0 0x08
7509 #define _CM2CON1_EVPOL1 0x10
7510 #define _CM2CON1_CPOL 0x20
7511 #define _CM2CON1_COE 0x40
7512 #define _CM2CON1_CON 0x80
7514 //==============================================================================
7517 //==============================================================================
7520 extern __at(0x0FD2) __sfr CM1CON
;
7529 unsigned EVPOL0
: 1;
7530 unsigned EVPOL1
: 1;
7550 extern __at(0x0FD2) volatile __CM1CONbits_t CM1CONbits
;
7555 #define _EVPOL0 0x08
7556 #define _EVPOL1 0x10
7561 //==============================================================================
7564 //==============================================================================
7567 extern __at(0x0FD2) __sfr CM1CON1
;
7576 unsigned EVPOL0
: 1;
7577 unsigned EVPOL1
: 1;
7597 extern __at(0x0FD2) volatile __CM1CON1bits_t CM1CON1bits
;
7599 #define _CM1CON1_CCH0 0x01
7600 #define _CM1CON1_CCH1 0x02
7601 #define _CM1CON1_CREF 0x04
7602 #define _CM1CON1_EVPOL0 0x08
7603 #define _CM1CON1_EVPOL1 0x10
7604 #define _CM1CON1_CPOL 0x20
7605 #define _CM1CON1_COE 0x40
7606 #define _CM1CON1_CON 0x80
7608 //==============================================================================
7611 //==============================================================================
7614 extern __at(0x0FD3) __sfr OSCCON
;
7644 extern __at(0x0FD3) volatile __OSCCONbits_t OSCCONbits
;
7655 //==============================================================================
7658 //==============================================================================
7661 extern __at(0x0FD5) __sfr T0CON
;
7673 unsigned T08BIT
: 1;
7674 unsigned TMR0ON
: 1;
7684 extern __at(0x0FD5) volatile __T0CONbits_t T0CONbits
;
7692 #define _T08BIT 0x40
7693 #define _TMR0ON 0x80
7695 //==============================================================================
7697 extern __at(0x0FD6) __sfr TMR0
;
7698 extern __at(0x0FD6) __sfr TMR0L
;
7699 extern __at(0x0FD7) __sfr TMR0H
;
7701 //==============================================================================
7704 extern __at(0x0FD8) __sfr STATUS
;
7718 extern __at(0x0FD8) volatile __STATUSbits_t STATUSbits
;
7726 //==============================================================================
7728 extern __at(0x0FD9) __sfr FSR2L
;
7729 extern __at(0x0FDA) __sfr FSR2H
;
7730 extern __at(0x0FDB) __sfr PLUSW2
;
7731 extern __at(0x0FDC) __sfr PREINC2
;
7732 extern __at(0x0FDD) __sfr POSTDEC2
;
7733 extern __at(0x0FDE) __sfr POSTINC2
;
7734 extern __at(0x0FDF) __sfr INDF2
;
7735 extern __at(0x0FE0) __sfr BSR
;
7736 extern __at(0x0FE1) __sfr FSR1L
;
7737 extern __at(0x0FE2) __sfr FSR1H
;
7738 extern __at(0x0FE3) __sfr PLUSW1
;
7739 extern __at(0x0FE4) __sfr PREINC1
;
7740 extern __at(0x0FE5) __sfr POSTDEC1
;
7741 extern __at(0x0FE6) __sfr POSTINC1
;
7742 extern __at(0x0FE7) __sfr INDF1
;
7743 extern __at(0x0FE8) __sfr WREG
;
7744 extern __at(0x0FE9) __sfr FSR0L
;
7745 extern __at(0x0FEA) __sfr FSR0H
;
7746 extern __at(0x0FEB) __sfr PLUSW0
;
7747 extern __at(0x0FEC) __sfr PREINC0
;
7748 extern __at(0x0FED) __sfr POSTDEC0
;
7749 extern __at(0x0FEE) __sfr POSTINC0
;
7750 extern __at(0x0FEF) __sfr INDF0
;
7752 //==============================================================================
7755 extern __at(0x0FF0) __sfr INTCON3
;
7761 unsigned INT1IF
: 1;
7762 unsigned INT2IF
: 1;
7763 unsigned INT3IF
: 1;
7764 unsigned INT1IE
: 1;
7765 unsigned INT2IE
: 1;
7766 unsigned INT3IE
: 1;
7767 unsigned INT1IP
: 1;
7768 unsigned INT2IP
: 1;
7784 extern __at(0x0FF0) volatile __INTCON3bits_t INTCON3bits
;
7786 #define _INT1IF 0x01
7788 #define _INT2IF 0x02
7790 #define _INT3IF 0x04
7792 #define _INT1IE 0x08
7794 #define _INT2IE 0x10
7796 #define _INT3IE 0x20
7798 #define _INT1IP 0x40
7800 #define _INT2IP 0x80
7803 //==============================================================================
7806 //==============================================================================
7809 extern __at(0x0FF1) __sfr INTCON2
;
7816 unsigned INT3IP
: 1;
7817 unsigned TMR0IP
: 1;
7818 unsigned INTEDG3
: 1;
7819 unsigned INTEDG2
: 1;
7820 unsigned INTEDG1
: 1;
7821 unsigned INTEDG0
: 1;
7822 unsigned NOT_RBPU
: 1;
7838 extern __at(0x0FF1) volatile __INTCON2bits_t INTCON2bits
;
7841 #define _INT3IP 0x02
7843 #define _TMR0IP 0x04
7845 #define _INTEDG3 0x08
7846 #define _INTEDG2 0x10
7847 #define _INTEDG1 0x20
7848 #define _INTEDG0 0x40
7849 #define _NOT_RBPU 0x80
7852 //==============================================================================
7855 //==============================================================================
7858 extern __at(0x0FF2) __sfr INTCON
;
7865 unsigned INT0IF
: 1;
7866 unsigned TMR0IF
: 1;
7868 unsigned INT0IE
: 1;
7869 unsigned TMR0IE
: 1;
7870 unsigned PEIE_GIEL
: 1;
7871 unsigned GIE_GIEH
: 1;
7899 extern __at(0x0FF2) volatile __INTCONbits_t INTCONbits
;
7902 #define _INT0IF 0x02
7904 #define _TMR0IF 0x04
7907 #define _INT0IE 0x10
7909 #define _TMR0IE 0x20
7911 #define _PEIE_GIEL 0x40
7914 #define _GIE_GIEH 0x80
7918 //==============================================================================
7920 extern __at(0x0FF3) __sfr PROD
;
7921 extern __at(0x0FF3) __sfr PRODL
;
7922 extern __at(0x0FF4) __sfr PRODH
;
7923 extern __at(0x0FF5) __sfr TABLAT
;
7924 extern __at(0x0FF6) __sfr TBLPTR
;
7925 extern __at(0x0FF6) __sfr TBLPTRL
;
7926 extern __at(0x0FF7) __sfr TBLPTRH
;
7927 extern __at(0x0FF8) __sfr TBLPTRU
;
7928 extern __at(0x0FF9) __sfr PC
;
7929 extern __at(0x0FF9) __sfr PCL
;
7930 extern __at(0x0FFA) __sfr PCLATH
;
7931 extern __at(0x0FFB) __sfr PCLATU
;
7933 //==============================================================================
7936 extern __at(0x0FFC) __sfr STKPTR
;
7948 unsigned STKUNF
: 1;
7949 unsigned STKFUL
: 1;
7961 unsigned STKOVF
: 1;
7971 extern __at(0x0FFC) volatile __STKPTRbits_t STKPTRbits
;
7978 #define _STKUNF 0x40
7979 #define _STKFUL 0x80
7980 #define _STKOVF 0x80
7982 //==============================================================================
7984 extern __at(0x0FFD) __sfr TOS
;
7985 extern __at(0x0FFD) __sfr TOSL
;
7986 extern __at(0x0FFE) __sfr TOSH
;
7987 extern __at(0x0FFF) __sfr TOSU
;
7989 //==============================================================================
7991 // Configuration Addresses
7993 //==============================================================================
7995 #define __CONFIG1L 0x01FFF8
7996 #define __CONFIG1H 0x01FFF9
7997 #define __CONFIG2L 0x01FFFA
7998 #define __CONFIG2H 0x01FFFB
7999 #define __CONFIG3L 0x01FFFC
8000 #define __CONFIG3H 0x01FFFD
8001 #define __CONFIG4L 0x01FFFE
8002 #define __CONFIG4H 0x01FFFF
8004 //==============================================================================
8006 #endif // #ifndef __PIC18LF47J53_H__