2 * This definitions of the PIC16F18324 MCU.
4 * This file is part of the GNU PIC library for SDCC, originally
5 * created by Molnar Karoly <molnarkaroly@users.sf.net> 2016.
7 * This file is generated automatically by the cinc2h.pl, 2016-04-13 17:23:23 UTC.
9 * SDCC is licensed under the GNU Public license (GPL) v2. Note that
10 * this license covers the code to the compiler and other executables,
11 * but explicitly does not cover any code or objects generated by sdcc.
13 * For pic device libraries and header files which are derived from
14 * Microchip header (.inc) and linker script (.lkr) files Microchip
15 * requires that "The header files should state that they are only to be
16 * used with authentic Microchip devices" which makes them incompatible
17 * with the GPL. Pic device libraries and header files are located at
18 * non-free/lib and non-free/include directories respectively.
19 * Sdcc should be run with the --use-non-free command line option in
20 * order to include non-free header files and libraries.
22 * See http://sdcc.sourceforge.net/ for the latest information on sdcc.
25 #include <pic16f18324.h>
27 //==============================================================================
29 __at(0x0000) __sfr INDF0
;
31 __at(0x0001) __sfr INDF1
;
33 __at(0x0002) __sfr PCL
;
35 __at(0x0003) __sfr STATUS
;
36 __at(0x0003) volatile __STATUSbits_t STATUSbits
;
38 __at(0x0004) __sfr FSR0
;
40 __at(0x0004) __sfr FSR0L
;
42 __at(0x0005) __sfr FSR0H
;
44 __at(0x0006) __sfr FSR1
;
46 __at(0x0006) __sfr FSR1L
;
48 __at(0x0007) __sfr FSR1H
;
50 __at(0x0008) __sfr BSR
;
51 __at(0x0008) volatile __BSRbits_t BSRbits
;
53 __at(0x0009) __sfr WREG
;
55 __at(0x000A) __sfr PCLATH
;
57 __at(0x000B) __sfr INTCON
;
58 __at(0x000B) volatile __INTCONbits_t INTCONbits
;
60 __at(0x000C) __sfr PORTA
;
61 __at(0x000C) volatile __PORTAbits_t PORTAbits
;
63 __at(0x000E) __sfr PORTC
;
64 __at(0x000E) volatile __PORTCbits_t PORTCbits
;
66 __at(0x0010) __sfr PIR0
;
67 __at(0x0010) volatile __PIR0bits_t PIR0bits
;
69 __at(0x0011) __sfr PIR1
;
70 __at(0x0011) volatile __PIR1bits_t PIR1bits
;
72 __at(0x0012) __sfr PIR2
;
73 __at(0x0012) volatile __PIR2bits_t PIR2bits
;
75 __at(0x0013) __sfr PIR3
;
76 __at(0x0013) volatile __PIR3bits_t PIR3bits
;
78 __at(0x0014) __sfr PIR4
;
79 __at(0x0014) volatile __PIR4bits_t PIR4bits
;
81 __at(0x0015) __sfr TMR0L
;
82 __at(0x0015) volatile __TMR0Lbits_t TMR0Lbits
;
84 __at(0x0016) __sfr TMR0H
;
85 __at(0x0016) volatile __TMR0Hbits_t TMR0Hbits
;
87 __at(0x0017) __sfr T0CON0
;
88 __at(0x0017) volatile __T0CON0bits_t T0CON0bits
;
90 __at(0x0018) __sfr T0CON1
;
91 __at(0x0018) volatile __T0CON1bits_t T0CON1bits
;
93 __at(0x0019) __sfr TMR1
;
95 __at(0x0019) __sfr TMR1L
;
97 __at(0x001A) __sfr TMR1H
;
99 __at(0x001B) __sfr T1CON
;
100 __at(0x001B) volatile __T1CONbits_t T1CONbits
;
102 __at(0x001C) __sfr T1GCON
;
103 __at(0x001C) volatile __T1GCONbits_t T1GCONbits
;
105 __at(0x001D) __sfr TMR2
;
107 __at(0x001E) __sfr PR2
;
109 __at(0x001F) __sfr T2CON
;
110 __at(0x001F) volatile __T2CONbits_t T2CONbits
;
112 __at(0x008C) __sfr TRISA
;
113 __at(0x008C) volatile __TRISAbits_t TRISAbits
;
115 __at(0x008E) __sfr TRISC
;
116 __at(0x008E) volatile __TRISCbits_t TRISCbits
;
118 __at(0x0090) __sfr PIE0
;
119 __at(0x0090) volatile __PIE0bits_t PIE0bits
;
121 __at(0x0091) __sfr PIE1
;
122 __at(0x0091) volatile __PIE1bits_t PIE1bits
;
124 __at(0x0092) __sfr PIE2
;
125 __at(0x0092) volatile __PIE2bits_t PIE2bits
;
127 __at(0x0093) __sfr PIE3
;
128 __at(0x0093) volatile __PIE3bits_t PIE3bits
;
130 __at(0x0094) __sfr PIE4
;
131 __at(0x0094) volatile __PIE4bits_t PIE4bits
;
133 __at(0x0097) __sfr WDTCON
;
134 __at(0x0097) volatile __WDTCONbits_t WDTCONbits
;
136 __at(0x009B) __sfr ADRES
;
138 __at(0x009B) __sfr ADRESL
;
140 __at(0x009C) __sfr ADRESH
;
142 __at(0x009D) __sfr ADCON0
;
143 __at(0x009D) volatile __ADCON0bits_t ADCON0bits
;
145 __at(0x009E) __sfr ADCON1
;
146 __at(0x009E) volatile __ADCON1bits_t ADCON1bits
;
148 __at(0x009F) __sfr ADACT
;
149 __at(0x009F) volatile __ADACTbits_t ADACTbits
;
151 __at(0x010C) __sfr LATA
;
152 __at(0x010C) volatile __LATAbits_t LATAbits
;
154 __at(0x010E) __sfr LATC
;
155 __at(0x010E) volatile __LATCbits_t LATCbits
;
157 __at(0x0111) __sfr CM1CON0
;
158 __at(0x0111) volatile __CM1CON0bits_t CM1CON0bits
;
160 __at(0x0112) __sfr CM1CON1
;
161 __at(0x0112) volatile __CM1CON1bits_t CM1CON1bits
;
163 __at(0x0113) __sfr CM2CON0
;
164 __at(0x0113) volatile __CM2CON0bits_t CM2CON0bits
;
166 __at(0x0114) __sfr CM2CON1
;
167 __at(0x0114) volatile __CM2CON1bits_t CM2CON1bits
;
169 __at(0x0115) __sfr CMOUT
;
170 __at(0x0115) volatile __CMOUTbits_t CMOUTbits
;
172 __at(0x0116) __sfr BORCON
;
173 __at(0x0116) volatile __BORCONbits_t BORCONbits
;
175 __at(0x0117) __sfr FVRCON
;
176 __at(0x0117) volatile __FVRCONbits_t FVRCONbits
;
178 __at(0x0118) __sfr DACCON0
;
179 __at(0x0118) volatile __DACCON0bits_t DACCON0bits
;
181 __at(0x0119) __sfr DACCON1
;
182 __at(0x0119) volatile __DACCON1bits_t DACCON1bits
;
184 __at(0x018C) __sfr ANSELA
;
185 __at(0x018C) volatile __ANSELAbits_t ANSELAbits
;
187 __at(0x018E) __sfr ANSELC
;
188 __at(0x018E) volatile __ANSELCbits_t ANSELCbits
;
190 __at(0x0197) __sfr VREGCON
;
191 __at(0x0197) volatile __VREGCONbits_t VREGCONbits
;
193 __at(0x0199) __sfr RC1REG
;
195 __at(0x0199) __sfr RCREG
;
197 __at(0x0199) __sfr RCREG1
;
199 __at(0x019A) __sfr TX1REG
;
201 __at(0x019A) __sfr TXREG
;
203 __at(0x019A) __sfr TXREG1
;
205 __at(0x019B) __sfr SP1BRG
;
207 __at(0x019B) __sfr SP1BRGL
;
209 __at(0x019B) __sfr SPBRG
;
211 __at(0x019B) __sfr SPBRG1
;
213 __at(0x019B) __sfr SPBRGL
;
215 __at(0x019C) __sfr SP1BRGH
;
217 __at(0x019C) __sfr SPBRGH
;
219 __at(0x019C) __sfr SPBRGH1
;
221 __at(0x019D) __sfr RC1STA
;
222 __at(0x019D) volatile __RC1STAbits_t RC1STAbits
;
224 __at(0x019D) __sfr RCSTA
;
225 __at(0x019D) volatile __RCSTAbits_t RCSTAbits
;
227 __at(0x019D) __sfr RCSTA1
;
228 __at(0x019D) volatile __RCSTA1bits_t RCSTA1bits
;
230 __at(0x019E) __sfr TX1STA
;
231 __at(0x019E) volatile __TX1STAbits_t TX1STAbits
;
233 __at(0x019E) __sfr TXSTA
;
234 __at(0x019E) volatile __TXSTAbits_t TXSTAbits
;
236 __at(0x019E) __sfr TXSTA1
;
237 __at(0x019E) volatile __TXSTA1bits_t TXSTA1bits
;
239 __at(0x019F) __sfr BAUD1CON
;
240 __at(0x019F) volatile __BAUD1CONbits_t BAUD1CONbits
;
242 __at(0x019F) __sfr BAUDCON
;
243 __at(0x019F) volatile __BAUDCONbits_t BAUDCONbits
;
245 __at(0x019F) __sfr BAUDCON1
;
246 __at(0x019F) volatile __BAUDCON1bits_t BAUDCON1bits
;
248 __at(0x019F) __sfr BAUDCTL
;
249 __at(0x019F) volatile __BAUDCTLbits_t BAUDCTLbits
;
251 __at(0x019F) __sfr BAUDCTL1
;
252 __at(0x019F) volatile __BAUDCTL1bits_t BAUDCTL1bits
;
254 __at(0x020C) __sfr WPUA
;
255 __at(0x020C) volatile __WPUAbits_t WPUAbits
;
257 __at(0x020E) __sfr WPUC
;
258 __at(0x020E) volatile __WPUCbits_t WPUCbits
;
260 __at(0x0211) __sfr SSP1BUF
;
261 __at(0x0211) volatile __SSP1BUFbits_t SSP1BUFbits
;
263 __at(0x0211) __sfr SSPBUF
;
264 __at(0x0211) volatile __SSPBUFbits_t SSPBUFbits
;
266 __at(0x0212) __sfr SSP1ADD
;
267 __at(0x0212) volatile __SSP1ADDbits_t SSP1ADDbits
;
269 __at(0x0212) __sfr SSPADD
;
270 __at(0x0212) volatile __SSPADDbits_t SSPADDbits
;
272 __at(0x0213) __sfr SSP1MSK
;
273 __at(0x0213) volatile __SSP1MSKbits_t SSP1MSKbits
;
275 __at(0x0213) __sfr SSPMSK
;
276 __at(0x0213) volatile __SSPMSKbits_t SSPMSKbits
;
278 __at(0x0214) __sfr SSP1STAT
;
279 __at(0x0214) volatile __SSP1STATbits_t SSP1STATbits
;
281 __at(0x0214) __sfr SSPSTAT
;
282 __at(0x0214) volatile __SSPSTATbits_t SSPSTATbits
;
284 __at(0x0215) __sfr SSP1CON
;
285 __at(0x0215) volatile __SSP1CONbits_t SSP1CONbits
;
287 __at(0x0215) __sfr SSP1CON1
;
288 __at(0x0215) volatile __SSP1CON1bits_t SSP1CON1bits
;
290 __at(0x0215) __sfr SSPCON
;
291 __at(0x0215) volatile __SSPCONbits_t SSPCONbits
;
293 __at(0x0215) __sfr SSPCON1
;
294 __at(0x0215) volatile __SSPCON1bits_t SSPCON1bits
;
296 __at(0x0216) __sfr SSP1CON2
;
297 __at(0x0216) volatile __SSP1CON2bits_t SSP1CON2bits
;
299 __at(0x0216) __sfr SSPCON2
;
300 __at(0x0216) volatile __SSPCON2bits_t SSPCON2bits
;
302 __at(0x0217) __sfr SSP1CON3
;
303 __at(0x0217) volatile __SSP1CON3bits_t SSP1CON3bits
;
305 __at(0x0217) __sfr SSPCON3
;
306 __at(0x0217) volatile __SSPCON3bits_t SSPCON3bits
;
308 __at(0x028C) __sfr ODCONA
;
309 __at(0x028C) volatile __ODCONAbits_t ODCONAbits
;
311 __at(0x028E) __sfr ODCONC
;
312 __at(0x028E) volatile __ODCONCbits_t ODCONCbits
;
314 __at(0x0291) __sfr CCPR1
;
316 __at(0x0291) __sfr CCPR1L
;
318 __at(0x0292) __sfr CCPR1H
;
320 __at(0x0293) __sfr CCP1CON
;
321 __at(0x0293) volatile __CCP1CONbits_t CCP1CONbits
;
323 __at(0x0294) __sfr CCP1CAP
;
324 __at(0x0294) volatile __CCP1CAPbits_t CCP1CAPbits
;
326 __at(0x0295) __sfr CCPR2
;
328 __at(0x0295) __sfr CCPR2L
;
330 __at(0x0296) __sfr CCPR2H
;
332 __at(0x0297) __sfr CCP2CON
;
333 __at(0x0297) volatile __CCP2CONbits_t CCP2CONbits
;
335 __at(0x0298) __sfr CCP2CAP
;
336 __at(0x0298) volatile __CCP2CAPbits_t CCP2CAPbits
;
338 __at(0x029F) __sfr CCPTMRS
;
339 __at(0x029F) volatile __CCPTMRSbits_t CCPTMRSbits
;
341 __at(0x030C) __sfr SLRCONA
;
342 __at(0x030C) volatile __SLRCONAbits_t SLRCONAbits
;
344 __at(0x030E) __sfr SLRCONC
;
345 __at(0x030E) volatile __SLRCONCbits_t SLRCONCbits
;
347 __at(0x0311) __sfr CCPR3
;
349 __at(0x0311) __sfr CCPR3L
;
351 __at(0x0312) __sfr CCPR3H
;
353 __at(0x0313) __sfr CCP3CON
;
354 __at(0x0313) volatile __CCP3CONbits_t CCP3CONbits
;
356 __at(0x0314) __sfr CCP3CAP
;
357 __at(0x0314) volatile __CCP3CAPbits_t CCP3CAPbits
;
359 __at(0x0315) __sfr CCPR4
;
361 __at(0x0315) __sfr CCPR4L
;
363 __at(0x0316) __sfr CCPR4H
;
365 __at(0x0317) __sfr CCP4CON
;
366 __at(0x0317) volatile __CCP4CONbits_t CCP4CONbits
;
368 __at(0x0318) __sfr CCP4CAP
;
369 __at(0x0318) volatile __CCP4CAPbits_t CCP4CAPbits
;
371 __at(0x038C) __sfr INLVLA
;
372 __at(0x038C) volatile __INLVLAbits_t INLVLAbits
;
374 __at(0x038E) __sfr INLVLC
;
375 __at(0x038E) volatile __INLVLCbits_t INLVLCbits
;
377 __at(0x0391) __sfr IOCAP
;
378 __at(0x0391) volatile __IOCAPbits_t IOCAPbits
;
380 __at(0x0392) __sfr IOCAN
;
381 __at(0x0392) volatile __IOCANbits_t IOCANbits
;
383 __at(0x0393) __sfr IOCAF
;
384 __at(0x0393) volatile __IOCAFbits_t IOCAFbits
;
386 __at(0x0397) __sfr IOCCP
;
387 __at(0x0397) volatile __IOCCPbits_t IOCCPbits
;
389 __at(0x0398) __sfr IOCCN
;
390 __at(0x0398) volatile __IOCCNbits_t IOCCNbits
;
392 __at(0x0399) __sfr IOCCF
;
393 __at(0x0399) volatile __IOCCFbits_t IOCCFbits
;
395 __at(0x039A) __sfr CLKRCON
;
396 __at(0x039A) volatile __CLKRCONbits_t CLKRCONbits
;
398 __at(0x039C) __sfr MDCON
;
399 __at(0x039C) volatile __MDCONbits_t MDCONbits
;
401 __at(0x039D) __sfr MDSRC
;
402 __at(0x039D) volatile __MDSRCbits_t MDSRCbits
;
404 __at(0x039E) __sfr MDCARH
;
405 __at(0x039E) volatile __MDCARHbits_t MDCARHbits
;
407 __at(0x039F) __sfr MDCARL
;
408 __at(0x039F) volatile __MDCARLbits_t MDCARLbits
;
410 __at(0x040C) __sfr CCDNA
;
411 __at(0x040C) volatile __CCDNAbits_t CCDNAbits
;
413 __at(0x040E) __sfr CCDNC
;
414 __at(0x040E) volatile __CCDNCbits_t CCDNCbits
;
416 __at(0x0411) __sfr TMR3
;
418 __at(0x0411) __sfr TMR3L
;
420 __at(0x0412) __sfr TMR3H
;
422 __at(0x0413) __sfr T3CON
;
423 __at(0x0413) volatile __T3CONbits_t T3CONbits
;
425 __at(0x0414) __sfr T3GCON
;
426 __at(0x0414) volatile __T3GCONbits_t T3GCONbits
;
428 __at(0x0415) __sfr TMR4
;
430 __at(0x0416) __sfr PR4
;
432 __at(0x0417) __sfr T4CON
;
433 __at(0x0417) volatile __T4CONbits_t T4CONbits
;
435 __at(0x0418) __sfr TMR5
;
437 __at(0x0418) __sfr TMR5L
;
439 __at(0x0419) __sfr TMR5H
;
441 __at(0x041A) __sfr T5CON
;
442 __at(0x041A) volatile __T5CONbits_t T5CONbits
;
444 __at(0x041B) __sfr T5GCON
;
445 __at(0x041B) volatile __T5GCONbits_t T5GCONbits
;
447 __at(0x041C) __sfr TMR6
;
449 __at(0x041D) __sfr PR6
;
451 __at(0x041E) __sfr T6CON
;
452 __at(0x041E) volatile __T6CONbits_t T6CONbits
;
454 __at(0x041F) __sfr CCDCON
;
455 __at(0x041F) volatile __CCDCONbits_t CCDCONbits
;
457 __at(0x048C) __sfr CCDPA
;
458 __at(0x048C) volatile __CCDPAbits_t CCDPAbits
;
460 __at(0x048E) __sfr CCDPC
;
461 __at(0x048E) volatile __CCDPCbits_t CCDPCbits
;
463 __at(0x0498) __sfr NCO1ACC
;
465 __at(0x0498) __sfr NCO1ACCL
;
467 __at(0x0499) __sfr NCO1ACCH
;
469 __at(0x049A) __sfr NCO1ACCU
;
471 __at(0x049B) __sfr NCO1INC
;
473 __at(0x049B) __sfr NCO1INCL
;
475 __at(0x049C) __sfr NCO1INCH
;
477 __at(0x049D) __sfr NCO1INCU
;
479 __at(0x049E) __sfr NCO1CON
;
480 __at(0x049E) volatile __NCO1CONbits_t NCO1CONbits
;
482 __at(0x049F) __sfr NCO1CLK
;
484 __at(0x0617) __sfr PWM5DCL
;
485 __at(0x0617) volatile __PWM5DCLbits_t PWM5DCLbits
;
487 __at(0x0618) __sfr PWM5DCH
;
488 __at(0x0618) volatile __PWM5DCHbits_t PWM5DCHbits
;
490 __at(0x0619) __sfr PWM5CON
;
491 __at(0x0619) volatile __PWM5CONbits_t PWM5CONbits
;
493 __at(0x0619) __sfr PWM5CON0
;
494 __at(0x0619) volatile __PWM5CON0bits_t PWM5CON0bits
;
496 __at(0x061A) __sfr PWM6DCL
;
497 __at(0x061A) volatile __PWM6DCLbits_t PWM6DCLbits
;
499 __at(0x061B) __sfr PWM6DCH
;
500 __at(0x061B) volatile __PWM6DCHbits_t PWM6DCHbits
;
502 __at(0x061C) __sfr PWM6CON
;
503 __at(0x061C) volatile __PWM6CONbits_t PWM6CONbits
;
505 __at(0x061C) __sfr PWM6CON0
;
506 __at(0x061C) volatile __PWM6CON0bits_t PWM6CON0bits
;
508 __at(0x061F) __sfr PWMTMRS
;
509 __at(0x061F) volatile __PWMTMRSbits_t PWMTMRSbits
;
511 __at(0x0691) __sfr CWG1CLKCON
;
512 __at(0x0691) volatile __CWG1CLKCONbits_t CWG1CLKCONbits
;
514 __at(0x0692) __sfr CWG1DAT
;
515 __at(0x0692) volatile __CWG1DATbits_t CWG1DATbits
;
517 __at(0x0693) __sfr CWG1DBR
;
518 __at(0x0693) volatile __CWG1DBRbits_t CWG1DBRbits
;
520 __at(0x0694) __sfr CWG1DBF
;
521 __at(0x0694) volatile __CWG1DBFbits_t CWG1DBFbits
;
523 __at(0x0695) __sfr CWG1CON0
;
524 __at(0x0695) volatile __CWG1CON0bits_t CWG1CON0bits
;
526 __at(0x0696) __sfr CWG1CON1
;
527 __at(0x0696) volatile __CWG1CON1bits_t CWG1CON1bits
;
529 __at(0x0697) __sfr CWG1AS0
;
530 __at(0x0697) volatile __CWG1AS0bits_t CWG1AS0bits
;
532 __at(0x0698) __sfr CWG1AS1
;
533 __at(0x0698) volatile __CWG1AS1bits_t CWG1AS1bits
;
535 __at(0x0699) __sfr CWG1STR
;
536 __at(0x0699) volatile __CWG1STRbits_t CWG1STRbits
;
538 __at(0x0711) __sfr CWG2CLKCON
;
539 __at(0x0711) volatile __CWG2CLKCONbits_t CWG2CLKCONbits
;
541 __at(0x0712) __sfr CWG2DAT
;
542 __at(0x0712) volatile __CWG2DATbits_t CWG2DATbits
;
544 __at(0x0713) __sfr CWG2DBR
;
545 __at(0x0713) volatile __CWG2DBRbits_t CWG2DBRbits
;
547 __at(0x0714) __sfr CWG2DBF
;
548 __at(0x0714) volatile __CWG2DBFbits_t CWG2DBFbits
;
550 __at(0x0715) __sfr CWG2CON0
;
551 __at(0x0715) volatile __CWG2CON0bits_t CWG2CON0bits
;
553 __at(0x0716) __sfr CWG2CON1
;
554 __at(0x0716) volatile __CWG2CON1bits_t CWG2CON1bits
;
556 __at(0x0717) __sfr CWG2AS0
;
557 __at(0x0717) volatile __CWG2AS0bits_t CWG2AS0bits
;
559 __at(0x0718) __sfr CWG2AS1
;
560 __at(0x0718) volatile __CWG2AS1bits_t CWG2AS1bits
;
562 __at(0x0719) __sfr CWG2STR
;
563 __at(0x0719) volatile __CWG2STRbits_t CWG2STRbits
;
565 __at(0x0891) __sfr NVMADR
;
567 __at(0x0891) __sfr NVMADRL
;
568 __at(0x0891) volatile __NVMADRLbits_t NVMADRLbits
;
570 __at(0x0892) __sfr NVMADRH
;
571 __at(0x0892) volatile __NVMADRHbits_t NVMADRHbits
;
573 __at(0x0893) __sfr NVMDAT
;
575 __at(0x0893) __sfr NVMDATL
;
576 __at(0x0893) volatile __NVMDATLbits_t NVMDATLbits
;
578 __at(0x0894) __sfr NVMDATH
;
579 __at(0x0894) volatile __NVMDATHbits_t NVMDATHbits
;
581 __at(0x0895) __sfr NVMCON1
;
582 __at(0x0895) volatile __NVMCON1bits_t NVMCON1bits
;
584 __at(0x0896) __sfr NVMCON2
;
586 __at(0x089B) __sfr PCON0
;
587 __at(0x089B) volatile __PCON0bits_t PCON0bits
;
589 __at(0x0911) __sfr PMD0
;
590 __at(0x0911) volatile __PMD0bits_t PMD0bits
;
592 __at(0x0912) __sfr PMD1
;
593 __at(0x0912) volatile __PMD1bits_t PMD1bits
;
595 __at(0x0913) __sfr PMD2
;
596 __at(0x0913) volatile __PMD2bits_t PMD2bits
;
598 __at(0x0914) __sfr PMD3
;
599 __at(0x0914) volatile __PMD3bits_t PMD3bits
;
601 __at(0x0915) __sfr PMD4
;
602 __at(0x0915) volatile __PMD4bits_t PMD4bits
;
604 __at(0x0916) __sfr PMD5
;
605 __at(0x0916) volatile __PMD5bits_t PMD5bits
;
607 __at(0x0918) __sfr CPUDOZE
;
608 __at(0x0918) volatile __CPUDOZEbits_t CPUDOZEbits
;
610 __at(0x0919) __sfr OSCCON1
;
611 __at(0x0919) volatile __OSCCON1bits_t OSCCON1bits
;
613 __at(0x091A) __sfr OSCCON2
;
614 __at(0x091A) volatile __OSCCON2bits_t OSCCON2bits
;
616 __at(0x091B) __sfr OSCCON3
;
617 __at(0x091B) volatile __OSCCON3bits_t OSCCON3bits
;
619 __at(0x091C) __sfr OSCSTAT1
;
620 __at(0x091C) volatile __OSCSTAT1bits_t OSCSTAT1bits
;
622 __at(0x091D) __sfr OSCEN
;
623 __at(0x091D) volatile __OSCENbits_t OSCENbits
;
625 __at(0x091E) __sfr OSCTUNE
;
626 __at(0x091E) volatile __OSCTUNEbits_t OSCTUNEbits
;
628 __at(0x091F) __sfr OSCFRQ
;
629 __at(0x091F) volatile __OSCFRQbits_t OSCFRQbits
;
631 __at(0x0E0F) __sfr PPSLOCK
;
632 __at(0x0E0F) volatile __PPSLOCKbits_t PPSLOCKbits
;
634 __at(0x0E10) __sfr INTPPS
;
635 __at(0x0E10) volatile __INTPPSbits_t INTPPSbits
;
637 __at(0x0E11) __sfr T0CKIPPS
;
638 __at(0x0E11) volatile __T0CKIPPSbits_t T0CKIPPSbits
;
640 __at(0x0E12) __sfr T1CKIPPS
;
641 __at(0x0E12) volatile __T1CKIPPSbits_t T1CKIPPSbits
;
643 __at(0x0E13) __sfr T1GPPS
;
644 __at(0x0E13) volatile __T1GPPSbits_t T1GPPSbits
;
646 __at(0x0E14) __sfr CCP1PPS
;
647 __at(0x0E14) volatile __CCP1PPSbits_t CCP1PPSbits
;
649 __at(0x0E15) __sfr CCP2PPS
;
650 __at(0x0E15) volatile __CCP2PPSbits_t CCP2PPSbits
;
652 __at(0x0E16) __sfr CCP3PPS
;
653 __at(0x0E16) volatile __CCP3PPSbits_t CCP3PPSbits
;
655 __at(0x0E17) __sfr CCP4PPS
;
656 __at(0x0E17) volatile __CCP4PPSbits_t CCP4PPSbits
;
658 __at(0x0E18) __sfr CWG1PPS
;
659 __at(0x0E18) volatile __CWG1PPSbits_t CWG1PPSbits
;
661 __at(0x0E19) __sfr CWG2PPS
;
662 __at(0x0E19) volatile __CWG2PPSbits_t CWG2PPSbits
;
664 __at(0x0E1A) __sfr MDCIN1PPS
;
665 __at(0x0E1A) volatile __MDCIN1PPSbits_t MDCIN1PPSbits
;
667 __at(0x0E1B) __sfr MDCIN2PPS
;
668 __at(0x0E1B) volatile __MDCIN2PPSbits_t MDCIN2PPSbits
;
670 __at(0x0E1C) __sfr MDMINPPS
;
671 __at(0x0E1C) volatile __MDMINPPSbits_t MDMINPPSbits
;
673 __at(0x0E20) __sfr SSP1CLKPPS
;
674 __at(0x0E20) volatile __SSP1CLKPPSbits_t SSP1CLKPPSbits
;
676 __at(0x0E21) __sfr SSP1DATPPS
;
677 __at(0x0E21) volatile __SSP1DATPPSbits_t SSP1DATPPSbits
;
679 __at(0x0E22) __sfr SSP1SSPPS
;
680 __at(0x0E22) volatile __SSP1SSPPSbits_t SSP1SSPPSbits
;
682 __at(0x0E24) __sfr RXPPS
;
683 __at(0x0E24) volatile __RXPPSbits_t RXPPSbits
;
685 __at(0x0E25) __sfr TXPPS
;
686 __at(0x0E25) volatile __TXPPSbits_t TXPPSbits
;
688 __at(0x0E28) __sfr CLCIN0PPS
;
689 __at(0x0E28) volatile __CLCIN0PPSbits_t CLCIN0PPSbits
;
691 __at(0x0E29) __sfr CLCIN1PPS
;
692 __at(0x0E29) volatile __CLCIN1PPSbits_t CLCIN1PPSbits
;
694 __at(0x0E2A) __sfr CLCIN2PPS
;
695 __at(0x0E2A) volatile __CLCIN2PPSbits_t CLCIN2PPSbits
;
697 __at(0x0E2B) __sfr CLCIN3PPS
;
698 __at(0x0E2B) volatile __CLCIN3PPSbits_t CLCIN3PPSbits
;
700 __at(0x0E2C) __sfr T3CKIPPS
;
702 __at(0x0E2D) __sfr T3GPPS
;
704 __at(0x0E2E) __sfr T5CKIPPS
;
706 __at(0x0E2F) __sfr T5GPPS
;
708 __at(0x0E90) __sfr RA0PPS
;
709 __at(0x0E90) volatile __RA0PPSbits_t RA0PPSbits
;
711 __at(0x0E91) __sfr RA1PPS
;
712 __at(0x0E91) volatile __RA1PPSbits_t RA1PPSbits
;
714 __at(0x0E92) __sfr RA2PPS
;
715 __at(0x0E92) volatile __RA2PPSbits_t RA2PPSbits
;
717 __at(0x0E94) __sfr RA4PPS
;
718 __at(0x0E94) volatile __RA4PPSbits_t RA4PPSbits
;
720 __at(0x0E95) __sfr RA5PPS
;
721 __at(0x0E95) volatile __RA5PPSbits_t RA5PPSbits
;
723 __at(0x0EA0) __sfr RC0PPS
;
724 __at(0x0EA0) volatile __RC0PPSbits_t RC0PPSbits
;
726 __at(0x0EA1) __sfr RC1PPS
;
727 __at(0x0EA1) volatile __RC1PPSbits_t RC1PPSbits
;
729 __at(0x0EA2) __sfr RC2PPS
;
730 __at(0x0EA2) volatile __RC2PPSbits_t RC2PPSbits
;
732 __at(0x0EA3) __sfr RC3PPS
;
733 __at(0x0EA3) volatile __RC3PPSbits_t RC3PPSbits
;
735 __at(0x0EA4) __sfr RC4PPS
;
736 __at(0x0EA4) volatile __RC4PPSbits_t RC4PPSbits
;
738 __at(0x0EA5) __sfr RC5PPS
;
739 __at(0x0EA5) volatile __RC5PPSbits_t RC5PPSbits
;
741 __at(0x0F0F) __sfr CLCDATA
;
742 __at(0x0F0F) volatile __CLCDATAbits_t CLCDATAbits
;
744 __at(0x0F10) __sfr CLC1CON
;
745 __at(0x0F10) volatile __CLC1CONbits_t CLC1CONbits
;
747 __at(0x0F11) __sfr CLC1POL
;
748 __at(0x0F11) volatile __CLC1POLbits_t CLC1POLbits
;
750 __at(0x0F12) __sfr CLC1SEL0
;
751 __at(0x0F12) volatile __CLC1SEL0bits_t CLC1SEL0bits
;
753 __at(0x0F13) __sfr CLC1SEL1
;
754 __at(0x0F13) volatile __CLC1SEL1bits_t CLC1SEL1bits
;
756 __at(0x0F14) __sfr CLC1SEL2
;
757 __at(0x0F14) volatile __CLC1SEL2bits_t CLC1SEL2bits
;
759 __at(0x0F15) __sfr CLC1SEL3
;
760 __at(0x0F15) volatile __CLC1SEL3bits_t CLC1SEL3bits
;
762 __at(0x0F16) __sfr CLC1GLS0
;
763 __at(0x0F16) volatile __CLC1GLS0bits_t CLC1GLS0bits
;
765 __at(0x0F17) __sfr CLC1GLS1
;
766 __at(0x0F17) volatile __CLC1GLS1bits_t CLC1GLS1bits
;
768 __at(0x0F18) __sfr CLC1GLS2
;
769 __at(0x0F18) volatile __CLC1GLS2bits_t CLC1GLS2bits
;
771 __at(0x0F19) __sfr CLC1GLS3
;
772 __at(0x0F19) volatile __CLC1GLS3bits_t CLC1GLS3bits
;
774 __at(0x0F1A) __sfr CLC2CON
;
775 __at(0x0F1A) volatile __CLC2CONbits_t CLC2CONbits
;
777 __at(0x0F1B) __sfr CLC2POL
;
778 __at(0x0F1B) volatile __CLC2POLbits_t CLC2POLbits
;
780 __at(0x0F1C) __sfr CLC2SEL0
;
781 __at(0x0F1C) volatile __CLC2SEL0bits_t CLC2SEL0bits
;
783 __at(0x0F1D) __sfr CLC2SEL1
;
784 __at(0x0F1D) volatile __CLC2SEL1bits_t CLC2SEL1bits
;
786 __at(0x0F1E) __sfr CLC2SEL2
;
787 __at(0x0F1E) volatile __CLC2SEL2bits_t CLC2SEL2bits
;
789 __at(0x0F1F) __sfr CLC2SEL3
;
790 __at(0x0F1F) volatile __CLC2SEL3bits_t CLC2SEL3bits
;
792 __at(0x0F20) __sfr CLC2GLS0
;
793 __at(0x0F20) volatile __CLC2GLS0bits_t CLC2GLS0bits
;
795 __at(0x0F21) __sfr CLC2GLS1
;
796 __at(0x0F21) volatile __CLC2GLS1bits_t CLC2GLS1bits
;
798 __at(0x0F22) __sfr CLC2GLS2
;
799 __at(0x0F22) volatile __CLC2GLS2bits_t CLC2GLS2bits
;
801 __at(0x0F23) __sfr CLC2GLS3
;
802 __at(0x0F23) volatile __CLC2GLS3bits_t CLC2GLS3bits
;
804 __at(0x0F24) __sfr CLC3CON
;
805 __at(0x0F24) volatile __CLC3CONbits_t CLC3CONbits
;
807 __at(0x0F25) __sfr CLC3POL
;
808 __at(0x0F25) volatile __CLC3POLbits_t CLC3POLbits
;
810 __at(0x0F26) __sfr CLC3SEL0
;
811 __at(0x0F26) volatile __CLC3SEL0bits_t CLC3SEL0bits
;
813 __at(0x0F27) __sfr CLC3SEL1
;
814 __at(0x0F27) volatile __CLC3SEL1bits_t CLC3SEL1bits
;
816 __at(0x0F28) __sfr CLC3SEL2
;
817 __at(0x0F28) volatile __CLC3SEL2bits_t CLC3SEL2bits
;
819 __at(0x0F29) __sfr CLC3SEL3
;
820 __at(0x0F29) volatile __CLC3SEL3bits_t CLC3SEL3bits
;
822 __at(0x0F2A) __sfr CLC3GLS0
;
823 __at(0x0F2A) volatile __CLC3GLS0bits_t CLC3GLS0bits
;
825 __at(0x0F2B) __sfr CLC3GLS1
;
826 __at(0x0F2B) volatile __CLC3GLS1bits_t CLC3GLS1bits
;
828 __at(0x0F2C) __sfr CLC3GLS2
;
829 __at(0x0F2C) volatile __CLC3GLS2bits_t CLC3GLS2bits
;
831 __at(0x0F2D) __sfr CLC3GLS3
;
832 __at(0x0F2D) volatile __CLC3GLS3bits_t CLC3GLS3bits
;
834 __at(0x0F2E) __sfr CLC4CON
;
835 __at(0x0F2E) volatile __CLC4CONbits_t CLC4CONbits
;
837 __at(0x0F2F) __sfr CLC4POL
;
838 __at(0x0F2F) volatile __CLC4POLbits_t CLC4POLbits
;
840 __at(0x0F30) __sfr CLC4SEL0
;
841 __at(0x0F30) volatile __CLC4SEL0bits_t CLC4SEL0bits
;
843 __at(0x0F31) __sfr CLC4SEL1
;
844 __at(0x0F31) volatile __CLC4SEL1bits_t CLC4SEL1bits
;
846 __at(0x0F32) __sfr CLC4SEL2
;
847 __at(0x0F32) volatile __CLC4SEL2bits_t CLC4SEL2bits
;
849 __at(0x0F33) __sfr CLC4SEL3
;
850 __at(0x0F33) volatile __CLC4SEL3bits_t CLC4SEL3bits
;
852 __at(0x0F34) __sfr CLC4GLS0
;
853 __at(0x0F34) volatile __CLC4GLS0bits_t CLC4GLS0bits
;
855 __at(0x0F35) __sfr CLC4GLS1
;
856 __at(0x0F35) volatile __CLC4GLS1bits_t CLC4GLS1bits
;
858 __at(0x0F36) __sfr CLC4GLS2
;
859 __at(0x0F36) volatile __CLC4GLS2bits_t CLC4GLS2bits
;
861 __at(0x0F37) __sfr CLC4GLS3
;
862 __at(0x0F37) volatile __CLC4GLS3bits_t CLC4GLS3bits
;
864 __at(0x0FE4) __sfr STATUS_SHAD
;
865 __at(0x0FE4) volatile __STATUS_SHADbits_t STATUS_SHADbits
;
867 __at(0x0FE5) __sfr WREG_SHAD
;
869 __at(0x0FE6) __sfr BSR_SHAD
;
871 __at(0x0FE7) __sfr PCLATH_SHAD
;
873 __at(0x0FE8) __sfr FSR0L_SHAD
;
875 __at(0x0FE9) __sfr FSR0H_SHAD
;
877 __at(0x0FEA) __sfr FSR1L_SHAD
;
879 __at(0x0FEB) __sfr FSR1H_SHAD
;
881 __at(0x0FED) __sfr STKPTR
;
883 __at(0x0FEE) __sfr TOSL
;
885 __at(0x0FEF) __sfr TOSH
;