2 * This definitions of the PIC16LF1554 MCU.
4 * This file is part of the GNU PIC library for SDCC, originally
5 * created by Molnar Karoly <molnarkaroly@users.sf.net> 2016.
7 * This file is generated automatically by the cinc2h.pl, 2016-04-13 17:23:07 UTC.
9 * SDCC is licensed under the GNU Public license (GPL) v2. Note that
10 * this license covers the code to the compiler and other executables,
11 * but explicitly does not cover any code or objects generated by sdcc.
13 * For pic device libraries and header files which are derived from
14 * Microchip header (.inc) and linker script (.lkr) files Microchip
15 * requires that "The header files should state that they are only to be
16 * used with authentic Microchip devices" which makes them incompatible
17 * with the GPL. Pic device libraries and header files are located at
18 * non-free/lib and non-free/include directories respectively.
19 * Sdcc should be run with the --use-non-free command line option in
20 * order to include non-free header files and libraries.
22 * See http://sdcc.sourceforge.net/ for the latest information on sdcc.
25 #include <pic16lf1554.h>
27 //==============================================================================
29 __at(0x0000) __sfr INDF0
;
31 __at(0x0001) __sfr INDF1
;
33 __at(0x0002) __sfr PCL
;
35 __at(0x0003) __sfr STATUS
;
36 __at(0x0003) volatile __STATUSbits_t STATUSbits
;
38 __at(0x0004) __sfr FSR0
;
40 __at(0x0004) __sfr FSR0L
;
42 __at(0x0005) __sfr FSR0H
;
44 __at(0x0006) __sfr FSR1
;
46 __at(0x0006) __sfr FSR1L
;
48 __at(0x0007) __sfr FSR1H
;
50 __at(0x0008) __sfr BSR
;
51 __at(0x0008) volatile __BSRbits_t BSRbits
;
53 __at(0x0009) __sfr WREG
;
55 __at(0x000A) __sfr PCLATH
;
57 __at(0x000B) __sfr INTCON
;
58 __at(0x000B) volatile __INTCONbits_t INTCONbits
;
60 __at(0x000C) __sfr PORTA
;
61 __at(0x000C) volatile __PORTAbits_t PORTAbits
;
63 __at(0x000E) __sfr PORTC
;
64 __at(0x000E) volatile __PORTCbits_t PORTCbits
;
66 __at(0x0011) __sfr PIR1
;
67 __at(0x0011) volatile __PIR1bits_t PIR1bits
;
69 __at(0x0012) __sfr PIR2
;
70 __at(0x0012) volatile __PIR2bits_t PIR2bits
;
72 __at(0x0015) __sfr TMR0
;
74 __at(0x0016) __sfr TMR1
;
76 __at(0x0016) __sfr TMR1L
;
78 __at(0x0017) __sfr TMR1H
;
80 __at(0x0018) __sfr T1CON
;
81 __at(0x0018) volatile __T1CONbits_t T1CONbits
;
83 __at(0x0019) __sfr T1GCON
;
84 __at(0x0019) volatile __T1GCONbits_t T1GCONbits
;
86 __at(0x001A) __sfr TMR2
;
88 __at(0x001B) __sfr PR2
;
90 __at(0x001C) __sfr T2CON
;
91 __at(0x001C) volatile __T2CONbits_t T2CONbits
;
93 __at(0x008C) __sfr TRISA
;
94 __at(0x008C) volatile __TRISAbits_t TRISAbits
;
96 __at(0x008E) __sfr TRISC
;
97 __at(0x008E) volatile __TRISCbits_t TRISCbits
;
99 __at(0x0091) __sfr PIE1
;
100 __at(0x0091) volatile __PIE1bits_t PIE1bits
;
102 __at(0x0092) __sfr PIE2
;
103 __at(0x0092) volatile __PIE2bits_t PIE2bits
;
105 __at(0x0095) __sfr OPTION_REG
;
106 __at(0x0095) volatile __OPTION_REGbits_t OPTION_REGbits
;
108 __at(0x0096) __sfr PCON
;
109 __at(0x0096) volatile __PCONbits_t PCONbits
;
111 __at(0x0097) __sfr WDTCON
;
112 __at(0x0097) volatile __WDTCONbits_t WDTCONbits
;
114 __at(0x0099) __sfr OSCCON
;
115 __at(0x0099) volatile __OSCCONbits_t OSCCONbits
;
117 __at(0x009A) __sfr OSCSTAT
;
118 __at(0x009A) volatile __OSCSTATbits_t OSCSTATbits
;
120 __at(0x009B) __sfr ADRES
;
122 __at(0x009B) __sfr ADRESL
;
124 __at(0x009C) __sfr ADRESH
;
126 __at(0x009D) __sfr ADCON0
;
127 __at(0x009D) volatile __ADCON0bits_t ADCON0bits
;
129 __at(0x009E) __sfr ADCON1
;
130 __at(0x009E) volatile __ADCON1bits_t ADCON1bits
;
132 __at(0x009F) __sfr ADCON2
;
133 __at(0x009F) volatile __ADCON2bits_t ADCON2bits
;
135 __at(0x010C) __sfr LATA
;
136 __at(0x010C) volatile __LATAbits_t LATAbits
;
138 __at(0x010E) __sfr LATC
;
139 __at(0x010E) volatile __LATCbits_t LATCbits
;
141 __at(0x0116) __sfr BORCON
;
142 __at(0x0116) volatile __BORCONbits_t BORCONbits
;
144 __at(0x0117) __sfr FVRCON
;
145 __at(0x0117) volatile __FVRCONbits_t FVRCONbits
;
147 __at(0x011D) __sfr APFCON
;
148 __at(0x011D) volatile __APFCONbits_t APFCONbits
;
150 __at(0x018C) __sfr ANSELA
;
151 __at(0x018C) volatile __ANSELAbits_t ANSELAbits
;
153 __at(0x018E) __sfr ANSELC
;
154 __at(0x018E) volatile __ANSELCbits_t ANSELCbits
;
156 __at(0x0191) __sfr PMADR
;
158 __at(0x0191) __sfr PMADRL
;
160 __at(0x0192) __sfr PMADRH
;
162 __at(0x0193) __sfr PMDAT
;
164 __at(0x0193) __sfr PMDATL
;
166 __at(0x0194) __sfr PMDATH
;
168 __at(0x0195) __sfr PMCON1
;
169 __at(0x0195) volatile __PMCON1bits_t PMCON1bits
;
171 __at(0x0196) __sfr PMCON2
;
173 __at(0x0199) __sfr RCREG
;
175 __at(0x019A) __sfr TXREG
;
177 __at(0x019B) __sfr SPBRG
;
179 __at(0x019B) __sfr SPBRGL
;
181 __at(0x019C) __sfr SPBRGH
;
183 __at(0x019D) __sfr RCSTA
;
184 __at(0x019D) volatile __RCSTAbits_t RCSTAbits
;
186 __at(0x019E) __sfr TXSTA
;
187 __at(0x019E) volatile __TXSTAbits_t TXSTAbits
;
189 __at(0x019F) __sfr BAUDCON
;
190 __at(0x019F) volatile __BAUDCONbits_t BAUDCONbits
;
192 __at(0x020C) __sfr WPUA
;
193 __at(0x020C) volatile __WPUAbits_t WPUAbits
;
195 __at(0x0211) __sfr SSP1BUF
;
197 __at(0x0211) __sfr SSPBUF
;
199 __at(0x0212) __sfr SSP1ADD
;
201 __at(0x0212) __sfr SSPADD
;
203 __at(0x0213) __sfr SSP1MSK
;
205 __at(0x0213) __sfr SSPMSK
;
207 __at(0x0214) __sfr SSP1STAT
;
208 __at(0x0214) volatile __SSP1STATbits_t SSP1STATbits
;
210 __at(0x0214) __sfr SSPSTAT
;
211 __at(0x0214) volatile __SSPSTATbits_t SSPSTATbits
;
213 __at(0x0215) __sfr SSP1CON1
;
214 __at(0x0215) volatile __SSP1CON1bits_t SSP1CON1bits
;
216 __at(0x0215) __sfr SSPCON
;
217 __at(0x0215) volatile __SSPCONbits_t SSPCONbits
;
219 __at(0x0215) __sfr SSPCON1
;
220 __at(0x0215) volatile __SSPCON1bits_t SSPCON1bits
;
222 __at(0x0216) __sfr SSP1CON2
;
223 __at(0x0216) volatile __SSP1CON2bits_t SSP1CON2bits
;
225 __at(0x0216) __sfr SSPCON2
;
226 __at(0x0216) volatile __SSPCON2bits_t SSPCON2bits
;
228 __at(0x0217) __sfr SSP1CON3
;
229 __at(0x0217) volatile __SSP1CON3bits_t SSP1CON3bits
;
231 __at(0x0217) __sfr SSPCON3
;
232 __at(0x0217) volatile __SSPCON3bits_t SSPCON3bits
;
234 __at(0x0391) __sfr IOCAP
;
235 __at(0x0391) volatile __IOCAPbits_t IOCAPbits
;
237 __at(0x0392) __sfr IOCAN
;
238 __at(0x0392) volatile __IOCANbits_t IOCANbits
;
240 __at(0x0393) __sfr IOCAF
;
241 __at(0x0393) volatile __IOCAFbits_t IOCAFbits
;
243 __at(0x0611) __sfr PWM1DCL
;
244 __at(0x0611) volatile __PWM1DCLbits_t PWM1DCLbits
;
246 __at(0x0612) __sfr PWM1DCH
;
247 __at(0x0612) volatile __PWM1DCHbits_t PWM1DCHbits
;
249 __at(0x0613) __sfr PWM1CON
;
250 __at(0x0613) volatile __PWM1CONbits_t PWM1CONbits
;
252 __at(0x0613) __sfr PWM1CON0
;
253 __at(0x0613) volatile __PWM1CON0bits_t PWM1CON0bits
;
255 __at(0x0614) __sfr PWM2DCL
;
256 __at(0x0614) volatile __PWM2DCLbits_t PWM2DCLbits
;
258 __at(0x0615) __sfr PWM2DCH
;
259 __at(0x0615) volatile __PWM2DCHbits_t PWM2DCHbits
;
261 __at(0x0616) __sfr PWM2CON
;
262 __at(0x0616) volatile __PWM2CONbits_t PWM2CONbits
;
264 __at(0x0616) __sfr PWM2CON0
;
265 __at(0x0616) volatile __PWM2CON0bits_t PWM2CON0bits
;
267 __at(0x0711) __sfr AAD1CON0
;
268 __at(0x0711) volatile __AAD1CON0bits_t AAD1CON0bits
;
270 __at(0x0711) __sfr AADCON0
;
271 __at(0x0711) volatile __AADCON0bits_t AADCON0bits
;
273 __at(0x0711) __sfr AD1CON0
;
274 __at(0x0711) volatile __AD1CON0bits_t AD1CON0bits
;
276 __at(0x0712) __sfr AADCON1
;
277 __at(0x0712) volatile __AADCON1bits_t AADCON1bits
;
279 __at(0x0712) __sfr ADCOMCON
;
280 __at(0x0712) volatile __ADCOMCONbits_t ADCOMCONbits
;
282 __at(0x0713) __sfr AAD1CON2
;
283 __at(0x0713) volatile __AAD1CON2bits_t AAD1CON2bits
;
285 __at(0x0713) __sfr AADCON2
;
286 __at(0x0713) volatile __AADCON2bits_t AADCON2bits
;
288 __at(0x0713) __sfr AD1CON2
;
289 __at(0x0713) volatile __AD1CON2bits_t AD1CON2bits
;
291 __at(0x0714) __sfr AAD1CON3
;
292 __at(0x0714) volatile __AAD1CON3bits_t AAD1CON3bits
;
294 __at(0x0714) __sfr AADCON3
;
295 __at(0x0714) volatile __AADCON3bits_t AADCON3bits
;
297 __at(0x0714) __sfr AD1CON3
;
298 __at(0x0714) volatile __AD1CON3bits_t AD1CON3bits
;
300 __at(0x0715) __sfr AADSTAT
;
301 __at(0x0715) volatile __AADSTATbits_t AADSTATbits
;
303 __at(0x0715) __sfr ADSTAT
;
304 __at(0x0715) volatile __ADSTATbits_t ADSTATbits
;
306 __at(0x0716) __sfr AAD1PRE
;
307 __at(0x0716) volatile __AAD1PREbits_t AAD1PREbits
;
309 __at(0x0716) __sfr AADPRE
;
310 __at(0x0716) volatile __AADPREbits_t AADPREbits
;
312 __at(0x0716) __sfr AD1PRE
;
313 __at(0x0716) volatile __AD1PREbits_t AD1PREbits
;
315 __at(0x0716) __sfr AD1PRECON
;
316 __at(0x0716) volatile __AD1PRECONbits_t AD1PRECONbits
;
318 __at(0x0717) __sfr AAD1ACQ
;
319 __at(0x0717) volatile __AAD1ACQbits_t AAD1ACQbits
;
321 __at(0x0717) __sfr AADACQ
;
322 __at(0x0717) volatile __AADACQbits_t AADACQbits
;
324 __at(0x0717) __sfr AD1ACQ
;
325 __at(0x0717) volatile __AD1ACQbits_t AD1ACQbits
;
327 __at(0x0717) __sfr AD1ACQCON
;
328 __at(0x0717) volatile __AD1ACQCONbits_t AD1ACQCONbits
;
330 __at(0x0718) __sfr AAD1GRD
;
331 __at(0x0718) volatile __AAD1GRDbits_t AAD1GRDbits
;
333 __at(0x0718) __sfr AADGRD
;
334 __at(0x0718) volatile __AADGRDbits_t AADGRDbits
;
336 __at(0x0718) __sfr AD1GRD
;
337 __at(0x0718) volatile __AD1GRDbits_t AD1GRDbits
;
339 __at(0x0719) __sfr AAD1CAP
;
340 __at(0x0719) volatile __AAD1CAPbits_t AAD1CAPbits
;
342 __at(0x0719) __sfr AAD1CAPCON
;
343 __at(0x0719) volatile __AAD1CAPCONbits_t AAD1CAPCONbits
;
345 __at(0x0719) __sfr AADCAP
;
346 __at(0x0719) volatile __AADCAPbits_t AADCAPbits
;
348 __at(0x0719) __sfr AD1CAPCON
;
349 __at(0x0719) volatile __AD1CAPCONbits_t AD1CAPCONbits
;
351 __at(0x071A) __sfr AAD1RES0
;
353 __at(0x071A) __sfr AAD1RES0L
;
355 __at(0x071A) __sfr AD1RES0
;
357 __at(0x071A) __sfr AD1RES0L
;
359 __at(0x071A) __sfr ADRES0
;
361 __at(0x071B) __sfr AAD1RES0H
;
363 __at(0x071B) __sfr AD1RES0H
;
365 __at(0x071C) __sfr AAD1RES1
;
367 __at(0x071C) __sfr AAD1RES1L
;
369 __at(0x071C) __sfr AD1RES1
;
371 __at(0x071C) __sfr AD1RES1L
;
373 __at(0x071C) __sfr ADRES1
;
375 __at(0x071D) __sfr AAD1RES1H
;
377 __at(0x071D) __sfr AD1RES1H
;
379 __at(0x071E) __sfr AAD1CH
;
380 __at(0x071E) volatile __AAD1CHbits_t AAD1CHbits
;
382 __at(0x071E) __sfr AD1CH
;
383 __at(0x071E) volatile __AD1CHbits_t AD1CHbits
;
385 __at(0x0791) __sfr AAD2CON0
;
386 __at(0x0791) volatile __AAD2CON0bits_t AAD2CON0bits
;
388 __at(0x0791) __sfr AD2CON0
;
389 __at(0x0791) volatile __AD2CON0bits_t AD2CON0bits
;
391 __at(0x0793) __sfr AAD2CON2
;
392 __at(0x0793) volatile __AAD2CON2bits_t AAD2CON2bits
;
394 __at(0x0793) __sfr AD2CON2
;
395 __at(0x0793) volatile __AD2CON2bits_t AD2CON2bits
;
397 __at(0x0794) __sfr AAD2CON3
;
398 __at(0x0794) volatile __AAD2CON3bits_t AAD2CON3bits
;
400 __at(0x0794) __sfr AD2CON3
;
401 __at(0x0794) volatile __AD2CON3bits_t AD2CON3bits
;
403 __at(0x0796) __sfr AAD2PRE
;
404 __at(0x0796) volatile __AAD2PREbits_t AAD2PREbits
;
406 __at(0x0796) __sfr AD2PRE
;
407 __at(0x0796) volatile __AD2PREbits_t AD2PREbits
;
409 __at(0x0796) __sfr AD2PRECON
;
410 __at(0x0796) volatile __AD2PRECONbits_t AD2PRECONbits
;
412 __at(0x0797) __sfr AAD2ACQ
;
413 __at(0x0797) volatile __AAD2ACQbits_t AAD2ACQbits
;
415 __at(0x0797) __sfr AD2ACQ
;
416 __at(0x0797) volatile __AD2ACQbits_t AD2ACQbits
;
418 __at(0x0797) __sfr AD2ACQCON
;
419 __at(0x0797) volatile __AD2ACQCONbits_t AD2ACQCONbits
;
421 __at(0x0798) __sfr AAD2GRD
;
422 __at(0x0798) volatile __AAD2GRDbits_t AAD2GRDbits
;
424 __at(0x0798) __sfr AD2GRD
;
425 __at(0x0798) volatile __AD2GRDbits_t AD2GRDbits
;
427 __at(0x0799) __sfr AAD2CAP
;
428 __at(0x0799) volatile __AAD2CAPbits_t AAD2CAPbits
;
430 __at(0x0799) __sfr AAD2CAPCON
;
431 __at(0x0799) volatile __AAD2CAPCONbits_t AAD2CAPCONbits
;
433 __at(0x0799) __sfr AD2CAPCON
;
434 __at(0x0799) volatile __AD2CAPCONbits_t AD2CAPCONbits
;
436 __at(0x079A) __sfr AAD2RES0
;
438 __at(0x079A) __sfr AAD2RES0L
;
440 __at(0x079A) __sfr AD2RES0
;
442 __at(0x079A) __sfr AD2RES0L
;
444 __at(0x079B) __sfr AAD2RES0H
;
446 __at(0x079B) __sfr AD2RES0H
;
448 __at(0x079C) __sfr AAD2RES1
;
450 __at(0x079C) __sfr AAD2RES1L
;
452 __at(0x079C) __sfr AD2RES1
;
454 __at(0x079C) __sfr AD2RES1L
;
456 __at(0x079D) __sfr AAD2RES1H
;
458 __at(0x079D) __sfr AD2RES1H
;
460 __at(0x079E) __sfr AAD2CH
;
461 __at(0x079E) volatile __AAD2CHbits_t AAD2CHbits
;
463 __at(0x079E) __sfr AD2CH
;
464 __at(0x079E) volatile __AD2CHbits_t AD2CHbits
;
466 __at(0x0F8C) __sfr ICDIO
;
467 __at(0x0F8C) volatile __ICDIObits_t ICDIObits
;
469 __at(0x0F8D) __sfr ICDCON0
;
470 __at(0x0F8D) volatile __ICDCON0bits_t ICDCON0bits
;
472 __at(0x0F91) __sfr ICDSTAT
;
473 __at(0x0F91) volatile __ICDSTATbits_t ICDSTATbits
;
475 __at(0x0F96) __sfr ICDINSTL
;
476 __at(0x0F96) volatile __ICDINSTLbits_t ICDINSTLbits
;
478 __at(0x0F97) __sfr ICDINSTH
;
479 __at(0x0F97) volatile __ICDINSTHbits_t ICDINSTHbits
;
481 __at(0x0F9C) __sfr ICDBK0CON
;
482 __at(0x0F9C) volatile __ICDBK0CONbits_t ICDBK0CONbits
;
484 __at(0x0F9D) __sfr ICDBK0L
;
485 __at(0x0F9D) volatile __ICDBK0Lbits_t ICDBK0Lbits
;
487 __at(0x0F9E) __sfr ICDBK0H
;
488 __at(0x0F9E) volatile __ICDBK0Hbits_t ICDBK0Hbits
;
490 __at(0x0FE3) __sfr BSRICDSHAD
;
492 __at(0x0FE4) __sfr STATUS_SHAD
;
493 __at(0x0FE4) volatile __STATUS_SHADbits_t STATUS_SHADbits
;
495 __at(0x0FE5) __sfr WREG_SHAD
;
497 __at(0x0FE6) __sfr BSR_SHAD
;
499 __at(0x0FE7) __sfr PCLATH_SHAD
;
501 __at(0x0FE8) __sfr FSR0L_SHAD
;
503 __at(0x0FE9) __sfr FSR0H_SHAD
;
505 __at(0x0FEA) __sfr FSR1L_SHAD
;
507 __at(0x0FEB) __sfr FSR1H_SHAD
;
509 __at(0x0FED) __sfr STKPTR
;
511 __at(0x0FEE) __sfr TOSL
;
513 __at(0x0FEF) __sfr TOSH
;