2 * This definitions of the PIC16LF1619 MCU.
4 * This file is part of the GNU PIC library for SDCC, originally
5 * created by Molnar Karoly <molnarkaroly@users.sf.net> 2016.
7 * This file is generated automatically by the cinc2h.pl, 2016-04-13 17:23:10 UTC.
9 * SDCC is licensed under the GNU Public license (GPL) v2. Note that
10 * this license covers the code to the compiler and other executables,
11 * but explicitly does not cover any code or objects generated by sdcc.
13 * For pic device libraries and header files which are derived from
14 * Microchip header (.inc) and linker script (.lkr) files Microchip
15 * requires that "The header files should state that they are only to be
16 * used with authentic Microchip devices" which makes them incompatible
17 * with the GPL. Pic device libraries and header files are located at
18 * non-free/lib and non-free/include directories respectively.
19 * Sdcc should be run with the --use-non-free command line option in
20 * order to include non-free header files and libraries.
22 * See http://sdcc.sourceforge.net/ for the latest information on sdcc.
25 #include <pic16lf1619.h>
27 //==============================================================================
29 __at(0x0000) __sfr INDF0
;
31 __at(0x0001) __sfr INDF1
;
33 __at(0x0002) __sfr PCL
;
35 __at(0x0003) __sfr STATUS
;
36 __at(0x0003) volatile __STATUSbits_t STATUSbits
;
38 __at(0x0004) __sfr FSR0
;
40 __at(0x0004) __sfr FSR0L
;
42 __at(0x0005) __sfr FSR0H
;
44 __at(0x0006) __sfr FSR1
;
46 __at(0x0006) __sfr FSR1L
;
48 __at(0x0007) __sfr FSR1H
;
50 __at(0x0008) __sfr BSR
;
51 __at(0x0008) volatile __BSRbits_t BSRbits
;
53 __at(0x0009) __sfr WREG
;
55 __at(0x000A) __sfr PCLATH
;
57 __at(0x000B) __sfr INTCON
;
58 __at(0x000B) volatile __INTCONbits_t INTCONbits
;
60 __at(0x000C) __sfr PORTA
;
61 __at(0x000C) volatile __PORTAbits_t PORTAbits
;
63 __at(0x000D) __sfr PORTB
;
64 __at(0x000D) volatile __PORTBbits_t PORTBbits
;
66 __at(0x000E) __sfr PORTC
;
67 __at(0x000E) volatile __PORTCbits_t PORTCbits
;
69 __at(0x0010) __sfr PIR1
;
70 __at(0x0010) volatile __PIR1bits_t PIR1bits
;
72 __at(0x0011) __sfr PIR2
;
73 __at(0x0011) volatile __PIR2bits_t PIR2bits
;
75 __at(0x0012) __sfr PIR3
;
76 __at(0x0012) volatile __PIR3bits_t PIR3bits
;
78 __at(0x0013) __sfr PIR4
;
79 __at(0x0013) volatile __PIR4bits_t PIR4bits
;
81 __at(0x0014) __sfr PIR5
;
82 __at(0x0014) volatile __PIR5bits_t PIR5bits
;
84 __at(0x0015) __sfr TMR0
;
86 __at(0x0016) __sfr TMR1
;
88 __at(0x0016) __sfr TMR1L
;
90 __at(0x0017) __sfr TMR1H
;
92 __at(0x0018) __sfr T1CON
;
93 __at(0x0018) volatile __T1CONbits_t T1CONbits
;
95 __at(0x0019) __sfr T1GCON
;
96 __at(0x0019) volatile __T1GCONbits_t T1GCONbits
;
98 __at(0x001A) __sfr T2TMR
;
100 __at(0x001A) __sfr TMR2
;
102 __at(0x001B) __sfr PR2
;
104 __at(0x001B) __sfr T2PR
;
106 __at(0x001C) __sfr T2CON
;
107 __at(0x001C) volatile __T2CONbits_t T2CONbits
;
109 __at(0x001D) __sfr T2HLT
;
110 __at(0x001D) volatile __T2HLTbits_t T2HLTbits
;
112 __at(0x001E) __sfr T2CLKCON
;
113 __at(0x001E) volatile __T2CLKCONbits_t T2CLKCONbits
;
115 __at(0x001F) __sfr T2RST
;
116 __at(0x001F) volatile __T2RSTbits_t T2RSTbits
;
118 __at(0x008C) __sfr TRISA
;
119 __at(0x008C) volatile __TRISAbits_t TRISAbits
;
121 __at(0x008D) __sfr TRISB
;
122 __at(0x008D) volatile __TRISBbits_t TRISBbits
;
124 __at(0x008E) __sfr TRISC
;
125 __at(0x008E) volatile __TRISCbits_t TRISCbits
;
127 __at(0x0090) __sfr PIE1
;
128 __at(0x0090) volatile __PIE1bits_t PIE1bits
;
130 __at(0x0091) __sfr PIE2
;
131 __at(0x0091) volatile __PIE2bits_t PIE2bits
;
133 __at(0x0092) __sfr PIE3
;
134 __at(0x0092) volatile __PIE3bits_t PIE3bits
;
136 __at(0x0093) __sfr PIE4
;
137 __at(0x0093) volatile __PIE4bits_t PIE4bits
;
139 __at(0x0094) __sfr PIE5
;
140 __at(0x0094) volatile __PIE5bits_t PIE5bits
;
142 __at(0x0095) __sfr OPTION_REG
;
143 __at(0x0095) volatile __OPTION_REGbits_t OPTION_REGbits
;
145 __at(0x0096) __sfr PCON
;
146 __at(0x0096) volatile __PCONbits_t PCONbits
;
148 __at(0x0098) __sfr OSCTUNE
;
149 __at(0x0098) volatile __OSCTUNEbits_t OSCTUNEbits
;
151 __at(0x0099) __sfr OSCCON
;
152 __at(0x0099) volatile __OSCCONbits_t OSCCONbits
;
154 __at(0x009A) __sfr OSCSTAT
;
155 __at(0x009A) volatile __OSCSTATbits_t OSCSTATbits
;
157 __at(0x009B) __sfr ADRES
;
159 __at(0x009B) __sfr ADRESL
;
161 __at(0x009C) __sfr ADRESH
;
163 __at(0x009D) __sfr ADCON0
;
164 __at(0x009D) volatile __ADCON0bits_t ADCON0bits
;
166 __at(0x009E) __sfr ADCON1
;
167 __at(0x009E) volatile __ADCON1bits_t ADCON1bits
;
169 __at(0x009F) __sfr ADCON2
;
170 __at(0x009F) volatile __ADCON2bits_t ADCON2bits
;
172 __at(0x010C) __sfr LATA
;
173 __at(0x010C) volatile __LATAbits_t LATAbits
;
175 __at(0x010D) __sfr LATB
;
176 __at(0x010D) volatile __LATBbits_t LATBbits
;
178 __at(0x010E) __sfr LATC
;
179 __at(0x010E) volatile __LATCbits_t LATCbits
;
181 __at(0x0111) __sfr CM1CON0
;
182 __at(0x0111) volatile __CM1CON0bits_t CM1CON0bits
;
184 __at(0x0112) __sfr CM1CON1
;
185 __at(0x0112) volatile __CM1CON1bits_t CM1CON1bits
;
187 __at(0x0113) __sfr CM2CON0
;
188 __at(0x0113) volatile __CM2CON0bits_t CM2CON0bits
;
190 __at(0x0114) __sfr CM2CON1
;
191 __at(0x0114) volatile __CM2CON1bits_t CM2CON1bits
;
193 __at(0x0115) __sfr CMOUT
;
194 __at(0x0115) volatile __CMOUTbits_t CMOUTbits
;
196 __at(0x0116) __sfr BORCON
;
197 __at(0x0116) volatile __BORCONbits_t BORCONbits
;
199 __at(0x0117) __sfr FVRCON
;
200 __at(0x0117) volatile __FVRCONbits_t FVRCONbits
;
202 __at(0x0118) __sfr DAC1CON0
;
203 __at(0x0118) volatile __DAC1CON0bits_t DAC1CON0bits
;
205 __at(0x0119) __sfr DAC1CON1
;
206 __at(0x0119) volatile __DAC1CON1bits_t DAC1CON1bits
;
208 __at(0x011C) __sfr ZCD1CON
;
209 __at(0x011C) volatile __ZCD1CONbits_t ZCD1CONbits
;
211 __at(0x018C) __sfr ANSELA
;
212 __at(0x018C) volatile __ANSELAbits_t ANSELAbits
;
214 __at(0x018D) __sfr ANSELB
;
215 __at(0x018D) volatile __ANSELBbits_t ANSELBbits
;
217 __at(0x018E) __sfr ANSELC
;
218 __at(0x018E) volatile __ANSELCbits_t ANSELCbits
;
220 __at(0x0191) __sfr PMADR
;
222 __at(0x0191) __sfr PMADRL
;
224 __at(0x0192) __sfr PMADRH
;
226 __at(0x0193) __sfr PMDAT
;
228 __at(0x0193) __sfr PMDATL
;
230 __at(0x0194) __sfr PMDATH
;
232 __at(0x0195) __sfr PMCON1
;
233 __at(0x0195) volatile __PMCON1bits_t PMCON1bits
;
235 __at(0x0196) __sfr PMCON2
;
237 __at(0x0199) __sfr RC1REG
;
239 __at(0x0199) __sfr RCREG
;
241 __at(0x0199) __sfr RCREG1
;
243 __at(0x019A) __sfr TX1REG
;
245 __at(0x019A) __sfr TXREG
;
247 __at(0x019A) __sfr TXREG1
;
249 __at(0x019B) __sfr SP1BRG
;
251 __at(0x019B) __sfr SP1BRGL
;
253 __at(0x019B) __sfr SPBRG
;
255 __at(0x019B) __sfr SPBRG1
;
257 __at(0x019B) __sfr SPBRGL
;
259 __at(0x019C) __sfr SP1BRGH
;
261 __at(0x019C) __sfr SPBRGH
;
263 __at(0x019C) __sfr SPBRGH1
;
265 __at(0x019D) __sfr RC1STA
;
266 __at(0x019D) volatile __RC1STAbits_t RC1STAbits
;
268 __at(0x019D) __sfr RCSTA
;
269 __at(0x019D) volatile __RCSTAbits_t RCSTAbits
;
271 __at(0x019D) __sfr RCSTA1
;
272 __at(0x019D) volatile __RCSTA1bits_t RCSTA1bits
;
274 __at(0x019E) __sfr TX1STA
;
275 __at(0x019E) volatile __TX1STAbits_t TX1STAbits
;
277 __at(0x019E) __sfr TXSTA
;
278 __at(0x019E) volatile __TXSTAbits_t TXSTAbits
;
280 __at(0x019E) __sfr TXSTA1
;
281 __at(0x019E) volatile __TXSTA1bits_t TXSTA1bits
;
283 __at(0x019F) __sfr BAUD1CON
;
284 __at(0x019F) volatile __BAUD1CONbits_t BAUD1CONbits
;
286 __at(0x019F) __sfr BAUDCON
;
287 __at(0x019F) volatile __BAUDCONbits_t BAUDCONbits
;
289 __at(0x019F) __sfr BAUDCON1
;
290 __at(0x019F) volatile __BAUDCON1bits_t BAUDCON1bits
;
292 __at(0x019F) __sfr BAUDCTL
;
293 __at(0x019F) volatile __BAUDCTLbits_t BAUDCTLbits
;
295 __at(0x019F) __sfr BAUDCTL1
;
296 __at(0x019F) volatile __BAUDCTL1bits_t BAUDCTL1bits
;
298 __at(0x020C) __sfr WPUA
;
299 __at(0x020C) volatile __WPUAbits_t WPUAbits
;
301 __at(0x020D) __sfr WPUB
;
302 __at(0x020D) volatile __WPUBbits_t WPUBbits
;
304 __at(0x020E) __sfr WPUC
;
305 __at(0x020E) volatile __WPUCbits_t WPUCbits
;
307 __at(0x0211) __sfr SSP1BUF
;
308 __at(0x0211) volatile __SSP1BUFbits_t SSP1BUFbits
;
310 __at(0x0211) __sfr SSPBUF
;
311 __at(0x0211) volatile __SSPBUFbits_t SSPBUFbits
;
313 __at(0x0212) __sfr SSP1ADD
;
314 __at(0x0212) volatile __SSP1ADDbits_t SSP1ADDbits
;
316 __at(0x0212) __sfr SSPADD
;
317 __at(0x0212) volatile __SSPADDbits_t SSPADDbits
;
319 __at(0x0213) __sfr SSP1MSK
;
320 __at(0x0213) volatile __SSP1MSKbits_t SSP1MSKbits
;
322 __at(0x0213) __sfr SSPMSK
;
323 __at(0x0213) volatile __SSPMSKbits_t SSPMSKbits
;
325 __at(0x0214) __sfr SSP1STAT
;
326 __at(0x0214) volatile __SSP1STATbits_t SSP1STATbits
;
328 __at(0x0214) __sfr SSPSTAT
;
329 __at(0x0214) volatile __SSPSTATbits_t SSPSTATbits
;
331 __at(0x0215) __sfr SSP1CON
;
332 __at(0x0215) volatile __SSP1CONbits_t SSP1CONbits
;
334 __at(0x0215) __sfr SSP1CON1
;
335 __at(0x0215) volatile __SSP1CON1bits_t SSP1CON1bits
;
337 __at(0x0215) __sfr SSPCON
;
338 __at(0x0215) volatile __SSPCONbits_t SSPCONbits
;
340 __at(0x0215) __sfr SSPCON1
;
341 __at(0x0215) volatile __SSPCON1bits_t SSPCON1bits
;
343 __at(0x0216) __sfr SSP1CON2
;
344 __at(0x0216) volatile __SSP1CON2bits_t SSP1CON2bits
;
346 __at(0x0216) __sfr SSPCON2
;
347 __at(0x0216) volatile __SSPCON2bits_t SSPCON2bits
;
349 __at(0x0217) __sfr SSP1CON3
;
350 __at(0x0217) volatile __SSP1CON3bits_t SSP1CON3bits
;
352 __at(0x0217) __sfr SSPCON3
;
353 __at(0x0217) volatile __SSPCON3bits_t SSPCON3bits
;
355 __at(0x028C) __sfr ODCONA
;
356 __at(0x028C) volatile __ODCONAbits_t ODCONAbits
;
358 __at(0x028D) __sfr ODCONB
;
359 __at(0x028D) volatile __ODCONBbits_t ODCONBbits
;
361 __at(0x028E) __sfr ODCONC
;
362 __at(0x028E) volatile __ODCONCbits_t ODCONCbits
;
364 __at(0x0291) __sfr CCPR1
;
366 __at(0x0291) __sfr CCPR1L
;
368 __at(0x0292) __sfr CCPR1H
;
370 __at(0x0293) __sfr CCP1CON
;
371 __at(0x0293) volatile __CCP1CONbits_t CCP1CONbits
;
373 __at(0x0294) __sfr CCP1CAP
;
374 __at(0x0294) volatile __CCP1CAPbits_t CCP1CAPbits
;
376 __at(0x0298) __sfr CCPR2
;
378 __at(0x0298) __sfr CCPR2L
;
380 __at(0x0299) __sfr CCPR2H
;
382 __at(0x029A) __sfr CCP2CON
;
383 __at(0x029A) volatile __CCP2CONbits_t CCP2CONbits
;
385 __at(0x029B) __sfr CCP2CAP
;
386 __at(0x029B) volatile __CCP2CAPbits_t CCP2CAPbits
;
388 __at(0x029E) __sfr CCPTMRS
;
389 __at(0x029E) volatile __CCPTMRSbits_t CCPTMRSbits
;
391 __at(0x030C) __sfr SLRCONA
;
392 __at(0x030C) volatile __SLRCONAbits_t SLRCONAbits
;
394 __at(0x030D) __sfr SLRCONB
;
395 __at(0x030D) volatile __SLRCONBbits_t SLRCONBbits
;
397 __at(0x030E) __sfr SLRCONC
;
398 __at(0x030E) volatile __SLRCONCbits_t SLRCONCbits
;
400 __at(0x038C) __sfr INLVLA
;
401 __at(0x038C) volatile __INLVLAbits_t INLVLAbits
;
403 __at(0x038D) __sfr INLVLB
;
404 __at(0x038D) volatile __INLVLBbits_t INLVLBbits
;
406 __at(0x038E) __sfr INLVLC
;
407 __at(0x038E) volatile __INLVLCbits_t INLVLCbits
;
409 __at(0x0391) __sfr IOCAP
;
410 __at(0x0391) volatile __IOCAPbits_t IOCAPbits
;
412 __at(0x0392) __sfr IOCAN
;
413 __at(0x0392) volatile __IOCANbits_t IOCANbits
;
415 __at(0x0393) __sfr IOCAF
;
416 __at(0x0393) volatile __IOCAFbits_t IOCAFbits
;
418 __at(0x0394) __sfr IOCBP
;
419 __at(0x0394) volatile __IOCBPbits_t IOCBPbits
;
421 __at(0x0395) __sfr IOCBN
;
422 __at(0x0395) volatile __IOCBNbits_t IOCBNbits
;
424 __at(0x0396) __sfr IOCBF
;
425 __at(0x0396) volatile __IOCBFbits_t IOCBFbits
;
427 __at(0x0397) __sfr IOCCP
;
428 __at(0x0397) volatile __IOCCPbits_t IOCCPbits
;
430 __at(0x0398) __sfr IOCCN
;
431 __at(0x0398) volatile __IOCCNbits_t IOCCNbits
;
433 __at(0x0399) __sfr IOCCF
;
434 __at(0x0399) volatile __IOCCFbits_t IOCCFbits
;
436 __at(0x040E) __sfr HDRVC
;
437 __at(0x040E) volatile __HDRVCbits_t HDRVCbits
;
439 __at(0x0413) __sfr T4TMR
;
441 __at(0x0413) __sfr TMR4
;
443 __at(0x0414) __sfr PR4
;
445 __at(0x0414) __sfr T4PR
;
447 __at(0x0415) __sfr T4CON
;
448 __at(0x0415) volatile __T4CONbits_t T4CONbits
;
450 __at(0x0416) __sfr T4HLT
;
451 __at(0x0416) volatile __T4HLTbits_t T4HLTbits
;
453 __at(0x0417) __sfr T4CLKCON
;
454 __at(0x0417) volatile __T4CLKCONbits_t T4CLKCONbits
;
456 __at(0x0418) __sfr T4RST
;
457 __at(0x0418) volatile __T4RSTbits_t T4RSTbits
;
459 __at(0x041A) __sfr T6TMR
;
461 __at(0x041A) __sfr TMR6
;
463 __at(0x041B) __sfr PR6
;
465 __at(0x041B) __sfr T6PR
;
467 __at(0x041C) __sfr T6CON
;
468 __at(0x041C) volatile __T6CONbits_t T6CONbits
;
470 __at(0x041D) __sfr T6HLT
;
471 __at(0x041D) volatile __T6HLTbits_t T6HLTbits
;
473 __at(0x041E) __sfr T6CLKCON
;
474 __at(0x041E) volatile __T6CLKCONbits_t T6CLKCONbits
;
476 __at(0x041F) __sfr T6RST
;
477 __at(0x041F) volatile __T6RSTbits_t T6RSTbits
;
479 __at(0x0493) __sfr TMR3
;
481 __at(0x0493) __sfr TMR3L
;
483 __at(0x0494) __sfr TMR3H
;
485 __at(0x0495) __sfr T3CON
;
486 __at(0x0495) volatile __T3CONbits_t T3CONbits
;
488 __at(0x0496) __sfr T3GCON
;
489 __at(0x0496) volatile __T3GCONbits_t T3GCONbits
;
491 __at(0x049A) __sfr TMR5L
;
493 __at(0x049B) __sfr TMR5H
;
495 __at(0x049C) __sfr T5CON
;
496 __at(0x049C) volatile __T5CONbits_t T5CONbits
;
498 __at(0x049D) __sfr T5GCON
;
499 __at(0x049D) volatile __T5GCONbits_t T5GCONbits
;
501 __at(0x058C) __sfr PID1SET
;
503 __at(0x058C) __sfr PID1SETL
;
504 __at(0x058C) volatile __PID1SETLbits_t PID1SETLbits
;
506 __at(0x058D) __sfr PID1SETH
;
507 __at(0x058D) volatile __PID1SETHbits_t PID1SETHbits
;
509 __at(0x058E) __sfr PID1IN
;
511 __at(0x058E) __sfr PID1INL
;
512 __at(0x058E) volatile __PID1INLbits_t PID1INLbits
;
514 __at(0x058F) __sfr PID1INH
;
515 __at(0x058F) volatile __PID1INHbits_t PID1INHbits
;
517 __at(0x0590) __sfr PID1K1
;
519 __at(0x0590) __sfr PID1K1L
;
520 __at(0x0590) volatile __PID1K1Lbits_t PID1K1Lbits
;
522 __at(0x0591) __sfr PID1K1H
;
523 __at(0x0591) volatile __PID1K1Hbits_t PID1K1Hbits
;
525 __at(0x0592) __sfr PID1K2
;
527 __at(0x0592) __sfr PID1K2L
;
528 __at(0x0592) volatile __PID1K2Lbits_t PID1K2Lbits
;
530 __at(0x0593) __sfr PID1K2H
;
531 __at(0x0593) volatile __PID1K2Hbits_t PID1K2Hbits
;
533 __at(0x0594) __sfr PID1K3
;
535 __at(0x0594) __sfr PID1K3L
;
536 __at(0x0594) volatile __PID1K3Lbits_t PID1K3Lbits
;
538 __at(0x0595) __sfr PID1K3H
;
539 __at(0x0595) volatile __PID1K3Hbits_t PID1K3Hbits
;
541 __at(0x0596) __sfr PID1OUT
;
543 __at(0x0596) __sfr PID1OUTLL
;
544 __at(0x0596) volatile __PID1OUTLLbits_t PID1OUTLLbits
;
546 __at(0x0597) __sfr PID1OUTLH
;
547 __at(0x0597) volatile __PID1OUTLHbits_t PID1OUTLHbits
;
549 __at(0x0598) __sfr PID1OUTHL
;
550 __at(0x0598) volatile __PID1OUTHLbits_t PID1OUTHLbits
;
552 __at(0x0599) __sfr PID1OUTHH
;
553 __at(0x0599) volatile __PID1OUTHHbits_t PID1OUTHHbits
;
555 __at(0x059A) __sfr PID1OUTU
;
556 __at(0x059A) volatile __PID1OUTUbits_t PID1OUTUbits
;
558 __at(0x059B) __sfr PID1Z1
;
560 __at(0x059B) __sfr PID1Z1L
;
561 __at(0x059B) volatile __PID1Z1Lbits_t PID1Z1Lbits
;
563 __at(0x059C) __sfr PID1Z1H
;
564 __at(0x059C) volatile __PID1Z1Hbits_t PID1Z1Hbits
;
566 __at(0x059D) __sfr PID1Z1U
;
567 __at(0x059D) volatile __PID1Z1Ubits_t PID1Z1Ubits
;
569 __at(0x060C) __sfr PID1Z2
;
571 __at(0x060C) __sfr PID1Z2L
;
572 __at(0x060C) volatile __PID1Z2Lbits_t PID1Z2Lbits
;
574 __at(0x060D) __sfr PID1Z2H
;
575 __at(0x060D) volatile __PID1Z2Hbits_t PID1Z2Hbits
;
577 __at(0x060E) __sfr PID1Z2U
;
578 __at(0x060E) volatile __PID1Z2Ubits_t PID1Z2Ubits
;
580 __at(0x060F) __sfr PID1ACC
;
582 __at(0x060F) __sfr PID1ACCLL
;
583 __at(0x060F) volatile __PID1ACCLLbits_t PID1ACCLLbits
;
585 __at(0x0610) __sfr PID1ACCLH
;
586 __at(0x0610) volatile __PID1ACCLHbits_t PID1ACCLHbits
;
588 __at(0x0611) __sfr PID1ACCHL
;
589 __at(0x0611) volatile __PID1ACCHLbits_t PID1ACCHLbits
;
591 __at(0x0612) __sfr PID1ACCHH
;
592 __at(0x0612) volatile __PID1ACCHHbits_t PID1ACCHHbits
;
594 __at(0x0613) __sfr PID1ACCU
;
595 __at(0x0613) volatile __PID1ACCUbits_t PID1ACCUbits
;
597 __at(0x0614) __sfr PID1CON
;
598 __at(0x0614) volatile __PID1CONbits_t PID1CONbits
;
600 __at(0x0617) __sfr PWM3DCL
;
601 __at(0x0617) volatile __PWM3DCLbits_t PWM3DCLbits
;
603 __at(0x0618) __sfr PWM3DCH
;
604 __at(0x0618) volatile __PWM3DCHbits_t PWM3DCHbits
;
606 __at(0x0619) __sfr PWM3CON
;
607 __at(0x0619) volatile __PWM3CONbits_t PWM3CONbits
;
609 __at(0x061A) __sfr PWM4DCL
;
610 __at(0x061A) volatile __PWM4DCLbits_t PWM4DCLbits
;
612 __at(0x061B) __sfr PWM4DCH
;
613 __at(0x061B) volatile __PWM4DCHbits_t PWM4DCHbits
;
615 __at(0x061C) __sfr PWM4CON
;
616 __at(0x061C) volatile __PWM4CONbits_t PWM4CONbits
;
618 __at(0x0691) __sfr CWG1DBR
;
619 __at(0x0691) volatile __CWG1DBRbits_t CWG1DBRbits
;
621 __at(0x0692) __sfr CWG1DBF
;
622 __at(0x0692) volatile __CWG1DBFbits_t CWG1DBFbits
;
624 __at(0x0693) __sfr CWG1AS0
;
625 __at(0x0693) volatile __CWG1AS0bits_t CWG1AS0bits
;
627 __at(0x0694) __sfr CWG1AS1
;
628 __at(0x0694) volatile __CWG1AS1bits_t CWG1AS1bits
;
630 __at(0x0695) __sfr CWG1OCON0
;
631 __at(0x0695) volatile __CWG1OCON0bits_t CWG1OCON0bits
;
633 __at(0x0696) __sfr CWG1CON0
;
634 __at(0x0696) volatile __CWG1CON0bits_t CWG1CON0bits
;
636 __at(0x0697) __sfr CWG1CON1
;
637 __at(0x0697) volatile __CWG1CON1bits_t CWG1CON1bits
;
639 __at(0x0699) __sfr CWG1CLKCON
;
640 __at(0x0699) volatile __CWG1CLKCONbits_t CWG1CLKCONbits
;
642 __at(0x069A) __sfr CWG1ISM
;
643 __at(0x069A) volatile __CWG1ISMbits_t CWG1ISMbits
;
645 __at(0x0711) __sfr WDTCON0
;
646 __at(0x0711) volatile __WDTCON0bits_t WDTCON0bits
;
648 __at(0x0712) __sfr WDTCON1
;
649 __at(0x0712) volatile __WDTCON1bits_t WDTCON1bits
;
651 __at(0x0713) __sfr WDTPSL
;
652 __at(0x0713) volatile __WDTPSLbits_t WDTPSLbits
;
654 __at(0x0714) __sfr WDTPSH
;
655 __at(0x0714) volatile __WDTPSHbits_t WDTPSHbits
;
657 __at(0x0715) __sfr WDTTMR
;
658 __at(0x0715) volatile __WDTTMRbits_t WDTTMRbits
;
660 __at(0x0718) __sfr SCANLADR
;
662 __at(0x0718) __sfr SCANLADRL
;
663 __at(0x0718) volatile __SCANLADRLbits_t SCANLADRLbits
;
665 __at(0x0719) __sfr SCANLADRH
;
666 __at(0x0719) volatile __SCANLADRHbits_t SCANLADRHbits
;
668 __at(0x071A) __sfr SCANHADR
;
670 __at(0x071A) __sfr SCANHADRL
;
671 __at(0x071A) volatile __SCANHADRLbits_t SCANHADRLbits
;
673 __at(0x071B) __sfr SCANHADRH
;
674 __at(0x071B) volatile __SCANHADRHbits_t SCANHADRHbits
;
676 __at(0x071C) __sfr SCANCON0
;
677 __at(0x071C) volatile __SCANCON0bits_t SCANCON0bits
;
679 __at(0x071D) __sfr SCANTRIG
;
680 __at(0x071D) volatile __SCANTRIGbits_t SCANTRIGbits
;
682 __at(0x0791) __sfr CRCDAT
;
684 __at(0x0791) __sfr CRCDATL
;
685 __at(0x0791) volatile __CRCDATLbits_t CRCDATLbits
;
687 __at(0x0792) __sfr CRCDATH
;
688 __at(0x0792) volatile __CRCDATHbits_t CRCDATHbits
;
690 __at(0x0793) __sfr CRCACC
;
692 __at(0x0793) __sfr CRCACCL
;
693 __at(0x0793) volatile __CRCACCLbits_t CRCACCLbits
;
695 __at(0x0794) __sfr CRCACCH
;
696 __at(0x0794) volatile __CRCACCHbits_t CRCACCHbits
;
698 __at(0x0795) __sfr CRCSHIFT
;
700 __at(0x0795) __sfr CRCSHIFTL
;
701 __at(0x0795) volatile __CRCSHIFTLbits_t CRCSHIFTLbits
;
703 __at(0x0796) __sfr CRCSHIFTH
;
704 __at(0x0796) volatile __CRCSHIFTHbits_t CRCSHIFTHbits
;
706 __at(0x0797) __sfr CRCXOR
;
708 __at(0x0797) __sfr CRCXORL
;
709 __at(0x0797) volatile __CRCXORLbits_t CRCXORLbits
;
711 __at(0x0798) __sfr CRCXORH
;
712 __at(0x0798) volatile __CRCXORHbits_t CRCXORHbits
;
714 __at(0x0799) __sfr CRCCON0
;
715 __at(0x0799) volatile __CRCCON0bits_t CRCCON0bits
;
717 __at(0x079A) __sfr CRCCON1
;
718 __at(0x079A) volatile __CRCCON1bits_t CRCCON1bits
;
720 __at(0x080C) __sfr AT1RES
;
722 __at(0x080C) __sfr AT1RESL
;
723 __at(0x080C) volatile __AT1RESLbits_t AT1RESLbits
;
725 __at(0x080D) __sfr AT1RESH
;
726 __at(0x080D) volatile __AT1RESHbits_t AT1RESHbits
;
728 __at(0x080E) __sfr AT1MISS
;
730 __at(0x080E) __sfr AT1MISSL
;
731 __at(0x080E) volatile __AT1MISSLbits_t AT1MISSLbits
;
733 __at(0x080F) __sfr AT1MISSH
;
734 __at(0x080F) volatile __AT1MISSHbits_t AT1MISSHbits
;
736 __at(0x0810) __sfr AT1PER
;
738 __at(0x0810) __sfr AT1PERL
;
739 __at(0x0810) volatile __AT1PERLbits_t AT1PERLbits
;
741 __at(0x0811) __sfr AT1PERH
;
742 __at(0x0811) volatile __AT1PERHbits_t AT1PERHbits
;
744 __at(0x0812) __sfr AT1PHS
;
746 __at(0x0812) __sfr AT1PHSL
;
747 __at(0x0812) volatile __AT1PHSLbits_t AT1PHSLbits
;
749 __at(0x0813) __sfr AT1PHSH
;
750 __at(0x0813) volatile __AT1PHSHbits_t AT1PHSHbits
;
752 __at(0x0814) __sfr AT1CON0
;
753 __at(0x0814) volatile __AT1CON0bits_t AT1CON0bits
;
755 __at(0x0815) __sfr AT1CON1
;
756 __at(0x0815) volatile __AT1CON1bits_t AT1CON1bits
;
758 __at(0x0816) __sfr AT1IR0
;
759 __at(0x0816) volatile __AT1IR0bits_t AT1IR0bits
;
761 __at(0x0817) __sfr AT1IE0
;
762 __at(0x0817) volatile __AT1IE0bits_t AT1IE0bits
;
764 __at(0x0818) __sfr AT1IR1
;
765 __at(0x0818) volatile __AT1IR1bits_t AT1IR1bits
;
767 __at(0x0819) __sfr AT1IE1
;
768 __at(0x0819) volatile __AT1IE1bits_t AT1IE1bits
;
770 __at(0x081A) __sfr AT1STPT
;
772 __at(0x081A) __sfr AT1STPTL
;
773 __at(0x081A) volatile __AT1STPTLbits_t AT1STPTLbits
;
775 __at(0x081B) __sfr AT1STPTH
;
776 __at(0x081B) volatile __AT1STPTHbits_t AT1STPTHbits
;
778 __at(0x081C) __sfr AT1ERR
;
780 __at(0x081C) __sfr AT1ERRL
;
781 __at(0x081C) volatile __AT1ERRLbits_t AT1ERRLbits
;
783 __at(0x081D) __sfr AT1ERRH
;
784 __at(0x081D) volatile __AT1ERRHbits_t AT1ERRHbits
;
786 __at(0x088C) __sfr AT1CLK
;
787 __at(0x088C) volatile __AT1CLKbits_t AT1CLKbits
;
789 __at(0x088D) __sfr AT1SIG
;
790 __at(0x088D) volatile __AT1SIGbits_t AT1SIGbits
;
792 __at(0x088E) __sfr AT1CSEL1
;
793 __at(0x088E) volatile __AT1CSEL1bits_t AT1CSEL1bits
;
795 __at(0x088F) __sfr AT1CC1
;
797 __at(0x088F) __sfr AT1CC1L
;
798 __at(0x088F) volatile __AT1CC1Lbits_t AT1CC1Lbits
;
800 __at(0x0890) __sfr AT1CC1H
;
801 __at(0x0890) volatile __AT1CC1Hbits_t AT1CC1Hbits
;
803 __at(0x0891) __sfr AT1CCON1
;
804 __at(0x0891) volatile __AT1CCON1bits_t AT1CCON1bits
;
806 __at(0x0892) __sfr AT1CSEL2
;
807 __at(0x0892) volatile __AT1CSEL2bits_t AT1CSEL2bits
;
809 __at(0x0893) __sfr AT1CC2
;
811 __at(0x0893) __sfr AT1CC2L
;
812 __at(0x0893) volatile __AT1CC2Lbits_t AT1CC2Lbits
;
814 __at(0x0894) __sfr AT1CC2H
;
815 __at(0x0894) volatile __AT1CC2Hbits_t AT1CC2Hbits
;
817 __at(0x0895) __sfr AT1CCON2
;
818 __at(0x0895) volatile __AT1CCON2bits_t AT1CCON2bits
;
820 __at(0x0896) __sfr AT1CSEL3
;
821 __at(0x0896) volatile __AT1CSEL3bits_t AT1CSEL3bits
;
823 __at(0x0897) __sfr AT1CC3
;
825 __at(0x0897) __sfr AT1CC3L
;
826 __at(0x0897) volatile __AT1CC3Lbits_t AT1CC3Lbits
;
828 __at(0x0898) __sfr AT1CC3H
;
829 __at(0x0898) volatile __AT1CC3Hbits_t AT1CC3Hbits
;
831 __at(0x0899) __sfr AT1CCON3
;
832 __at(0x0899) volatile __AT1CCON3bits_t AT1CCON3bits
;
834 __at(0x0D8C) __sfr SMT1TMR
;
836 __at(0x0D8C) __sfr SMT1TMRL
;
837 __at(0x0D8C) volatile __SMT1TMRLbits_t SMT1TMRLbits
;
839 __at(0x0D8D) __sfr SMT1TMRH
;
840 __at(0x0D8D) volatile __SMT1TMRHbits_t SMT1TMRHbits
;
842 __at(0x0D8E) __sfr SMT1TMRU
;
843 __at(0x0D8E) volatile __SMT1TMRUbits_t SMT1TMRUbits
;
845 __at(0x0D8F) __sfr SMT1CPR
;
847 __at(0x0D8F) __sfr SMT1CPRL
;
848 __at(0x0D8F) volatile __SMT1CPRLbits_t SMT1CPRLbits
;
850 __at(0x0D90) __sfr SMT1CPRH
;
851 __at(0x0D90) volatile __SMT1CPRHbits_t SMT1CPRHbits
;
853 __at(0x0D91) __sfr SMT1CPRU
;
854 __at(0x0D91) volatile __SMT1CPRUbits_t SMT1CPRUbits
;
856 __at(0x0D92) __sfr SMT1CPW
;
858 __at(0x0D92) __sfr SMT1CPWL
;
859 __at(0x0D92) volatile __SMT1CPWLbits_t SMT1CPWLbits
;
861 __at(0x0D93) __sfr SMT1CPWH
;
862 __at(0x0D93) volatile __SMT1CPWHbits_t SMT1CPWHbits
;
864 __at(0x0D94) __sfr SMT1CPWU
;
865 __at(0x0D94) volatile __SMT1CPWUbits_t SMT1CPWUbits
;
867 __at(0x0D95) __sfr SMT1PR
;
869 __at(0x0D95) __sfr SMT1PRL
;
870 __at(0x0D95) volatile __SMT1PRLbits_t SMT1PRLbits
;
872 __at(0x0D96) __sfr SMT1PRH
;
873 __at(0x0D96) volatile __SMT1PRHbits_t SMT1PRHbits
;
875 __at(0x0D97) __sfr SMT1PRU
;
876 __at(0x0D97) volatile __SMT1PRUbits_t SMT1PRUbits
;
878 __at(0x0D98) __sfr SMT1CON0
;
879 __at(0x0D98) volatile __SMT1CON0bits_t SMT1CON0bits
;
881 __at(0x0D99) __sfr SMT1CON1
;
882 __at(0x0D99) volatile __SMT1CON1bits_t SMT1CON1bits
;
884 __at(0x0D9A) __sfr SMT1STAT
;
885 __at(0x0D9A) volatile __SMT1STATbits_t SMT1STATbits
;
887 __at(0x0D9B) __sfr SMT1CLK
;
888 __at(0x0D9B) volatile __SMT1CLKbits_t SMT1CLKbits
;
890 __at(0x0D9C) __sfr SMT1SIG
;
891 __at(0x0D9C) volatile __SMT1SIGbits_t SMT1SIGbits
;
893 __at(0x0D9D) __sfr SMT1WIN
;
894 __at(0x0D9D) volatile __SMT1WINbits_t SMT1WINbits
;
896 __at(0x0D9E) __sfr SMT2TMR
;
898 __at(0x0D9E) __sfr SMT2TMRL
;
899 __at(0x0D9E) volatile __SMT2TMRLbits_t SMT2TMRLbits
;
901 __at(0x0D9F) __sfr SMT2TMRH
;
902 __at(0x0D9F) volatile __SMT2TMRHbits_t SMT2TMRHbits
;
904 __at(0x0DA0) __sfr SMT2TMRU
;
905 __at(0x0DA0) volatile __SMT2TMRUbits_t SMT2TMRUbits
;
907 __at(0x0DA1) __sfr SMT2CPR
;
909 __at(0x0DA1) __sfr SMT2CPRL
;
910 __at(0x0DA1) volatile __SMT2CPRLbits_t SMT2CPRLbits
;
912 __at(0x0DA2) __sfr SMT2CPRH
;
913 __at(0x0DA2) volatile __SMT2CPRHbits_t SMT2CPRHbits
;
915 __at(0x0DA3) __sfr SMT2CPRU
;
916 __at(0x0DA3) volatile __SMT2CPRUbits_t SMT2CPRUbits
;
918 __at(0x0DA4) __sfr SMT2CPW
;
920 __at(0x0DA4) __sfr SMT2CPWL
;
921 __at(0x0DA4) volatile __SMT2CPWLbits_t SMT2CPWLbits
;
923 __at(0x0DA5) __sfr SMT2CPWH
;
924 __at(0x0DA5) volatile __SMT2CPWHbits_t SMT2CPWHbits
;
926 __at(0x0DA6) __sfr SMT2CPWU
;
927 __at(0x0DA6) volatile __SMT2CPWUbits_t SMT2CPWUbits
;
929 __at(0x0DA7) __sfr SMT2PR
;
931 __at(0x0DA7) __sfr SMT2PRL
;
932 __at(0x0DA7) volatile __SMT2PRLbits_t SMT2PRLbits
;
934 __at(0x0DA8) __sfr SMT2PRH
;
935 __at(0x0DA8) volatile __SMT2PRHbits_t SMT2PRHbits
;
937 __at(0x0DA9) __sfr SMT2PRU
;
938 __at(0x0DA9) volatile __SMT2PRUbits_t SMT2PRUbits
;
940 __at(0x0DAA) __sfr SMT2CON0
;
941 __at(0x0DAA) volatile __SMT2CON0bits_t SMT2CON0bits
;
943 __at(0x0DAB) __sfr SMT2CON1
;
944 __at(0x0DAB) volatile __SMT2CON1bits_t SMT2CON1bits
;
946 __at(0x0DAC) __sfr SMT2STAT
;
947 __at(0x0DAC) volatile __SMT2STATbits_t SMT2STATbits
;
949 __at(0x0DAD) __sfr SMT2CLK
;
950 __at(0x0DAD) volatile __SMT2CLKbits_t SMT2CLKbits
;
952 __at(0x0DAE) __sfr SMT2SIG
;
953 __at(0x0DAE) volatile __SMT2SIGbits_t SMT2SIGbits
;
955 __at(0x0DAF) __sfr SMT2WIN
;
956 __at(0x0DAF) volatile __SMT2WINbits_t SMT2WINbits
;
958 __at(0x0E0F) __sfr PPSLOCK
;
959 __at(0x0E0F) volatile __PPSLOCKbits_t PPSLOCKbits
;
961 __at(0x0E10) __sfr INTPPS
;
962 __at(0x0E10) volatile __INTPPSbits_t INTPPSbits
;
964 __at(0x0E11) __sfr T0CKIPPS
;
965 __at(0x0E11) volatile __T0CKIPPSbits_t T0CKIPPSbits
;
967 __at(0x0E12) __sfr T1CKIPPS
;
968 __at(0x0E12) volatile __T1CKIPPSbits_t T1CKIPPSbits
;
970 __at(0x0E13) __sfr T1GPPS
;
971 __at(0x0E13) volatile __T1GPPSbits_t T1GPPSbits
;
973 __at(0x0E14) __sfr CCP1PPS
;
974 __at(0x0E14) volatile __CCP1PPSbits_t CCP1PPSbits
;
976 __at(0x0E15) __sfr CCP2PPS
;
977 __at(0x0E15) volatile __CCP2PPSbits_t CCP2PPSbits
;
979 __at(0x0E16) __sfr ATINPPS
;
980 __at(0x0E16) volatile __ATINPPSbits_t ATINPPSbits
;
982 __at(0x0E17) __sfr CWGINPPS
;
983 __at(0x0E17) volatile __CWGINPPSbits_t CWGINPPSbits
;
985 __at(0x0E18) __sfr T2PPS
;
986 __at(0x0E18) volatile __T2PPSbits_t T2PPSbits
;
988 __at(0x0E19) __sfr T3CKIPPS
;
989 __at(0x0E19) volatile __T3CKIPPSbits_t T3CKIPPSbits
;
991 __at(0x0E1A) __sfr T3GPPS
;
992 __at(0x0E1A) volatile __T3GPPSbits_t T3GPPSbits
;
994 __at(0x0E1B) __sfr T4PPS
;
995 __at(0x0E1B) volatile __T4PPSbits_t T4PPSbits
;
997 __at(0x0E1C) __sfr T5CKIPPS
;
998 __at(0x0E1C) volatile __T5CKIPPSbits_t T5CKIPPSbits
;
1000 __at(0x0E1D) __sfr T5GPPS
;
1001 __at(0x0E1D) volatile __T5GPPSbits_t T5GPPSbits
;
1003 __at(0x0E1E) __sfr T6PPS
;
1004 __at(0x0E1E) volatile __T6PPSbits_t T6PPSbits
;
1006 __at(0x0E1F) __sfr ATCC1PPS
;
1007 __at(0x0E1F) volatile __ATCC1PPSbits_t ATCC1PPSbits
;
1009 __at(0x0E20) __sfr SSPCLKPPS
;
1010 __at(0x0E20) volatile __SSPCLKPPSbits_t SSPCLKPPSbits
;
1012 __at(0x0E21) __sfr SSPDATPPS
;
1013 __at(0x0E21) volatile __SSPDATPPSbits_t SSPDATPPSbits
;
1015 __at(0x0E22) __sfr SSPSSPPS
;
1016 __at(0x0E22) volatile __SSPSSPPSbits_t SSPSSPPSbits
;
1018 __at(0x0E23) __sfr ATCC2PPS
;
1019 __at(0x0E23) volatile __ATCC2PPSbits_t ATCC2PPSbits
;
1021 __at(0x0E24) __sfr RXPPS
;
1022 __at(0x0E24) volatile __RXPPSbits_t RXPPSbits
;
1024 __at(0x0E25) __sfr CKPPS
;
1025 __at(0x0E25) volatile __CKPPSbits_t CKPPSbits
;
1027 __at(0x0E26) __sfr SMT1SIGPPS
;
1028 __at(0x0E26) volatile __SMT1SIGPPSbits_t SMT1SIGPPSbits
;
1030 __at(0x0E27) __sfr SMT1WINPPS
;
1031 __at(0x0E27) volatile __SMT1WINPPSbits_t SMT1WINPPSbits
;
1033 __at(0x0E28) __sfr CLCIN0PPS
;
1034 __at(0x0E28) volatile __CLCIN0PPSbits_t CLCIN0PPSbits
;
1036 __at(0x0E29) __sfr CLCIN1PPS
;
1037 __at(0x0E29) volatile __CLCIN1PPSbits_t CLCIN1PPSbits
;
1039 __at(0x0E2A) __sfr CLCIN2PPS
;
1040 __at(0x0E2A) volatile __CLCIN2PPSbits_t CLCIN2PPSbits
;
1042 __at(0x0E2B) __sfr CLCIN3PPS
;
1043 __at(0x0E2B) volatile __CLCIN3PPSbits_t CLCIN3PPSbits
;
1045 __at(0x0E2C) __sfr SMT2SIGPPS
;
1046 __at(0x0E2C) volatile __SMT2SIGPPSbits_t SMT2SIGPPSbits
;
1048 __at(0x0E2D) __sfr SMT2WINPPS
;
1049 __at(0x0E2D) volatile __SMT2WINPPSbits_t SMT2WINPPSbits
;
1051 __at(0x0E2E) __sfr ATCC3PPS
;
1052 __at(0x0E2E) volatile __ATCC3PPSbits_t ATCC3PPSbits
;
1054 __at(0x0E90) __sfr RA0PPS
;
1055 __at(0x0E90) volatile __RA0PPSbits_t RA0PPSbits
;
1057 __at(0x0E91) __sfr RA1PPS
;
1058 __at(0x0E91) volatile __RA1PPSbits_t RA1PPSbits
;
1060 __at(0x0E92) __sfr RA2PPS
;
1061 __at(0x0E92) volatile __RA2PPSbits_t RA2PPSbits
;
1063 __at(0x0E94) __sfr RA4PPS
;
1064 __at(0x0E94) volatile __RA4PPSbits_t RA4PPSbits
;
1066 __at(0x0E95) __sfr RA5PPS
;
1067 __at(0x0E95) volatile __RA5PPSbits_t RA5PPSbits
;
1069 __at(0x0E9C) __sfr RB4PPS
;
1070 __at(0x0E9C) volatile __RB4PPSbits_t RB4PPSbits
;
1072 __at(0x0E9D) __sfr RB5PPS
;
1073 __at(0x0E9D) volatile __RB5PPSbits_t RB5PPSbits
;
1075 __at(0x0E9E) __sfr RB6PPS
;
1076 __at(0x0E9E) volatile __RB6PPSbits_t RB6PPSbits
;
1078 __at(0x0E9F) __sfr RB7PPS
;
1079 __at(0x0E9F) volatile __RB7PPSbits_t RB7PPSbits
;
1081 __at(0x0EA0) __sfr RC0PPS
;
1082 __at(0x0EA0) volatile __RC0PPSbits_t RC0PPSbits
;
1084 __at(0x0EA1) __sfr RC1PPS
;
1085 __at(0x0EA1) volatile __RC1PPSbits_t RC1PPSbits
;
1087 __at(0x0EA2) __sfr RC2PPS
;
1088 __at(0x0EA2) volatile __RC2PPSbits_t RC2PPSbits
;
1090 __at(0x0EA3) __sfr RC3PPS
;
1091 __at(0x0EA3) volatile __RC3PPSbits_t RC3PPSbits
;
1093 __at(0x0EA4) __sfr RC4PPS
;
1094 __at(0x0EA4) volatile __RC4PPSbits_t RC4PPSbits
;
1096 __at(0x0EA5) __sfr RC5PPS
;
1097 __at(0x0EA5) volatile __RC5PPSbits_t RC5PPSbits
;
1099 __at(0x0EA6) __sfr RC6PPS
;
1100 __at(0x0EA6) volatile __RC6PPSbits_t RC6PPSbits
;
1102 __at(0x0EA7) __sfr RC7PPS
;
1103 __at(0x0EA7) volatile __RC7PPSbits_t RC7PPSbits
;
1105 __at(0x0F0F) __sfr CLCDATA
;
1106 __at(0x0F0F) volatile __CLCDATAbits_t CLCDATAbits
;
1108 __at(0x0F10) __sfr CLC1CON
;
1109 __at(0x0F10) volatile __CLC1CONbits_t CLC1CONbits
;
1111 __at(0x0F11) __sfr CLC1POL
;
1112 __at(0x0F11) volatile __CLC1POLbits_t CLC1POLbits
;
1114 __at(0x0F12) __sfr CLC1SEL0
;
1115 __at(0x0F12) volatile __CLC1SEL0bits_t CLC1SEL0bits
;
1117 __at(0x0F13) __sfr CLC1SEL1
;
1118 __at(0x0F13) volatile __CLC1SEL1bits_t CLC1SEL1bits
;
1120 __at(0x0F14) __sfr CLC1SEL2
;
1121 __at(0x0F14) volatile __CLC1SEL2bits_t CLC1SEL2bits
;
1123 __at(0x0F15) __sfr CLC1SEL3
;
1124 __at(0x0F15) volatile __CLC1SEL3bits_t CLC1SEL3bits
;
1126 __at(0x0F16) __sfr CLC1GLS0
;
1127 __at(0x0F16) volatile __CLC1GLS0bits_t CLC1GLS0bits
;
1129 __at(0x0F17) __sfr CLC1GLS1
;
1130 __at(0x0F17) volatile __CLC1GLS1bits_t CLC1GLS1bits
;
1132 __at(0x0F18) __sfr CLC1GLS2
;
1133 __at(0x0F18) volatile __CLC1GLS2bits_t CLC1GLS2bits
;
1135 __at(0x0F19) __sfr CLC1GLS3
;
1136 __at(0x0F19) volatile __CLC1GLS3bits_t CLC1GLS3bits
;
1138 __at(0x0F1A) __sfr CLC2CON
;
1139 __at(0x0F1A) volatile __CLC2CONbits_t CLC2CONbits
;
1141 __at(0x0F1B) __sfr CLC2POL
;
1142 __at(0x0F1B) volatile __CLC2POLbits_t CLC2POLbits
;
1144 __at(0x0F1C) __sfr CLC2SEL0
;
1145 __at(0x0F1C) volatile __CLC2SEL0bits_t CLC2SEL0bits
;
1147 __at(0x0F1D) __sfr CLC2SEL1
;
1148 __at(0x0F1D) volatile __CLC2SEL1bits_t CLC2SEL1bits
;
1150 __at(0x0F1E) __sfr CLC2SEL2
;
1151 __at(0x0F1E) volatile __CLC2SEL2bits_t CLC2SEL2bits
;
1153 __at(0x0F1F) __sfr CLC2SEL3
;
1154 __at(0x0F1F) volatile __CLC2SEL3bits_t CLC2SEL3bits
;
1156 __at(0x0F20) __sfr CLC2GLS0
;
1157 __at(0x0F20) volatile __CLC2GLS0bits_t CLC2GLS0bits
;
1159 __at(0x0F21) __sfr CLC2GLS1
;
1160 __at(0x0F21) volatile __CLC2GLS1bits_t CLC2GLS1bits
;
1162 __at(0x0F22) __sfr CLC2GLS2
;
1163 __at(0x0F22) volatile __CLC2GLS2bits_t CLC2GLS2bits
;
1165 __at(0x0F23) __sfr CLC2GLS3
;
1166 __at(0x0F23) volatile __CLC2GLS3bits_t CLC2GLS3bits
;
1168 __at(0x0F24) __sfr CLC3CON
;
1169 __at(0x0F24) volatile __CLC3CONbits_t CLC3CONbits
;
1171 __at(0x0F25) __sfr CLC3POL
;
1172 __at(0x0F25) volatile __CLC3POLbits_t CLC3POLbits
;
1174 __at(0x0F26) __sfr CLC3SEL0
;
1175 __at(0x0F26) volatile __CLC3SEL0bits_t CLC3SEL0bits
;
1177 __at(0x0F27) __sfr CLC3SEL1
;
1178 __at(0x0F27) volatile __CLC3SEL1bits_t CLC3SEL1bits
;
1180 __at(0x0F28) __sfr CLC3SEL2
;
1181 __at(0x0F28) volatile __CLC3SEL2bits_t CLC3SEL2bits
;
1183 __at(0x0F29) __sfr CLC3SEL3
;
1184 __at(0x0F29) volatile __CLC3SEL3bits_t CLC3SEL3bits
;
1186 __at(0x0F2A) __sfr CLC3GLS0
;
1187 __at(0x0F2A) volatile __CLC3GLS0bits_t CLC3GLS0bits
;
1189 __at(0x0F2B) __sfr CLC3GLS1
;
1190 __at(0x0F2B) volatile __CLC3GLS1bits_t CLC3GLS1bits
;
1192 __at(0x0F2C) __sfr CLC3GLS2
;
1193 __at(0x0F2C) volatile __CLC3GLS2bits_t CLC3GLS2bits
;
1195 __at(0x0F2D) __sfr CLC3GLS3
;
1196 __at(0x0F2D) volatile __CLC3GLS3bits_t CLC3GLS3bits
;
1198 __at(0x0F2E) __sfr CLC4CON
;
1199 __at(0x0F2E) volatile __CLC4CONbits_t CLC4CONbits
;
1201 __at(0x0F2F) __sfr CLC4POL
;
1202 __at(0x0F2F) volatile __CLC4POLbits_t CLC4POLbits
;
1204 __at(0x0F30) __sfr CLC4SEL0
;
1205 __at(0x0F30) volatile __CLC4SEL0bits_t CLC4SEL0bits
;
1207 __at(0x0F31) __sfr CLC4SEL1
;
1208 __at(0x0F31) volatile __CLC4SEL1bits_t CLC4SEL1bits
;
1210 __at(0x0F32) __sfr CLC4SEL2
;
1211 __at(0x0F32) volatile __CLC4SEL2bits_t CLC4SEL2bits
;
1213 __at(0x0F33) __sfr CLC4SEL3
;
1214 __at(0x0F33) volatile __CLC4SEL3bits_t CLC4SEL3bits
;
1216 __at(0x0F34) __sfr CLC4GLS0
;
1217 __at(0x0F34) volatile __CLC4GLS0bits_t CLC4GLS0bits
;
1219 __at(0x0F35) __sfr CLC4GLS1
;
1220 __at(0x0F35) volatile __CLC4GLS1bits_t CLC4GLS1bits
;
1222 __at(0x0F36) __sfr CLC4GLS2
;
1223 __at(0x0F36) volatile __CLC4GLS2bits_t CLC4GLS2bits
;
1225 __at(0x0F37) __sfr CLC4GLS3
;
1226 __at(0x0F37) volatile __CLC4GLS3bits_t CLC4GLS3bits
;
1228 __at(0x0FE4) __sfr STATUS_SHAD
;
1229 __at(0x0FE4) volatile __STATUS_SHADbits_t STATUS_SHADbits
;
1231 __at(0x0FE5) __sfr WREG_SHAD
;
1233 __at(0x0FE6) __sfr BSR_SHAD
;
1235 __at(0x0FE7) __sfr PCLATH_SHAD
;
1237 __at(0x0FE8) __sfr FSR0L_SHAD
;
1239 __at(0x0FE9) __sfr FSR0H_SHAD
;
1241 __at(0x0FEA) __sfr FSR1L_SHAD
;
1243 __at(0x0FEB) __sfr FSR1H_SHAD
;
1245 __at(0x0FED) __sfr STKPTR
;
1247 __at(0x0FEE) __sfr TOSL
;
1249 __at(0x0FEF) __sfr TOSH
;