Fixed issue with return address in cpu_sim.py. Fixed bugs in compiler generation...
[trinary.git] / circuits / tnand3.asc
blob3066a863a3aae2471f495da5afb3b0b96871434c
1 Version 4\r
2 SHEET 1 880 680\r
3 WIRE -352 -160 -544 -160\r
4 WIRE -176 -160 -352 -160\r
5 WIRE 208 -160 -176 -160\r
6 WIRE -224 -112 -256 -112\r
7 WIRE -352 -64 -544 -64\r
8 WIRE -176 -64 -352 -64\r
9 WIRE -176 -32 -176 -64\r
10 WIRE -176 80 -176 48\r
11 WIRE -112 80 -176 80\r
12 WIRE -176 96 -176 80\r
13 WIRE -176 208 -176 176\r
14 WIRE -176 224 -176 208\r
15 WIRE -176 240 -176 224\r
16 WIRE -256 272 -256 -112\r
17 WIRE -256 272 -672 272\r
18 WIRE -224 272 -256 272\r
19 WIRE -64 272 -176 272\r
20 WIRE -176 336 -176 320\r
21 WIRE -176 352 -176 336\r
22 WIRE -400 400 -400 -112\r
23 WIRE -400 400 -672 400\r
24 WIRE -224 400 -400 400\r
25 WIRE -64 400 -176 400\r
26 WIRE -176 464 -176 448\r
27 WIRE -176 480 -176 464\r
28 WIRE -592 528 -592 -112\r
29 WIRE -592 528 -672 528\r
30 WIRE -224 528 -592 528\r
31 WIRE 208 576 -176 576\r
32 FLAG -112 80 TNAND_Out\r
33 IOPIN -112 80 Out\r
34 FLAG -672 272 A\r
35 IOPIN -672 272 In\r
36 FLAG -672 400 B\r
37 IOPIN -672 400 In\r
38 FLAG 208 -160 $G_Vdd\r
39 FLAG 208 576 $G_Vss\r
40 FLAG -64 400 $G_Vss\r
41 FLAG -64 272 $G_Vss\r
42 FLAG -672 528 C\r
43 IOPIN -672 528 In\r
44 FLAG -176 336 A_B\r
45 FLAG -176 464 B_C\r
46 FLAG -176 -32 NP\r
47 FLAG -176 208 NN\r
48 SYMBOL res -192 -48 R0\r
49 SYMATTR InstName RP\r
50 SYMATTR Value 12k\r
51 SYMBOL res -192 80 R0\r
52 SYMATTR InstName RN\r
53 SYMATTR Value 12k\r
54 SYMBOL pmos2 -224 -64 M180\r
55 SYMATTR InstName MP1\r
56 SYMATTR Value CD4007P\r
57 SYMBOL pmos2 -400 -64 M180\r
58 SYMATTR InstName MP2\r
59 SYMATTR Value CD4007P\r
60 SYMBOL nmos2 -224 480 R0\r
61 SYMATTR InstName MN3\r
62 SYMATTR Value CD4007N\r
63 SYMBOL nmos5 -224 352 R0\r
64 SYMATTR InstName MN2\r
65 SYMATTR Value CD4007N\r
66 SYMBOL pmos2 -592 -64 M180\r
67 SYMATTR InstName MP3\r
68 SYMATTR Value CD4007P\r
69 SYMBOL nmos5 -224 224 R0\r
70 SYMATTR InstName MN1\r
71 SYMATTR Value CD4007N\r