1 /* SPDX-License-Identifier: GPL-2.0-only */
3 #include <southbridge/intel/common/gpio.h>
5 static const struct pch_gpio_set1 pch_gpio_set1_mode
= {
6 .gpio0
= GPIO_MODE_GPIO
,
7 .gpio1
= GPIO_MODE_GPIO
,
8 .gpio2
= GPIO_MODE_NATIVE
,
9 .gpio3
= GPIO_MODE_NATIVE
,
10 .gpio4
= GPIO_MODE_NATIVE
,
11 .gpio5
= GPIO_MODE_NATIVE
,
12 .gpio6
= GPIO_MODE_GPIO
,
13 .gpio7
= GPIO_MODE_GPIO
,
14 .gpio8
= GPIO_MODE_NATIVE
,
15 .gpio9
= GPIO_MODE_NATIVE
,
16 .gpio10
= GPIO_MODE_NATIVE
,
17 .gpio11
= GPIO_MODE_NATIVE
,
18 .gpio12
= GPIO_MODE_NATIVE
,
19 .gpio13
= GPIO_MODE_GPIO
,
20 .gpio14
= GPIO_MODE_NATIVE
,
21 .gpio15
= GPIO_MODE_GPIO
,
22 .gpio16
= GPIO_MODE_NATIVE
,
23 .gpio17
= GPIO_MODE_GPIO
,
24 .gpio18
= GPIO_MODE_NATIVE
,
25 .gpio19
= GPIO_MODE_NATIVE
,
26 .gpio20
= GPIO_MODE_NATIVE
,
27 .gpio21
= GPIO_MODE_NATIVE
,
28 .gpio22
= GPIO_MODE_NATIVE
,
29 .gpio23
= GPIO_MODE_NATIVE
,
30 .gpio24
= GPIO_MODE_GPIO
,
31 .gpio25
= GPIO_MODE_NATIVE
,
32 .gpio26
= GPIO_MODE_NATIVE
,
33 .gpio27
= GPIO_MODE_GPIO
,
34 .gpio28
= GPIO_MODE_GPIO
,
35 .gpio29
= GPIO_MODE_NATIVE
,
36 .gpio30
= GPIO_MODE_NATIVE
,
37 .gpio31
= GPIO_MODE_GPIO
,
40 static const struct pch_gpio_set1 pch_gpio_set1_direction
= {
41 .gpio0
= GPIO_DIR_INPUT
,
42 .gpio1
= GPIO_DIR_INPUT
,
43 .gpio6
= GPIO_DIR_INPUT
,
44 .gpio7
= GPIO_DIR_INPUT
,
45 .gpio13
= GPIO_DIR_INPUT
,
46 .gpio15
= GPIO_DIR_OUTPUT
,
47 .gpio17
= GPIO_DIR_INPUT
,
48 .gpio24
= GPIO_DIR_OUTPUT
,
49 .gpio27
= GPIO_DIR_INPUT
,
50 .gpio28
= GPIO_DIR_OUTPUT
,
51 .gpio31
= GPIO_DIR_INPUT
,
54 static const struct pch_gpio_set1 pch_gpio_set1_level
= {
55 .gpio15
= GPIO_LEVEL_LOW
,
56 .gpio24
= GPIO_LEVEL_LOW
,
57 .gpio28
= GPIO_LEVEL_LOW
,
60 static const struct pch_gpio_set1 pch_gpio_set1_reset
= {
61 .gpio8
= GPIO_RESET_RSMRST
,
64 static const struct pch_gpio_set1 pch_gpio_set1_invert
= {
65 .gpio13
= GPIO_INVERT
,
68 static const struct pch_gpio_set1 pch_gpio_set1_blink
= {
71 static const struct pch_gpio_set2 pch_gpio_set2_mode
= {
72 .gpio32
= GPIO_MODE_GPIO
,
73 .gpio33
= GPIO_MODE_GPIO
,
74 .gpio34
= GPIO_MODE_GPIO
,
75 .gpio35
= GPIO_MODE_GPIO
,
76 .gpio36
= GPIO_MODE_NATIVE
,
77 .gpio37
= GPIO_MODE_NATIVE
,
78 .gpio38
= GPIO_MODE_NATIVE
,
79 .gpio39
= GPIO_MODE_NATIVE
,
80 .gpio40
= GPIO_MODE_NATIVE
,
81 .gpio41
= GPIO_MODE_NATIVE
,
82 .gpio42
= GPIO_MODE_NATIVE
,
83 .gpio43
= GPIO_MODE_NATIVE
,
84 .gpio44
= GPIO_MODE_NATIVE
,
85 .gpio45
= GPIO_MODE_GPIO
,
86 .gpio46
= GPIO_MODE_NATIVE
,
87 .gpio47
= GPIO_MODE_NATIVE
,
88 .gpio48
= GPIO_MODE_NATIVE
,
89 .gpio49
= GPIO_MODE_GPIO
,
90 .gpio50
= GPIO_MODE_GPIO
,
91 .gpio51
= GPIO_MODE_GPIO
,
92 .gpio52
= GPIO_MODE_GPIO
,
93 .gpio53
= GPIO_MODE_GPIO
,
94 .gpio54
= GPIO_MODE_GPIO
,
95 .gpio55
= GPIO_MODE_GPIO
,
96 .gpio56
= GPIO_MODE_NATIVE
,
97 .gpio57
= GPIO_MODE_GPIO
,
98 .gpio58
= GPIO_MODE_NATIVE
,
99 .gpio59
= GPIO_MODE_NATIVE
,
100 .gpio60
= GPIO_MODE_NATIVE
,
101 .gpio61
= GPIO_MODE_NATIVE
,
102 .gpio62
= GPIO_MODE_NATIVE
,
103 .gpio63
= GPIO_MODE_NATIVE
,
106 static const struct pch_gpio_set2 pch_gpio_set2_direction
= {
107 .gpio32
= GPIO_DIR_OUTPUT
,
108 .gpio33
= GPIO_DIR_OUTPUT
,
109 .gpio34
= GPIO_DIR_INPUT
,
110 .gpio35
= GPIO_DIR_OUTPUT
,
111 .gpio45
= GPIO_DIR_OUTPUT
,
112 .gpio49
= GPIO_DIR_INPUT
,
113 .gpio50
= GPIO_DIR_INPUT
,
114 .gpio51
= GPIO_DIR_OUTPUT
,
115 .gpio52
= GPIO_DIR_INPUT
,
116 .gpio53
= GPIO_DIR_OUTPUT
,
117 .gpio54
= GPIO_DIR_INPUT
,
118 .gpio55
= GPIO_DIR_OUTPUT
,
119 .gpio57
= GPIO_DIR_INPUT
,
122 static const struct pch_gpio_set2 pch_gpio_set2_level
= {
123 .gpio32
= GPIO_LEVEL_HIGH
,
124 .gpio33
= GPIO_LEVEL_HIGH
,
125 .gpio35
= GPIO_LEVEL_LOW
,
126 .gpio45
= GPIO_LEVEL_HIGH
,
127 .gpio51
= GPIO_LEVEL_HIGH
,
128 .gpio53
= GPIO_LEVEL_HIGH
,
129 .gpio55
= GPIO_LEVEL_HIGH
,
132 static const struct pch_gpio_set2 pch_gpio_set2_reset
= {
135 static const struct pch_gpio_set3 pch_gpio_set3_mode
= {
136 .gpio64
= GPIO_MODE_NATIVE
,
137 .gpio65
= GPIO_MODE_NATIVE
,
138 .gpio66
= GPIO_MODE_NATIVE
,
139 .gpio67
= GPIO_MODE_NATIVE
,
140 .gpio68
= GPIO_MODE_GPIO
,
141 .gpio69
= GPIO_MODE_GPIO
,
142 .gpio70
= GPIO_MODE_NATIVE
,
143 .gpio71
= GPIO_MODE_NATIVE
,
144 .gpio72
= GPIO_MODE_GPIO
,
145 .gpio73
= GPIO_MODE_NATIVE
,
146 .gpio74
= GPIO_MODE_NATIVE
,
147 .gpio75
= GPIO_MODE_NATIVE
,
150 static const struct pch_gpio_set3 pch_gpio_set3_direction
= {
151 .gpio68
= GPIO_DIR_INPUT
,
152 .gpio69
= GPIO_DIR_INPUT
,
153 .gpio72
= GPIO_DIR_INPUT
,
156 static const struct pch_gpio_set3 pch_gpio_set3_level
= {
159 static const struct pch_gpio_set3 pch_gpio_set3_reset
= {
162 const struct pch_gpio_map mainboard_gpio_map
= {
164 .mode
= &pch_gpio_set1_mode
,
165 .direction
= &pch_gpio_set1_direction
,
166 .level
= &pch_gpio_set1_level
,
167 .blink
= &pch_gpio_set1_blink
,
168 .invert
= &pch_gpio_set1_invert
,
169 .reset
= &pch_gpio_set1_reset
,
172 .mode
= &pch_gpio_set2_mode
,
173 .direction
= &pch_gpio_set2_direction
,
174 .level
= &pch_gpio_set2_level
,
175 .reset
= &pch_gpio_set2_reset
,
178 .mode
= &pch_gpio_set3_mode
,
179 .direction
= &pch_gpio_set3_direction
,
180 .level
= &pch_gpio_set3_level
,
181 .reset
= &pch_gpio_set3_reset
,