mb/ocp/tiogapass: Fix GPIOs
[coreboot2.git] / src / mainboard / asrock / z97_extreme6 / gpio.c
blob1dee18cc7e76a8cf19aa88bc7f225cc5971a84f4
1 /* SPDX-License-Identifier: GPL-2.0-only */
3 #include <southbridge/intel/common/gpio.h>
5 static const struct pch_gpio_set1 pch_gpio_set1_mode = {
6 .gpio0 = GPIO_MODE_GPIO,
7 .gpio1 = GPIO_MODE_GPIO,
8 .gpio2 = GPIO_MODE_GPIO,
9 .gpio3 = GPIO_MODE_GPIO,
10 .gpio4 = GPIO_MODE_GPIO,
11 .gpio5 = GPIO_MODE_GPIO,
12 .gpio6 = GPIO_MODE_GPIO,
13 .gpio7 = GPIO_MODE_GPIO,
14 .gpio8 = GPIO_MODE_NATIVE,
15 .gpio9 = GPIO_MODE_NATIVE,
16 .gpio10 = GPIO_MODE_NATIVE,
17 .gpio11 = GPIO_MODE_GPIO,
18 .gpio12 = GPIO_MODE_NATIVE,
19 .gpio13 = GPIO_MODE_GPIO,
20 .gpio14 = GPIO_MODE_NATIVE,
21 .gpio15 = GPIO_MODE_GPIO,
22 .gpio16 = GPIO_MODE_NATIVE,
23 .gpio17 = GPIO_MODE_GPIO,
24 .gpio18 = GPIO_MODE_GPIO,
25 .gpio19 = GPIO_MODE_NATIVE,
26 .gpio20 = GPIO_MODE_NATIVE,
27 .gpio21 = GPIO_MODE_NATIVE,
28 .gpio22 = GPIO_MODE_NATIVE,
29 .gpio23 = GPIO_MODE_NATIVE,
30 .gpio24 = GPIO_MODE_GPIO,
31 .gpio25 = GPIO_MODE_GPIO,
32 .gpio26 = GPIO_MODE_NATIVE,
33 .gpio27 = GPIO_MODE_GPIO,
34 .gpio28 = GPIO_MODE_GPIO,
35 .gpio29 = GPIO_MODE_NATIVE,
36 .gpio30 = GPIO_MODE_NATIVE,
37 .gpio31 = GPIO_MODE_GPIO,
40 static const struct pch_gpio_set1 pch_gpio_set1_direction = {
41 .gpio0 = GPIO_DIR_INPUT,
42 .gpio1 = GPIO_DIR_INPUT,
43 .gpio2 = GPIO_DIR_INPUT,
44 .gpio3 = GPIO_DIR_INPUT,
45 .gpio4 = GPIO_DIR_INPUT,
46 .gpio5 = GPIO_DIR_INPUT,
47 .gpio6 = GPIO_DIR_INPUT,
48 .gpio7 = GPIO_DIR_INPUT,
49 .gpio11 = GPIO_DIR_INPUT,
50 .gpio13 = GPIO_DIR_INPUT,
51 .gpio15 = GPIO_DIR_OUTPUT,
52 .gpio17 = GPIO_DIR_INPUT,
53 .gpio18 = GPIO_DIR_INPUT,
54 .gpio24 = GPIO_DIR_OUTPUT,
55 .gpio25 = GPIO_DIR_INPUT,
56 .gpio27 = GPIO_DIR_INPUT,
57 .gpio28 = GPIO_DIR_INPUT,
58 .gpio31 = GPIO_DIR_INPUT,
61 static const struct pch_gpio_set1 pch_gpio_set1_level = {
62 .gpio15 = GPIO_LEVEL_LOW,
63 .gpio24 = GPIO_LEVEL_LOW,
66 static const struct pch_gpio_set1 pch_gpio_set1_reset = {
67 .gpio8 = GPIO_RESET_RSMRST,
70 static const struct pch_gpio_set1 pch_gpio_set1_invert = {
71 .gpio11 = GPIO_INVERT,
72 .gpio13 = GPIO_INVERT,
75 static const struct pch_gpio_set1 pch_gpio_set1_blink = {
78 static const struct pch_gpio_set2 pch_gpio_set2_mode = {
79 .gpio32 = GPIO_MODE_GPIO,
80 .gpio33 = GPIO_MODE_GPIO,
81 .gpio34 = GPIO_MODE_GPIO,
82 .gpio35 = GPIO_MODE_GPIO,
83 .gpio36 = GPIO_MODE_NATIVE,
84 .gpio37 = GPIO_MODE_NATIVE,
85 .gpio38 = GPIO_MODE_NATIVE,
86 .gpio39 = GPIO_MODE_NATIVE,
87 .gpio40 = GPIO_MODE_NATIVE,
88 .gpio41 = GPIO_MODE_NATIVE,
89 .gpio42 = GPIO_MODE_NATIVE,
90 .gpio43 = GPIO_MODE_NATIVE,
91 .gpio44 = GPIO_MODE_NATIVE,
92 .gpio45 = GPIO_MODE_GPIO,
93 .gpio46 = GPIO_MODE_NATIVE,
94 .gpio47 = GPIO_MODE_NATIVE,
95 .gpio48 = GPIO_MODE_NATIVE,
96 .gpio49 = GPIO_MODE_NATIVE,
97 .gpio50 = GPIO_MODE_GPIO,
98 .gpio51 = GPIO_MODE_GPIO,
99 .gpio52 = GPIO_MODE_GPIO,
100 .gpio53 = GPIO_MODE_GPIO,
101 .gpio54 = GPIO_MODE_GPIO,
102 .gpio55 = GPIO_MODE_GPIO,
103 .gpio56 = GPIO_MODE_NATIVE,
104 .gpio57 = GPIO_MODE_GPIO,
105 .gpio58 = GPIO_MODE_NATIVE,
106 .gpio59 = GPIO_MODE_NATIVE,
107 .gpio60 = GPIO_MODE_NATIVE,
108 .gpio61 = GPIO_MODE_NATIVE,
109 .gpio62 = GPIO_MODE_NATIVE,
110 .gpio63 = GPIO_MODE_NATIVE,
113 static const struct pch_gpio_set2 pch_gpio_set2_direction = {
114 .gpio32 = GPIO_DIR_OUTPUT,
115 .gpio33 = GPIO_DIR_OUTPUT,
116 .gpio34 = GPIO_DIR_INPUT,
117 .gpio35 = GPIO_DIR_OUTPUT,
118 .gpio45 = GPIO_DIR_INPUT,
119 .gpio50 = GPIO_DIR_INPUT,
120 .gpio51 = GPIO_DIR_OUTPUT,
121 .gpio52 = GPIO_DIR_INPUT,
122 .gpio53 = GPIO_DIR_OUTPUT,
123 .gpio54 = GPIO_DIR_INPUT,
124 .gpio55 = GPIO_DIR_OUTPUT,
125 .gpio57 = GPIO_DIR_INPUT,
128 static const struct pch_gpio_set2 pch_gpio_set2_level = {
129 .gpio32 = GPIO_LEVEL_HIGH,
130 .gpio33 = GPIO_LEVEL_HIGH,
131 .gpio35 = GPIO_LEVEL_LOW,
132 .gpio51 = GPIO_LEVEL_HIGH,
133 .gpio53 = GPIO_LEVEL_HIGH,
134 .gpio55 = GPIO_LEVEL_HIGH,
137 static const struct pch_gpio_set2 pch_gpio_set2_reset = {
140 static const struct pch_gpio_set3 pch_gpio_set3_mode = {
141 .gpio64 = GPIO_MODE_NATIVE,
142 .gpio65 = GPIO_MODE_NATIVE,
143 .gpio66 = GPIO_MODE_NATIVE,
144 .gpio67 = GPIO_MODE_NATIVE,
145 .gpio68 = GPIO_MODE_GPIO,
146 .gpio69 = GPIO_MODE_GPIO,
147 .gpio70 = GPIO_MODE_NATIVE,
148 .gpio71 = GPIO_MODE_NATIVE,
149 .gpio72 = GPIO_MODE_GPIO,
150 .gpio73 = GPIO_MODE_GPIO,
151 .gpio74 = GPIO_MODE_NATIVE,
152 .gpio75 = GPIO_MODE_NATIVE,
155 static const struct pch_gpio_set3 pch_gpio_set3_direction = {
156 .gpio68 = GPIO_DIR_INPUT,
157 .gpio69 = GPIO_DIR_INPUT,
158 .gpio72 = GPIO_DIR_INPUT,
159 .gpio73 = GPIO_DIR_INPUT,
162 static const struct pch_gpio_set3 pch_gpio_set3_level = {
165 static const struct pch_gpio_set3 pch_gpio_set3_reset = {
168 const struct pch_gpio_map mainboard_gpio_map = {
169 .set1 = {
170 .mode = &pch_gpio_set1_mode,
171 .direction = &pch_gpio_set1_direction,
172 .level = &pch_gpio_set1_level,
173 .blink = &pch_gpio_set1_blink,
174 .invert = &pch_gpio_set1_invert,
175 .reset = &pch_gpio_set1_reset,
177 .set2 = {
178 .mode = &pch_gpio_set2_mode,
179 .direction = &pch_gpio_set2_direction,
180 .level = &pch_gpio_set2_level,
181 .reset = &pch_gpio_set2_reset,
183 .set3 = {
184 .mode = &pch_gpio_set3_mode,
185 .direction = &pch_gpio_set3_direction,
186 .level = &pch_gpio_set3_level,
187 .reset = &pch_gpio_set3_reset,