mb/ocp/tiogapass: Fix GPIOs
[coreboot2.git] / src / mainboard / gigabyte / ga-b75m-d3h / variants / ga-b75-d3v / gpio.c
blob9da98c3aa0df741db7fb7737c5e3bf9c9bfa5dc0
1 /* SPDX-License-Identifier: GPL-2.0-only */
3 #include <southbridge/intel/common/gpio.h>
5 static const struct pch_gpio_set1 pch_gpio_set1_mode = {
6 .gpio0 = GPIO_MODE_GPIO,
7 .gpio1 = GPIO_MODE_GPIO,
8 .gpio2 = GPIO_MODE_NATIVE,
9 .gpio3 = GPIO_MODE_NATIVE,
10 .gpio4 = GPIO_MODE_NATIVE,
11 .gpio5 = GPIO_MODE_NATIVE,
12 .gpio6 = GPIO_MODE_GPIO,
13 .gpio7 = GPIO_MODE_GPIO,
14 .gpio8 = GPIO_MODE_GPIO,
15 .gpio9 = GPIO_MODE_NATIVE,
16 .gpio10 = GPIO_MODE_NATIVE,
17 .gpio11 = GPIO_MODE_NATIVE,
18 .gpio12 = GPIO_MODE_GPIO,
19 .gpio13 = GPIO_MODE_GPIO,
20 .gpio14 = GPIO_MODE_NATIVE,
21 .gpio15 = GPIO_MODE_GPIO,
22 .gpio16 = GPIO_MODE_GPIO,
23 .gpio17 = GPIO_MODE_GPIO,
24 .gpio18 = GPIO_MODE_NATIVE,
25 .gpio19 = GPIO_MODE_GPIO,
26 .gpio20 = GPIO_MODE_NATIVE,
27 .gpio21 = GPIO_MODE_GPIO,
28 .gpio22 = GPIO_MODE_GPIO,
29 .gpio23 = GPIO_MODE_NATIVE,
30 .gpio24 = GPIO_MODE_GPIO,
31 .gpio25 = GPIO_MODE_NATIVE,
32 .gpio26 = GPIO_MODE_NATIVE,
33 .gpio27 = GPIO_MODE_GPIO,
34 .gpio28 = GPIO_MODE_GPIO,
35 .gpio29 = GPIO_MODE_GPIO,
36 .gpio30 = GPIO_MODE_NATIVE,
37 .gpio31 = GPIO_MODE_GPIO,
40 static const struct pch_gpio_set1 pch_gpio_set1_direction = {
41 .gpio0 = GPIO_DIR_INPUT,
42 .gpio1 = GPIO_DIR_INPUT,
43 .gpio6 = GPIO_DIR_INPUT,
44 .gpio7 = GPIO_DIR_INPUT,
45 .gpio8 = GPIO_DIR_OUTPUT,
46 .gpio12 = GPIO_DIR_OUTPUT,
47 .gpio13 = GPIO_DIR_INPUT,
48 .gpio15 = GPIO_DIR_OUTPUT,
49 .gpio16 = GPIO_DIR_INPUT,
50 .gpio17 = GPIO_DIR_INPUT,
51 .gpio19 = GPIO_DIR_INPUT,
52 .gpio21 = GPIO_DIR_INPUT,
53 .gpio22 = GPIO_DIR_INPUT,
54 .gpio24 = GPIO_DIR_OUTPUT,
55 .gpio27 = GPIO_DIR_INPUT,
56 .gpio28 = GPIO_DIR_OUTPUT,
57 .gpio29 = GPIO_DIR_INPUT,
58 .gpio31 = GPIO_DIR_INPUT,
61 static const struct pch_gpio_set1 pch_gpio_set1_level = {
62 .gpio8 = GPIO_LEVEL_HIGH,
63 .gpio12 = GPIO_LEVEL_HIGH,
64 .gpio15 = GPIO_LEVEL_LOW,
65 .gpio24 = GPIO_LEVEL_LOW,
66 .gpio28 = GPIO_LEVEL_LOW,
69 static const struct pch_gpio_set1 pch_gpio_set1_reset = {
70 .gpio24 = GPIO_RESET_RSMRST,
73 static const struct pch_gpio_set1 pch_gpio_set1_invert = {
74 .gpio13 = GPIO_INVERT,
77 static const struct pch_gpio_set1 pch_gpio_set1_blink = {
80 static const struct pch_gpio_set2 pch_gpio_set2_mode = {
81 .gpio32 = GPIO_MODE_GPIO,
82 .gpio33 = GPIO_MODE_GPIO,
83 .gpio34 = GPIO_MODE_GPIO,
84 .gpio35 = GPIO_MODE_GPIO,
85 .gpio36 = GPIO_MODE_GPIO,
86 .gpio37 = GPIO_MODE_GPIO,
87 .gpio38 = GPIO_MODE_GPIO,
88 .gpio39 = GPIO_MODE_GPIO,
89 .gpio40 = GPIO_MODE_NATIVE,
90 .gpio41 = GPIO_MODE_NATIVE,
91 .gpio42 = GPIO_MODE_NATIVE,
92 .gpio43 = GPIO_MODE_NATIVE,
93 .gpio44 = GPIO_MODE_NATIVE,
94 .gpio45 = GPIO_MODE_NATIVE,
95 .gpio46 = GPIO_MODE_NATIVE,
96 .gpio47 = GPIO_MODE_NATIVE,
97 .gpio48 = GPIO_MODE_GPIO,
98 .gpio49 = GPIO_MODE_GPIO,
99 .gpio50 = GPIO_MODE_NATIVE,
100 .gpio51 = GPIO_MODE_NATIVE,
101 .gpio52 = GPIO_MODE_NATIVE,
102 .gpio53 = GPIO_MODE_NATIVE,
103 .gpio54 = GPIO_MODE_NATIVE,
104 .gpio55 = GPIO_MODE_NATIVE,
105 .gpio56 = GPIO_MODE_NATIVE,
106 .gpio57 = GPIO_MODE_GPIO,
107 .gpio58 = GPIO_MODE_NATIVE,
108 .gpio59 = GPIO_MODE_NATIVE,
109 .gpio60 = GPIO_MODE_NATIVE,
110 .gpio61 = GPIO_MODE_NATIVE,
111 .gpio62 = GPIO_MODE_NATIVE,
112 .gpio63 = GPIO_MODE_NATIVE,
115 static const struct pch_gpio_set2 pch_gpio_set2_direction = {
116 .gpio32 = GPIO_DIR_OUTPUT,
117 .gpio33 = GPIO_DIR_OUTPUT,
118 .gpio34 = GPIO_DIR_INPUT,
119 .gpio35 = GPIO_DIR_OUTPUT,
120 .gpio36 = GPIO_DIR_INPUT,
121 .gpio37 = GPIO_DIR_INPUT,
122 .gpio38 = GPIO_DIR_INPUT,
123 .gpio39 = GPIO_DIR_INPUT,
124 .gpio48 = GPIO_DIR_INPUT,
125 .gpio49 = GPIO_DIR_INPUT,
126 .gpio57 = GPIO_DIR_INPUT,
129 static const struct pch_gpio_set2 pch_gpio_set2_level = {
130 .gpio32 = GPIO_LEVEL_HIGH,
131 .gpio33 = GPIO_LEVEL_HIGH,
132 .gpio35 = GPIO_LEVEL_LOW,
135 static const struct pch_gpio_set2 pch_gpio_set2_reset = {
138 static const struct pch_gpio_set3 pch_gpio_set3_mode = {
139 .gpio64 = GPIO_MODE_NATIVE,
140 .gpio65 = GPIO_MODE_NATIVE,
141 .gpio66 = GPIO_MODE_NATIVE,
142 .gpio67 = GPIO_MODE_NATIVE,
143 .gpio68 = GPIO_MODE_GPIO,
144 .gpio69 = GPIO_MODE_GPIO,
145 .gpio70 = GPIO_MODE_NATIVE,
146 .gpio71 = GPIO_MODE_NATIVE,
147 .gpio72 = GPIO_MODE_GPIO,
148 .gpio73 = GPIO_MODE_NATIVE,
149 .gpio74 = GPIO_MODE_NATIVE,
150 .gpio75 = GPIO_MODE_NATIVE,
153 static const struct pch_gpio_set3 pch_gpio_set3_direction = {
154 .gpio68 = GPIO_DIR_INPUT,
155 .gpio69 = GPIO_DIR_INPUT,
156 .gpio72 = GPIO_DIR_INPUT,
159 static const struct pch_gpio_set3 pch_gpio_set3_level = {
162 static const struct pch_gpio_set3 pch_gpio_set3_reset = {
165 const struct pch_gpio_map mainboard_gpio_map = {
166 .set1 = {
167 .mode = &pch_gpio_set1_mode,
168 .direction = &pch_gpio_set1_direction,
169 .level = &pch_gpio_set1_level,
170 .blink = &pch_gpio_set1_blink,
171 .invert = &pch_gpio_set1_invert,
172 .reset = &pch_gpio_set1_reset,
174 .set2 = {
175 .mode = &pch_gpio_set2_mode,
176 .direction = &pch_gpio_set2_direction,
177 .level = &pch_gpio_set2_level,
178 .reset = &pch_gpio_set2_reset,
180 .set3 = {
181 .mode = &pch_gpio_set3_mode,
182 .direction = &pch_gpio_set3_direction,
183 .level = &pch_gpio_set3_level,
184 .reset = &pch_gpio_set3_reset,