mb/ocp/tiogapass: Fix GPIOs
[coreboot2.git] / src / mainboard / gigabyte / ga-h77m-d3h / gpio.c
blobe4358facfa5a14ecfbe3f6d1748d436d2d9149ca
1 /* SPDX-License-Identifier: GPL-2.0-only */
3 #include <southbridge/intel/common/gpio.h>
4 static const struct pch_gpio_set1 pch_gpio_set1_mode = {
5 .gpio12 = GPIO_MODE_GPIO,
6 .gpio25 = GPIO_MODE_GPIO,
7 };
9 static const struct pch_gpio_set1 pch_gpio_set1_direction = {
10 .gpio30 = GPIO_DIR_INPUT,
13 static const struct pch_gpio_set1 pch_gpio_set1_level = {
14 .gpio0 = GPIO_LEVEL_HIGH,
15 .gpio1 = GPIO_LEVEL_HIGH,
16 .gpio2 = GPIO_LEVEL_HIGH,
17 .gpio3 = GPIO_LEVEL_HIGH,
18 .gpio4 = GPIO_LEVEL_HIGH,
19 .gpio5 = GPIO_LEVEL_HIGH,
20 .gpio6 = GPIO_LEVEL_HIGH,
21 .gpio7 = GPIO_LEVEL_HIGH,
22 .gpio9 = GPIO_LEVEL_HIGH,
23 .gpio10 = GPIO_LEVEL_HIGH,
24 .gpio11 = GPIO_LEVEL_HIGH,
25 .gpio12 = GPIO_LEVEL_HIGH,
26 .gpio13 = GPIO_LEVEL_HIGH,
27 .gpio14 = GPIO_LEVEL_HIGH,
28 .gpio16 = GPIO_LEVEL_HIGH,
29 .gpio17 = GPIO_LEVEL_HIGH,
30 .gpio18 = GPIO_LEVEL_HIGH,
31 .gpio25 = GPIO_LEVEL_HIGH,
32 .gpio27 = GPIO_LEVEL_HIGH,
33 .gpio29 = GPIO_LEVEL_HIGH,
34 .gpio30 = GPIO_LEVEL_HIGH,
35 .gpio31 = GPIO_LEVEL_HIGH,
38 static const struct pch_gpio_set1 pch_gpio_set1_reset = {
39 .gpio24 = GPIO_RESET_RSMRST,
42 static const struct pch_gpio_set1 pch_gpio_set1_invert = {
43 .gpio13 = GPIO_INVERT,
46 static const struct pch_gpio_set1 pch_gpio_set1_blink = {
47 .gpio18 = GPIO_BLINK,
50 static const struct pch_gpio_set2 pch_gpio_set2_mode = {
51 .gpio32 = GPIO_MODE_GPIO,
52 .gpio33 = GPIO_MODE_GPIO,
53 .gpio34 = GPIO_MODE_GPIO,
54 .gpio35 = GPIO_MODE_GPIO,
55 .gpio36 = GPIO_MODE_GPIO,
56 .gpio37 = GPIO_MODE_GPIO,
57 .gpio38 = GPIO_MODE_GPIO,
58 .gpio39 = GPIO_MODE_GPIO,
59 .gpio48 = GPIO_MODE_GPIO,
60 .gpio49 = GPIO_MODE_GPIO,
61 .gpio57 = GPIO_MODE_GPIO,
64 static const struct pch_gpio_set2 pch_gpio_set2_direction = {
65 .gpio34 = GPIO_DIR_INPUT,
66 .gpio36 = GPIO_DIR_INPUT,
67 .gpio37 = GPIO_DIR_INPUT,
68 .gpio38 = GPIO_DIR_INPUT,
69 .gpio39 = GPIO_DIR_INPUT,
70 .gpio40 = GPIO_DIR_INPUT,
71 .gpio41 = GPIO_DIR_INPUT,
72 .gpio42 = GPIO_DIR_INPUT,
73 .gpio43 = GPIO_DIR_INPUT,
74 .gpio44 = GPIO_DIR_INPUT,
75 .gpio45 = GPIO_DIR_INPUT,
76 .gpio46 = GPIO_DIR_INPUT,
77 .gpio47 = GPIO_DIR_INPUT,
78 .gpio48 = GPIO_DIR_INPUT,
79 .gpio49 = GPIO_DIR_INPUT,
80 .gpio50 = GPIO_DIR_INPUT,
81 .gpio52 = GPIO_DIR_INPUT,
82 .gpio54 = GPIO_DIR_INPUT,
83 .gpio56 = GPIO_DIR_INPUT,
84 .gpio57 = GPIO_DIR_INPUT,
85 .gpio58 = GPIO_DIR_INPUT,
86 .gpio59 = GPIO_DIR_INPUT,
87 .gpio60 = GPIO_DIR_INPUT,
90 static const struct pch_gpio_set2 pch_gpio_set2_level = {
91 .gpio38 = GPIO_LEVEL_HIGH,
92 .gpio39 = GPIO_LEVEL_HIGH,
93 .gpio40 = GPIO_LEVEL_HIGH,
94 .gpio41 = GPIO_LEVEL_HIGH,
95 .gpio42 = GPIO_LEVEL_HIGH,
96 .gpio43 = GPIO_LEVEL_HIGH,
97 .gpio44 = GPIO_LEVEL_HIGH,
98 .gpio45 = GPIO_LEVEL_HIGH,
99 .gpio46 = GPIO_LEVEL_HIGH,
100 .gpio48 = GPIO_LEVEL_HIGH,
101 .gpio50 = GPIO_LEVEL_HIGH,
102 .gpio52 = GPIO_LEVEL_HIGH,
103 .gpio54 = GPIO_LEVEL_HIGH,
104 .gpio57 = GPIO_LEVEL_HIGH,
105 .gpio58 = GPIO_LEVEL_HIGH,
106 .gpio59 = GPIO_LEVEL_HIGH,
107 .gpio60 = GPIO_LEVEL_HIGH,
108 .gpio62 = GPIO_LEVEL_HIGH,
111 static const struct pch_gpio_set2 pch_gpio_set2_reset = {
114 static const struct pch_gpio_set3 pch_gpio_set3_mode = {
115 .gpio68 = GPIO_MODE_GPIO,
116 .gpio69 = GPIO_MODE_GPIO,
117 .gpio72 = GPIO_MODE_GPIO,
120 static const struct pch_gpio_set3 pch_gpio_set3_direction = {
121 .gpio68 = GPIO_DIR_INPUT,
122 .gpio69 = GPIO_DIR_INPUT,
123 .gpio70 = GPIO_DIR_INPUT,
124 .gpio71 = GPIO_DIR_INPUT,
125 .gpio72 = GPIO_DIR_INPUT,
126 .gpio73 = GPIO_DIR_INPUT,
127 .gpio74 = GPIO_DIR_INPUT,
128 .gpio75 = GPIO_DIR_INPUT,
131 static const struct pch_gpio_set3 pch_gpio_set3_level = {
132 .gpio64 = GPIO_LEVEL_HIGH,
133 .gpio65 = GPIO_LEVEL_HIGH,
134 .gpio66 = GPIO_LEVEL_HIGH,
135 .gpio67 = GPIO_LEVEL_HIGH,
136 .gpio68 = GPIO_LEVEL_HIGH,
137 .gpio72 = GPIO_LEVEL_HIGH,
138 .gpio74 = GPIO_LEVEL_HIGH,
139 .gpio75 = GPIO_LEVEL_HIGH,
142 static const struct pch_gpio_set3 pch_gpio_set3_reset = {
145 const struct pch_gpio_map mainboard_gpio_map = {
146 .set1 = {
147 .mode = &pch_gpio_set1_mode,
148 .direction = &pch_gpio_set1_direction,
149 .level = &pch_gpio_set1_level,
150 .blink = &pch_gpio_set1_blink,
151 .invert = &pch_gpio_set1_invert,
152 .reset = &pch_gpio_set1_reset,
154 .set2 = {
155 .mode = &pch_gpio_set2_mode,
156 .direction = &pch_gpio_set2_direction,
157 .level = &pch_gpio_set2_level,
158 .reset = &pch_gpio_set2_reset,
160 .set3 = {
161 .mode = &pch_gpio_set3_mode,
162 .direction = &pch_gpio_set3_direction,
163 .level = &pch_gpio_set3_level,
164 .reset = &pch_gpio_set3_reset,