mb/google/nissa/var/rull: add ssd timing and modify ssd GPIO pins of rtd3
[coreboot2.git] / src / mainboard / asus / p5qpl-am / variants / p5g41t-m_lx / gpio.c
blob441d5c06a5a91a2f25822146edd09b63c9c0cb8a
1 /* SPDX-License-Identifier: GPL-2.0-only */
3 #include <southbridge/intel/common/gpio.h>
5 static const struct pch_gpio_set1 pch_gpio_set1_mode = {
6 .gpio0 = GPIO_MODE_GPIO,
7 .gpio1 = GPIO_MODE_NATIVE,
8 .gpio2 = GPIO_MODE_NATIVE,
9 .gpio3 = GPIO_MODE_NATIVE,
10 .gpio4 = GPIO_MODE_NATIVE,
11 .gpio5 = GPIO_MODE_NATIVE,
12 .gpio6 = GPIO_MODE_GPIO,
13 .gpio7 = GPIO_MODE_GPIO,
14 .gpio8 = GPIO_MODE_GPIO,
15 .gpio9 = GPIO_MODE_GPIO,
16 .gpio10 = GPIO_MODE_GPIO,
17 .gpio11 = GPIO_MODE_NATIVE,
18 .gpio12 = GPIO_MODE_GPIO,
19 .gpio13 = GPIO_MODE_GPIO,
20 .gpio14 = GPIO_MODE_GPIO,
21 .gpio15 = GPIO_MODE_GPIO,
22 .gpio16 = GPIO_MODE_GPIO,
23 .gpio17 = GPIO_MODE_NATIVE,
24 .gpio18 = GPIO_MODE_GPIO,
25 .gpio19 = GPIO_MODE_GPIO,
26 .gpio20 = GPIO_MODE_GPIO,
27 .gpio21 = GPIO_MODE_GPIO,
28 .gpio22 = GPIO_MODE_NATIVE,
29 .gpio23 = GPIO_MODE_NATIVE,
30 .gpio24 = GPIO_MODE_GPIO,
31 .gpio25 = GPIO_MODE_GPIO,
32 .gpio26 = GPIO_MODE_GPIO,
33 .gpio27 = GPIO_MODE_GPIO,
34 .gpio28 = GPIO_MODE_GPIO,
35 .gpio29 = GPIO_MODE_NATIVE,
36 .gpio30 = GPIO_MODE_NATIVE,
37 .gpio31 = GPIO_MODE_NATIVE,
40 static const struct pch_gpio_set1 pch_gpio_set1_direction = {
41 .gpio0 = GPIO_DIR_INPUT,
42 .gpio1 = GPIO_DIR_INPUT,
43 .gpio2 = GPIO_DIR_OUTPUT,
44 .gpio3 = GPIO_DIR_OUTPUT,
45 .gpio4 = GPIO_DIR_OUTPUT,
46 .gpio5 = GPIO_DIR_OUTPUT,
47 .gpio6 = GPIO_DIR_INPUT,
48 .gpio7 = GPIO_DIR_INPUT,
49 .gpio8 = GPIO_DIR_OUTPUT,
50 .gpio9 = GPIO_DIR_INPUT,
51 .gpio10 = GPIO_DIR_INPUT,
52 .gpio11 = GPIO_DIR_INPUT,
53 .gpio12 = GPIO_DIR_OUTPUT,
54 .gpio13 = GPIO_DIR_INPUT,
55 .gpio14 = GPIO_DIR_INPUT,
56 .gpio15 = GPIO_DIR_OUTPUT,
57 .gpio16 = GPIO_DIR_OUTPUT,
58 .gpio17 = GPIO_DIR_OUTPUT,
59 .gpio18 = GPIO_DIR_OUTPUT,
60 .gpio19 = GPIO_DIR_INPUT,
61 .gpio20 = GPIO_DIR_OUTPUT,
62 .gpio21 = GPIO_DIR_OUTPUT,
63 .gpio22 = GPIO_DIR_INPUT,
64 .gpio23 = GPIO_DIR_INPUT,
65 .gpio24 = GPIO_DIR_OUTPUT,
66 .gpio25 = GPIO_DIR_OUTPUT,
67 .gpio26 = GPIO_DIR_OUTPUT,
68 .gpio27 = GPIO_DIR_OUTPUT,
69 .gpio28 = GPIO_DIR_OUTPUT,
70 .gpio29 = GPIO_DIR_INPUT,
71 .gpio30 = GPIO_DIR_INPUT,
72 .gpio31 = GPIO_DIR_INPUT,
75 static const struct pch_gpio_set1 pch_gpio_set1_level = {
76 .gpio0 = GPIO_LEVEL_HIGH,
77 .gpio6 = GPIO_LEVEL_HIGH,
78 .gpio7 = GPIO_LEVEL_LOW,
79 .gpio8 = GPIO_LEVEL_LOW,
80 .gpio9 = GPIO_LEVEL_HIGH,
81 .gpio10 = GPIO_LEVEL_HIGH,
82 .gpio12 = GPIO_LEVEL_HIGH,
83 .gpio13 = GPIO_LEVEL_HIGH,
84 .gpio14 = GPIO_LEVEL_LOW,
85 .gpio15 = GPIO_LEVEL_HIGH,
86 .gpio16 = GPIO_LEVEL_LOW,
87 .gpio18 = GPIO_LEVEL_HIGH,
88 .gpio19 = GPIO_LEVEL_HIGH,
89 .gpio20 = GPIO_LEVEL_LOW,
90 .gpio21 = GPIO_LEVEL_HIGH,
91 .gpio24 = GPIO_LEVEL_LOW,
92 .gpio25 = GPIO_LEVEL_HIGH,
93 .gpio26 = GPIO_LEVEL_LOW,
94 .gpio27 = GPIO_LEVEL_LOW,
95 .gpio28 = GPIO_LEVEL_LOW,
98 static const struct pch_gpio_set1 pch_gpio_set1_invert = {
99 .gpio10 = GPIO_INVERT,
100 .gpio13 = GPIO_INVERT,
103 static const struct pch_gpio_set2 pch_gpio_set2_mode = {
104 .gpio32 = GPIO_MODE_GPIO,
105 .gpio33 = GPIO_MODE_GPIO,
106 .gpio34 = GPIO_MODE_GPIO,
107 .gpio35 = GPIO_MODE_GPIO,
108 .gpio36 = GPIO_MODE_GPIO,
109 .gpio37 = GPIO_MODE_GPIO,
110 .gpio38 = GPIO_MODE_GPIO,
111 .gpio39 = GPIO_MODE_GPIO,
114 static const struct pch_gpio_set2 pch_gpio_set2_direction = {
115 .gpio32 = GPIO_DIR_OUTPUT,
116 .gpio33 = GPIO_DIR_OUTPUT,
117 .gpio34 = GPIO_DIR_OUTPUT,
118 .gpio35 = GPIO_DIR_OUTPUT,
119 .gpio36 = GPIO_DIR_INPUT,
120 .gpio37 = GPIO_DIR_INPUT,
121 .gpio38 = GPIO_DIR_INPUT,
122 .gpio39 = GPIO_DIR_INPUT,
125 static const struct pch_gpio_set2 pch_gpio_set2_level = {
126 .gpio32 = GPIO_LEVEL_HIGH,
127 .gpio33 = GPIO_LEVEL_HIGH,
128 .gpio34 = GPIO_LEVEL_LOW,
129 .gpio35 = GPIO_LEVEL_LOW,
130 .gpio36 = GPIO_LEVEL_HIGH,
131 .gpio37 = GPIO_LEVEL_HIGH,
132 .gpio38 = GPIO_LEVEL_HIGH,
133 .gpio39 = GPIO_LEVEL_HIGH,
136 const struct pch_gpio_map mainboard_gpio_map = {
137 .set1 = {
138 .mode = &pch_gpio_set1_mode,
139 .direction = &pch_gpio_set1_direction,
140 .level = &pch_gpio_set1_level,
141 .invert = &pch_gpio_set1_invert,
143 .set2 = {
144 .mode = &pch_gpio_set2_mode,
145 .direction = &pch_gpio_set2_direction,
146 .level = &pch_gpio_set2_level,