mb/google/nissa/var/rull: add ssd timing and modify ssd GPIO pins of rtd3
[coreboot2.git] / src / mainboard / dell / optiplex_9020 / gpio.c
blob48b7707e2c67e3e441041d00d3da5311f6290c77
1 /* SPDX-License-Identifier: GPL-2.0-only */
3 #include <southbridge/intel/common/gpio.h>
5 static const struct pch_gpio_set1 pch_gpio_set1_mode = {
6 .gpio0 = GPIO_MODE_GPIO,
7 .gpio1 = GPIO_MODE_GPIO,
8 .gpio2 = GPIO_MODE_GPIO,
9 .gpio3 = GPIO_MODE_GPIO,
10 .gpio4 = GPIO_MODE_GPIO,
11 .gpio5 = GPIO_MODE_GPIO,
12 .gpio6 = GPIO_MODE_GPIO,
13 .gpio7 = GPIO_MODE_GPIO,
14 .gpio8 = GPIO_MODE_GPIO,
15 .gpio9 = GPIO_MODE_NATIVE,
16 .gpio10 = GPIO_MODE_NATIVE,
17 .gpio11 = GPIO_MODE_GPIO,
18 .gpio12 = GPIO_MODE_NATIVE,
19 .gpio13 = GPIO_MODE_GPIO,
20 .gpio14 = GPIO_MODE_NATIVE,
21 .gpio15 = GPIO_MODE_GPIO,
22 .gpio16 = GPIO_MODE_NATIVE,
23 .gpio17 = GPIO_MODE_GPIO,
24 .gpio18 = GPIO_MODE_NATIVE,
25 .gpio19 = GPIO_MODE_NATIVE,
26 .gpio20 = GPIO_MODE_NATIVE,
27 .gpio21 = GPIO_MODE_GPIO,
28 .gpio22 = GPIO_MODE_GPIO,
29 .gpio23 = GPIO_MODE_GPIO,
30 .gpio24 = GPIO_MODE_GPIO,
31 .gpio25 = GPIO_MODE_GPIO,
32 .gpio26 = GPIO_MODE_GPIO,
33 .gpio27 = GPIO_MODE_GPIO,
34 .gpio28 = GPIO_MODE_GPIO,
35 .gpio29 = GPIO_MODE_NATIVE,
36 .gpio30 = GPIO_MODE_NATIVE,
37 .gpio31 = GPIO_MODE_GPIO,
40 static const struct pch_gpio_set1 pch_gpio_set1_direction = {
41 .gpio0 = GPIO_DIR_INPUT,
42 .gpio1 = GPIO_DIR_INPUT,
43 .gpio2 = GPIO_DIR_INPUT,
44 .gpio3 = GPIO_DIR_INPUT,
45 .gpio4 = GPIO_DIR_INPUT,
46 .gpio5 = GPIO_DIR_INPUT,
47 .gpio6 = GPIO_DIR_INPUT,
48 .gpio7 = GPIO_DIR_INPUT,
49 .gpio8 = GPIO_DIR_INPUT,
50 .gpio11 = GPIO_DIR_INPUT,
51 .gpio13 = GPIO_DIR_OUTPUT,
52 .gpio15 = GPIO_DIR_OUTPUT,
53 .gpio17 = GPIO_DIR_INPUT,
54 .gpio21 = GPIO_DIR_INPUT,
55 .gpio22 = GPIO_DIR_OUTPUT,
56 .gpio23 = GPIO_DIR_OUTPUT,
57 .gpio24 = GPIO_DIR_INPUT,
58 .gpio25 = GPIO_DIR_OUTPUT,
59 .gpio26 = GPIO_DIR_OUTPUT,
60 .gpio27 = GPIO_DIR_INPUT,
61 .gpio28 = GPIO_DIR_OUTPUT,
62 .gpio31 = GPIO_DIR_INPUT,
65 static const struct pch_gpio_set1 pch_gpio_set1_level = {
66 .gpio13 = GPIO_LEVEL_LOW,
67 .gpio15 = GPIO_LEVEL_HIGH,
68 .gpio22 = GPIO_LEVEL_HIGH,
69 .gpio23 = GPIO_LEVEL_HIGH,
70 .gpio25 = GPIO_LEVEL_HIGH,
71 .gpio26 = GPIO_LEVEL_HIGH,
72 .gpio28 = GPIO_LEVEL_HIGH,
75 static const struct pch_gpio_set1 pch_gpio_set1_blink = {
76 .gpio18 = GPIO_BLINK,
79 static const struct pch_gpio_set1 pch_gpio_set1_invert = {
80 .gpio8 = GPIO_INVERT,
81 .gpio9 = GPIO_INVERT,
82 .gpio11 = GPIO_INVERT,
85 static const struct pch_gpio_set1 pch_gpio_set1_reset = {
86 .gpio26 = GPIO_RESET_RSMRST,
89 static const struct pch_gpio_set2 pch_gpio_set2_mode = {
90 .gpio32 = GPIO_MODE_GPIO,
91 .gpio33 = GPIO_MODE_GPIO,
92 .gpio34 = GPIO_MODE_GPIO,
93 .gpio35 = GPIO_MODE_GPIO,
94 .gpio36 = GPIO_MODE_NATIVE,
95 .gpio37 = GPIO_MODE_NATIVE,
96 .gpio38 = GPIO_MODE_GPIO,
97 .gpio39 = GPIO_MODE_GPIO,
98 .gpio40 = GPIO_MODE_NATIVE,
99 .gpio41 = GPIO_MODE_NATIVE,
100 .gpio42 = GPIO_MODE_NATIVE,
101 .gpio43 = GPIO_MODE_NATIVE,
102 .gpio44 = GPIO_MODE_GPIO,
103 .gpio45 = GPIO_MODE_GPIO,
104 .gpio46 = GPIO_MODE_GPIO,
105 .gpio47 = GPIO_MODE_NATIVE,
106 .gpio48 = GPIO_MODE_GPIO,
107 .gpio49 = GPIO_MODE_GPIO,
108 .gpio50 = GPIO_MODE_GPIO,
109 .gpio51 = GPIO_MODE_GPIO,
110 .gpio52 = GPIO_MODE_GPIO,
111 .gpio53 = GPIO_MODE_GPIO,
112 .gpio54 = GPIO_MODE_GPIO,
113 .gpio55 = GPIO_MODE_GPIO,
114 .gpio56 = GPIO_MODE_NATIVE,
115 .gpio57 = GPIO_MODE_GPIO,
116 .gpio58 = GPIO_MODE_NATIVE,
117 .gpio59 = GPIO_MODE_NATIVE,
118 .gpio60 = GPIO_MODE_GPIO,
119 .gpio61 = GPIO_MODE_NATIVE,
120 .gpio62 = GPIO_MODE_NATIVE,
121 .gpio63 = GPIO_MODE_NATIVE,
124 static const struct pch_gpio_set2 pch_gpio_set2_direction = {
125 .gpio32 = GPIO_DIR_INPUT,
126 .gpio33 = GPIO_DIR_OUTPUT,
127 .gpio34 = GPIO_DIR_OUTPUT,
128 .gpio35 = GPIO_DIR_INPUT,
129 .gpio38 = GPIO_DIR_INPUT,
130 .gpio39 = GPIO_DIR_INPUT,
131 .gpio44 = GPIO_DIR_INPUT,
132 .gpio45 = GPIO_DIR_OUTPUT,
133 .gpio46 = GPIO_DIR_INPUT,
134 .gpio48 = GPIO_DIR_INPUT,
135 .gpio49 = GPIO_DIR_INPUT,
136 .gpio50 = GPIO_DIR_OUTPUT,
137 .gpio51 = GPIO_DIR_OUTPUT,
138 .gpio52 = GPIO_DIR_OUTPUT,
139 .gpio53 = GPIO_DIR_OUTPUT,
140 .gpio54 = GPIO_DIR_OUTPUT,
141 .gpio55 = GPIO_DIR_OUTPUT,
142 .gpio57 = GPIO_DIR_OUTPUT,
143 .gpio60 = GPIO_DIR_OUTPUT,
146 static const struct pch_gpio_set2 pch_gpio_set2_level = {
147 .gpio33 = GPIO_LEVEL_HIGH,
148 .gpio34 = GPIO_LEVEL_HIGH,
149 .gpio45 = GPIO_LEVEL_LOW,
150 .gpio50 = GPIO_LEVEL_HIGH,
151 .gpio51 = GPIO_LEVEL_HIGH,
152 .gpio52 = GPIO_LEVEL_HIGH,
153 .gpio53 = GPIO_LEVEL_HIGH,
154 .gpio54 = GPIO_LEVEL_HIGH,
155 .gpio55 = GPIO_LEVEL_HIGH,
156 .gpio57 = GPIO_LEVEL_HIGH,
157 .gpio60 = GPIO_LEVEL_HIGH,
160 static const struct pch_gpio_set2 pch_gpio_set2_reset = {};
162 static const struct pch_gpio_set3 pch_gpio_set3_mode = {
163 .gpio64 = GPIO_MODE_GPIO,
164 .gpio65 = GPIO_MODE_NATIVE,
165 .gpio66 = GPIO_MODE_GPIO,
166 .gpio67 = GPIO_MODE_NATIVE,
167 .gpio68 = GPIO_MODE_GPIO,
168 .gpio69 = GPIO_MODE_GPIO,
169 .gpio70 = GPIO_MODE_NATIVE,
170 .gpio71 = GPIO_MODE_NATIVE,
171 .gpio72 = GPIO_MODE_GPIO,
172 .gpio73 = GPIO_MODE_GPIO,
173 .gpio74 = GPIO_MODE_GPIO,
174 .gpio75 = GPIO_MODE_NATIVE,
177 static const struct pch_gpio_set3 pch_gpio_set3_direction = {
178 .gpio64 = GPIO_DIR_OUTPUT,
179 .gpio66 = GPIO_DIR_OUTPUT,
180 .gpio68 = GPIO_DIR_INPUT,
181 .gpio69 = GPIO_DIR_INPUT,
182 .gpio72 = GPIO_DIR_OUTPUT,
183 .gpio73 = GPIO_DIR_INPUT,
184 .gpio74 = GPIO_DIR_OUTPUT,
187 static const struct pch_gpio_set3 pch_gpio_set3_level = {
188 .gpio64 = GPIO_LEVEL_HIGH,
189 .gpio66 = GPIO_LEVEL_HIGH,
190 .gpio72 = GPIO_LEVEL_HIGH,
191 .gpio74 = GPIO_LEVEL_HIGH,
194 static const struct pch_gpio_set3 pch_gpio_set3_reset = {};
196 const struct pch_gpio_map mainboard_gpio_map = {
197 .set1 = {
198 .mode = &pch_gpio_set1_mode,
199 .direction = &pch_gpio_set1_direction,
200 .level = &pch_gpio_set1_level,
201 .blink = &pch_gpio_set1_blink,
202 .invert = &pch_gpio_set1_invert,
203 .reset = &pch_gpio_set1_reset,
205 .set2 = {
206 .mode = &pch_gpio_set2_mode,
207 .direction = &pch_gpio_set2_direction,
208 .level = &pch_gpio_set2_level,
209 .reset = &pch_gpio_set2_reset,
211 .set3 = {
212 .mode = &pch_gpio_set3_mode,
213 .direction = &pch_gpio_set3_direction,
214 .level = &pch_gpio_set3_level,
215 .reset = &pch_gpio_set3_reset,