soc/intel/common/block/itss: Route PCI INT pin to PIRQ using PIR
[coreboot2.git] / util / inteltool / gpio_names / 
tree2850f32f2850f2c85ae73e997e7fb60ca4e0724b
drwxr-xr-x   ..
-rw-r--r-- 31725 alderlake_h.h
-rw-r--r-- 29065 alderlake_n.h
-rw-r--r-- 28454 alderlake_p.h
-rw-r--r-- 14715 apollolake.h
-rw-r--r-- 19385 cannonlake.h
-rw-r--r-- 17918 cannonlake_lp.h
-rw-r--r-- 6432 denverton.h
-rw-r--r-- 30572 elkhartlake.h
-rw-r--r-- 14917 emmitsburg.h
-rw-r--r-- 17056 geminilake.h
-rw-r--r-- 564 gpio_groups.h
-rw-r--r-- 12694 icelake.h
-rw-r--r-- 22956 jasperlake.h
-rw-r--r-- 16808 lewisburg.h
-rw-r--r-- 26024 meteorlake.h
-rw-r--r-- 20773 sunrise.h
-rw-r--r-- 47730 tigerlake.h