[MIParser] Set RegClassOrRegBank during instruction parsing
[llvm-complete.git] / test / CodeGen / AArch64 / GlobalISel / ret-1x-vec.ll
blob529f69db652b8096d3f9637f99c41d5211126654
1 ; NOTE: Assertions have been autogenerated by utils/update_mir_test_checks.py
2 ; RUN: llc -mtriple=aarch64-linux-gnu -O0 -global-isel -stop-after=irtranslator -o - %s | FileCheck %s
4 define <1 x float> @foo(<1 x float> %v) {
5   ; CHECK-LABEL: name: foo
6   ; CHECK: bb.1 (%ir-block.0):
7   ; CHECK:   liveins: $d0
8   ; CHECK:   [[COPY:%[0-9]+]]:_(<2 x s32>) = COPY $d0
9   ; CHECK:   [[UV:%[0-9]+]]:_(s32), [[UV1:%[0-9]+]]:_(s32) = G_UNMERGE_VALUES [[COPY]](<2 x s32>)
10   ; CHECK:   [[COPY1:%[0-9]+]]:_(s32) = COPY [[UV]](s32)
11   ; CHECK:   [[DEF:%[0-9]+]]:_(s32) = G_IMPLICIT_DEF
12   ; CHECK:   [[BUILD_VECTOR:%[0-9]+]]:_(<2 x s32>) = G_BUILD_VECTOR [[COPY1]](s32), [[DEF]](s32)
13   ; CHECK:   $d0 = COPY [[BUILD_VECTOR]](<2 x s32>)
14   ; CHECK:   RET_ReallyLR implicit $d0
15   ret <1 x float> %v