[MIParser] Set RegClassOrRegBank during instruction parsing
[llvm-complete.git] / test / CodeGen / AArch64 / GlobalISel / varargs-ios-translator.ll
blob5f861f4ed0eeb65d127568c4598da44ebbfca5b8
1 ; RUN: llc -mtriple=aarch64-apple-ios -stop-after=instruction-select -global-isel -verify-machineinstrs %s -o - | FileCheck %s
3 define void @test_varargs_sentinel(i8* %list, i64, i64, i64, i64, i64, i64, i64,
4                                    i32, ...) {
5 ; CHECK-LABEL: name: test_varargs_sentinel
6 ; CHECK: fixedStack:
7 ; CHECK:   - { id: [[VARARGS_SLOT:[0-9]+]], type: default, offset: 8
8 ; CHECK: body:
9 ; CHECK:   [[LIST:%[0-9]+]]:gpr64sp = COPY $x0
10 ; CHECK:   [[VARARGS_AREA:%[0-9]+]]:gpr64common = ADDXri %fixed-stack.[[VARARGS_SLOT]], 0, 0
11 ; CHECK:   STRXui [[VARARGS_AREA]], [[LIST]], 0 :: (store 8 into %ir.list, align 1)
12   call void @llvm.va_start(i8* %list)
13   ret void
16 declare void @llvm.va_start(i8*)