[MIParser] Set RegClassOrRegBank during instruction parsing
[llvm-complete.git] / test / CodeGen / AArch64 / arm64-2011-03-21-Unaligned-Frame-Index.ll
blob72213bbcf9675afedcb5b4e184432b2f3a946402
1 ; RUN: llc < %s -mtriple=arm64-eabi | FileCheck %s
2 define void @foo(i64 %val) {
3 ; CHECK: foo
4 ;   The stack frame store is not 64-bit aligned. Make sure we use an
5 ;   instruction that can handle that.
6 ; CHECK: stur x0, [sp, #20]
7   %a = alloca [49 x i32], align 4
8   %p32 = getelementptr inbounds [49 x i32], [49 x i32]* %a, i64 0, i64 2
9   %p = bitcast i32* %p32 to i64*
10   store i64 %val, i64* %p, align 8
11   ret void