[MIParser] Set RegClassOrRegBank during instruction parsing
[llvm-complete.git] / test / CodeGen / AArch64 / arm64-vsetcc_fp.ll
blob32e24832d8aa75119843d8fe2c90153229443440
1 ; RUN: llc < %s -mtriple=arm64-eabi -aarch64-neon-syntax=apple -asm-verbose=false | FileCheck %s
2 define <2 x i32> @fcmp_one(<2 x float> %x, <2 x float> %y) nounwind optsize readnone {
3 ; CHECK-LABEL: fcmp_one:
4 ; CHECK-NEXT: fcmgt.2s [[REG:v[0-9]+]], v0, v1
5 ; CHECK-NEXT: fcmgt.2s [[REG2:v[0-9]+]], v1, v0
6 ; CHECK-NEXT: orr.8b v0, [[REG2]], [[REG]]
7 ; CHECK-NEXT: ret
8   %tmp = fcmp one <2 x float> %x, %y
9   %or = sext <2 x i1> %tmp to <2 x i32>
10   ret <2 x i32> %or