[MIParser] Set RegClassOrRegBank during instruction parsing
[llvm-complete.git] / test / CodeGen / ARM / 2009-08-27-ScalarToVector.ll
blobd3e8340808447cea804fba08eef79739944ce00c
1 ; RUN: llc -mtriple thumbv7---elf -mattr=+neon -filetype asm -o - %s | FileCheck %s
3 target datalayout = "e-p:32:32:32-i1:8:32-i8:8:32-i16:16:32-i32:32:32-i64:32:32-f32:32:32-f64:32:32-v64:64:64-v128:128:128-a0:0:32"
4 target triple = "thumbv7-elf"
6 %bar = type { float, float, float }
7 %baz = type { i32, [16 x %bar], [16 x float], [16 x i32], i8 }
8 %foo = type { <4 x float> }
9 %quux = type { i32 (...)**, %baz*, i32 }
10 %quuz = type { %quux, i32, %bar, [128 x i8], [16 x %foo], %foo, %foo, %foo }
12 define void @aaaa(%quuz* %this, i8* %block) {
13 entry:
14   br i1 undef, label %bb.nph269, label %bb201
16 bb.nph269:
17   br label %bb12
19 bb12:
20   %0 = fmul <4 x float> undef, undef
21   %1 = shufflevector <4 x float> %0, <4 x float> undef, <2 x i32> <i32 2, i32 3>
22   %2 = shufflevector <2 x float> %1, <2 x float> undef, <4 x i32> zeroinitializer
23   %3 = fadd <4 x float> undef, %2
24   br i1 undef, label %bb194, label %bb186
26 bb186:
27   br label %bb194
29 bb194:
30   %besterror.0.0 = phi <4 x float> [ %3, %bb186 ], [ undef, %bb12 ]
31   %indvar.next294 = add i32 undef, 1
32   br label %bb12
34 bb201:
35   ret void
38 ; CHECK-NOT: fldmfdd