[MIParser] Set RegClassOrRegBank during instruction parsing
[llvm-complete.git] / test / CodeGen / ARM / 2011-09-09-OddVectorDivision.ll
blob2561af707d755d5672d41bb9eee203bc17fb6700
1 ; RUN: llc -mtriple=armv7-- < %s -mattr=-neon
3 target datalayout = "e-p:32:32:32-i1:8:8-i8:8:8-i16:16:16-i32:32:32-i64:64:64-f32:32:32-f64:64:64-v64:64:64-v128:64:128-a0:0:64-n32"
4 target triple = "armv7-none-linux-gnueabi"
6 @x1 = common global <3 x i16> zeroinitializer
7 @y1 = common global <3 x i16> zeroinitializer
8 @z1 = common global <3 x i16> zeroinitializer
9 @x2 = common global <4 x i16> zeroinitializer
10 @y2 = common global <4 x i16> zeroinitializer
11 @z2 = common global <4 x i16> zeroinitializer
13 define void @f() {
14   %1 = load <3 x i16>, <3 x i16>* @x1
15   %2 = load <3 x i16>, <3 x i16>* @y1
16   %3 = sdiv <3 x i16> %1, %2
17   store <3 x i16> %3, <3 x i16>* @z1
18   %4 = load <4 x i16>, <4 x i16>* @x2
19   %5 = load <4 x i16>, <4 x i16>* @y2
20   %6 = sdiv <4 x i16> %4, %5
21   store <4 x i16> %6, <4 x i16>* @z2
22   ret void