[MIParser] Set RegClassOrRegBank during instruction parsing
[llvm-complete.git] / test / CodeGen / ARM / 2012-05-04-vmov.ll
blobc604eed3dd007e65ec3a7b73c96dd2e91231fa1e
1 ; RUN: llc -O1 -mtriple=arm-eabi -mcpu=cortex-a9 %s -o - \
2 ; RUN:  | FileCheck -check-prefix=A9-CHECK %s
4 ; RUN: llc -O1 -mtriple=arm-eabi -mcpu=swift %s -o - \
5 ; RUN:  | FileCheck -check-prefix=SWIFT-CHECK %s
7 ; Check that swift doesn't use vmov.32. <rdar://problem/10453003>.
9 define <2 x i32> @testuvec(<2 x i32> %A, <2 x i32> %B) nounwind {
10 entry:
11   %div = udiv <2 x i32> %A, %B
12   ret <2 x i32> %div
13 ; A9-CHECK: vmov.32
14 ; vmov.32 should not be used to get a lane:
15 ; vmov.32 <dst>, <src>[<lane>].
16 ; but vmov.32 <dst>[<lane>], <src> is fine.
17 ; SWIFT-CHECK-NOT: vmov.32 {{r[0-9]+}}, {{d[0-9]\[[0-9]+\]}}