[MIParser] Set RegClassOrRegBank during instruction parsing
[llvm-complete.git] / test / CodeGen / ARM / O3-pipeline.ll
blob6cc7e53aeffb7bbdf65a1290b6e44ec05af48e8a
1 ; RUN: llc -mtriple=arm -O3 -debug-pass=Structure < %s -o /dev/null 2>&1 | grep -v "Verify generated machine code" | FileCheck %s
3 ; REQUIRES: asserts
5 ; CHECK:       ModulePass Manager
6 ; CHECK-NEXT:    Pre-ISel Intrinsic Lowering
7 ; CHECK-NEXT:    FunctionPass Manager
8 ; CHECK-NEXT:      Expand Atomic instructions
9 ; CHECK-NEXT:      Simplify the CFG
10 ; CHECK-NEXT:      Dominator Tree Construction
11 ; CHECK-NEXT:      Basic Alias Analysis (stateless AA impl)
12 ; CHECK-NEXT:      Module Verifier
13 ; CHECK-NEXT:      Natural Loop Information
14 ; CHECK-NEXT:      Canonicalize natural loops
15 ; CHECK-NEXT:      Scalar Evolution Analysis
16 ; CHECK-NEXT:      Loop Pass Manager
17 ; CHECK-NEXT:        Induction Variable Users
18 ; CHECK-NEXT:        Loop Strength Reduction
19 ; CHECK-NEXT:      Basic Alias Analysis (stateless AA impl)
20 ; CHECK-NEXT:      Function Alias Analysis Results
21 ; CHECK-NEXT:      Merge contiguous icmps into a memcmp
22 ; CHECK-NEXT:      Expand memcmp() to load/stores
23 ; CHECK-NEXT:      Lower Garbage Collection Instructions
24 ; CHECK-NEXT:      Shadow Stack GC Lowering
25 ; CHECK-NEXT:      Lower constant intrinsics
26 ; CHECK-NEXT:      Remove unreachable blocks from the CFG
27 ; CHECK-NEXT:      Dominator Tree Construction
28 ; CHECK-NEXT:      Natural Loop Information
29 ; CHECK-NEXT:      Branch Probability Analysis
30 ; CHECK-NEXT:      Block Frequency Analysis
31 ; CHECK-NEXT:      Constant Hoisting
32 ; CHECK-NEXT:      Partially inline calls to library functions
33 ; CHECK-NEXT:      Instrument function entry/exit with calls to e.g. mcount() (post inlining)
34 ; CHECK-NEXT:      Scalarize Masked Memory Intrinsics
35 ; CHECK-NEXT:      Expand reduction intrinsics
36 ; CHECK-NEXT:      Dominator Tree Construction
37 ; CHECK-NEXT:      Natural Loop Information
38 ; CHECK-NEXT:      Scalar Evolution Analysis
39 ; CHECK-NEXT:      Basic Alias Analysis (stateless AA impl)
40 ; CHECK-NEXT:      Function Alias Analysis Results
41 ; CHECK-NEXT:      Transform functions to use DSP intrinsics
42 ; CHECK-NEXT:      Interleaved Access Pass
43 ; CHECK-NEXT:      ARM IR optimizations
44 ; CHECK-NEXT:      Dominator Tree Construction
45 ; CHECK-NEXT:      Natural Loop Information
46 ; CHECK-NEXT:      CodeGen Prepare
47 ; CHECK-NEXT:    Rewrite Symbols
48 ; CHECK-NEXT:    FunctionPass Manager
49 ; CHECK-NEXT:      Dominator Tree Construction
50 ; CHECK-NEXT:      Exception handling preparation
51 ; CHECK-NEXT:      Merge internal globals
52 ; CHECK-NEXT:      Dominator Tree Construction
53 ; CHECK-NEXT:      Natural Loop Information
54 ; CHECK-NEXT:      Scalar Evolution Analysis
55 ; CHECK-NEXT:      Hardware Loop Insertion
56 ; CHECK-NEXT:      Scalar Evolution Analysis
57 ; CHECK-NEXT:      Loop Pass Manager
58 ; CHECK-NEXT:        Transform predicated vector loops to use MVE tail predication
59 ; CHECK-NEXT:      Safe Stack instrumentation pass
60 ; CHECK-NEXT:      Insert stack protectors
61 ; CHECK-NEXT:      Module Verifier
62 ; CHECK-NEXT:      Dominator Tree Construction
63 ; CHECK-NEXT:      Basic Alias Analysis (stateless AA impl)
64 ; CHECK-NEXT:      Function Alias Analysis Results
65 ; CHECK-NEXT:      Natural Loop Information
66 ; CHECK-NEXT:      Branch Probability Analysis
67 ; CHECK-NEXT:      ARM Instruction Selection
68 ; CHECK-NEXT:      Finalize ISel and expand pseudo-instructions
69 ; CHECK-NEXT:      Early Tail Duplication
70 ; CHECK-NEXT:      Optimize machine instruction PHIs
71 ; CHECK-NEXT:      Slot index numbering
72 ; CHECK-NEXT:      Merge disjoint stack slots
73 ; CHECK-NEXT:      Local Stack Slot Allocation
74 ; CHECK-NEXT:      Remove dead machine instructions
75 ; CHECK-NEXT:      MachineDominator Tree Construction
76 ; CHECK-NEXT:      Machine Natural Loop Construction
77 ; CHECK-NEXT:      Early Machine Loop Invariant Code Motion
78 ; CHECK-NEXT:      MachineDominator Tree Construction
79 ; CHECK-NEXT:      Machine Block Frequency Analysis
80 ; CHECK-NEXT:      Machine Common Subexpression Elimination
81 ; CHECK-NEXT:      MachinePostDominator Tree Construction
82 ; CHECK-NEXT:      Machine code sinking
83 ; CHECK-NEXT:      Peephole Optimizations
84 ; CHECK-NEXT:      Remove dead machine instructions
85 ; CHECK-NEXT:      ARM MLA / MLS expansion pass
86 ; CHECK-NEXT:      ARM pre- register allocation load / store optimization pass
87 ; CHECK-NEXT:      ARM A15 S->D optimizer
88 ; CHECK-NEXT:      Detect Dead Lanes
89 ; CHECK-NEXT:      Process Implicit Definitions
90 ; CHECK-NEXT:      Remove unreachable machine basic blocks
91 ; CHECK-NEXT:      Live Variable Analysis
92 ; CHECK-NEXT:      MachineDominator Tree Construction
93 ; CHECK-NEXT:      Machine Natural Loop Construction
94 ; CHECK-NEXT:      Eliminate PHI nodes for register allocation
95 ; CHECK-NEXT:      Two-Address instruction pass
96 ; CHECK-NEXT:      Slot index numbering
97 ; CHECK-NEXT:      Live Interval Analysis
98 ; CHECK-NEXT:      Simple Register Coalescing
99 ; CHECK-NEXT:      Rename Disconnected Subregister Components
100 ; CHECK-NEXT:      Machine Instruction Scheduler
101 ; CHECK-NEXT:      Machine Block Frequency Analysis
102 ; CHECK-NEXT:      Debug Variable Analysis
103 ; CHECK-NEXT:      Live Stack Slot Analysis
104 ; CHECK-NEXT:      Virtual Register Map
105 ; CHECK-NEXT:      Live Register Matrix
106 ; CHECK-NEXT:      Bundle Machine CFG Edges
107 ; CHECK-NEXT:      Spill Code Placement Analysis
108 ; CHECK-NEXT:      Lazy Machine Block Frequency Analysis
109 ; CHECK-NEXT:      Machine Optimization Remark Emitter
110 ; CHECK-NEXT:      Greedy Register Allocator
111 ; CHECK-NEXT:      Virtual Register Rewriter
112 ; CHECK-NEXT:      Stack Slot Coloring
113 ; CHECK-NEXT:      Machine Copy Propagation Pass
114 ; CHECK-NEXT:      Machine Loop Invariant Code Motion
115 ; CHECK-NEXT:      PostRA Machine Sink
116 ; CHECK-NEXT:      Machine Block Frequency Analysis
117 ; CHECK-NEXT:      MachineDominator Tree Construction
118 ; CHECK-NEXT:      MachinePostDominator Tree Construction
119 ; CHECK-NEXT:      Lazy Machine Block Frequency Analysis
120 ; CHECK-NEXT:      Machine Optimization Remark Emitter
121 ; CHECK-NEXT:      Shrink Wrapping analysis
122 ; CHECK-NEXT:      Prologue/Epilogue Insertion & Frame Finalization
123 ; CHECK-NEXT:      Control Flow Optimizer
124 ; CHECK-NEXT:      Tail Duplication
125 ; CHECK-NEXT:      Machine Copy Propagation Pass
126 ; CHECK-NEXT:      Post-RA pseudo instruction expansion pass
127 ; CHECK-NEXT:      ARM load / store optimization pass
128 ; CHECK-NEXT:      ReachingDefAnalysis
129 ; CHECK-NEXT:      ARM Execution Domain Fix
130 ; CHECK-NEXT:      BreakFalseDeps
131 ; CHECK-NEXT:      ARM pseudo instruction expansion pass
132 ; CHECK-NEXT:      Thumb2 instruction size reduce pass
133 ; CHECK-NEXT:      MachineDominator Tree Construction
134 ; CHECK-NEXT:      Machine Natural Loop Construction
135 ; CHECK-NEXT:      Machine Block Frequency Analysis
136 ; CHECK-NEXT:      If Converter
137 ; CHECK-NEXT:      MVE VPT block insertion pass
138 ; CHECK-NEXT:      Thumb IT blocks insertion pass
139 ; CHECK-NEXT:      MachineDominator Tree Construction
140 ; CHECK-NEXT:      Machine Natural Loop Construction
141 ; CHECK-NEXT:      Post RA top-down list latency scheduler
142 ; CHECK-NEXT:      Analyze Machine Code For Garbage Collection
143 ; CHECK-NEXT:      Machine Block Frequency Analysis
144 ; CHECK-NEXT:      MachinePostDominator Tree Construction
145 ; CHECK-NEXT:      Branch Probability Basic Block Placement
146 ; CHECK-NEXT:      Thumb2 instruction size reduce pass
147 ; CHECK-NEXT:      Unpack machine instruction bundles
148 ; CHECK-NEXT:      optimise barriers pass
149 ; CHECK-NEXT:      MachineDominator Tree Construction
150 ; CHECK-NEXT:      ARM constant island placement and branch shortening pass
151 ; CHECK-NEXT:      MachineDominator Tree Construction
152 ; CHECK-NEXT:      Machine Natural Loop Construction
153 ; CHECK-NEXT:      ARM Low Overhead Loops pass
154 ; CHECK-NEXT:      Contiguously Lay Out Funclets
155 ; CHECK-NEXT:      StackMap Liveness Analysis
156 ; CHECK-NEXT:      Live DEBUG_VALUE analysis
157 ; CHECK-NEXT:      Insert fentry calls
158 ; CHECK-NEXT:      Insert XRay ops
159 ; CHECK-NEXT:      Implement the 'patchable-function' attribute
160 ; CHECK-NEXT:      Lazy Machine Block Frequency Analysis
161 ; CHECK-NEXT:      Machine Optimization Remark Emitter
162 ; CHECK-NEXT:      ARM Assembly Printer
163 ; CHECK-NEXT:      Free MachineFunction