[MIParser] Set RegClassOrRegBank during instruction parsing
[llvm-complete.git] / test / CodeGen / ARM / constantpool-promote-ldrh.ll
blob0767d729a0ae68e76cf444e80b5a30672d9d89bd
1 ; RUN: llc < %s -O0 -fast-isel=false -arm-promote-constant | FileCheck %s
2 ; RUN: llc < %s -O0 -fast-isel=false -filetype=obj -arm-promote-constant
3 target datalayout = "e-m:e-p:32:32-i64:64-v128:64:128-a:0:32-n32-S64"
4 target triple = "thumbv6m-arm-linux-gnueabi"
6 @fn1.a = private unnamed_addr constant [4 x i16] [i16 6, i16 0, i16 0, i16 0], align 2
8 ; We must not try and emit this bad instruction: "ldrh r1, .LCPI0_0"
9 ; CHECK-LABEL: fn1:
10 ; CHECK: adr [[base:r[0-9]+]], .LCPI0_0
11 ; CHECK-NOT: ldrh {{r[0-9]+}}, .LCPI0_0
12 ; CHECK: ldrh r{{[0-9]+}}, {{\[}}[[base]]]
13 define hidden i32 @fn1() #0 {
14 entry:
15   call void @llvm.memcpy.p0i8.p0i8.i32(i8* align 2 undef, i8* align 2 bitcast ([4 x i16]* @fn1.a to i8*), i32 8, i1 false)
16   ret i32 undef
19 ; Function Attrs: argmemonly nounwind
20 declare void @llvm.memcpy.p0i8.p0i8.i32(i8* nocapture writeonly, i8* nocapture readonly, i32, i1)
21 attributes #0 = { "target-features"="+strict-align" }