[MIParser] Set RegClassOrRegBank during instruction parsing
[llvm-complete.git] / test / CodeGen / ARM / cortex-a57-misched-vstm.ll
blobf31474f6655819791e8b9a5ca4a4ae43b2c62180
1 ; REQUIRES: asserts
2 ; RUN: llc < %s -mtriple=armv8r-eabi -mcpu=cortex-a57 -misched-postra -enable-misched -verify-misched -debug-only=machine-scheduler -o - 2>&1 > /dev/null | FileCheck %s
4 ; CHECK:       ********** MI Scheduling **********
5 ; We need second, post-ra scheduling to have VSTM instruction combined from single-stores
6 ; CHECK:       ********** MI Scheduling **********
7 ; CHECK:       schedule starting
8 ; CHECK:       VSTMDIA
9 ; CHECK:       rdefs left
10 ; CHECK-NEXT:  Latency            : 2
12 %bigVec = type [2 x double]
14 @var = global %bigVec zeroinitializer
16 define void @bar(%bigVec* %ptr) {
18   %tmp = load %bigVec, %bigVec* %ptr
19   store %bigVec %tmp, %bigVec* @var
21   ret void