[MIParser] Set RegClassOrRegBank during instruction parsing
[llvm-complete.git] / test / CodeGen / ARM / fast-isel-pie.ll
blob23a88bdaa22e923726b4578d0055637c88e8a08c
1 ; RUN: llc < %s -O0 -fast-isel-abort=1 -relocation-model=pic -mtriple=armv7-pc-linux-gnueabi | FileCheck %s
3 @var = global i32 42
5 define i32* @foo() {
6 ; CHECK:      foo:
7 ; CHECK:      ldr     r0, .L[[POOL:.*]]
8 ; CHECK-NEXT: .L[[ADDR:.*]]:
9 ; CHECK-NEXT: add     r0, pc, r0
10 ; CHECK-NEXT: bx      lr
12 ; CHECK:      .L[[POOL]]:
13 ; CHECK-NEXT: .long   var-(.L[[ADDR]]+8)
15   ret i32* @var
18 !llvm.module.flags = !{!0}
19 !0 = !{i32 1, !"PIE Level", i32 2}