[MIParser] Set RegClassOrRegBank during instruction parsing
[llvm-complete.git] / test / CodeGen / ARM / nop_concat_vectors.ll
blobfa0e892f9e2438a08b9a4f3d3d443819987994d7
1 ; RUN: llc < %s -mtriple=armv7-apple-darwin | FileCheck %s
3 ;CHECK: _foo
4 ;CHECK-NOT: vld1.32
5 ;CHECK-NOT: vst1.32
6 ;CHECK: bx
7 define void @foo(<16 x i8>* %J) {
8   %A = load <16 x i8>, <16 x i8>* %J
9   %T1 = shufflevector <16 x i8> %A, <16 x i8> undef, <8 x i32> <i32 8, i32 9, i32 10, i32 11, i32 12, i32 13, i32 14, i32 15>
10   %T2 = shufflevector <8 x i8>  %T1, <8 x i8> undef, <16 x i32> <i32 undef, i32 undef, i32 undef, i32 undef, i32 undef, i32 undef, i32 undef, i32 undef, i32 0, i32 1, i32 2, i32 3, i32 4, i32 5, i32 6, i32 7>
11   store <16 x i8> %T2, <16 x i8>* %J
12   ret void