[MIParser] Set RegClassOrRegBank during instruction parsing
[llvm-complete.git] / test / CodeGen / Hexagon / avoidVectorLowering.ll
blob523f6e7524fd6bd6fe784b068d61d66387b36eab
1 ; RUN: llc -march=hexagon -O3 < %s | FileCheck %s
2 ; CHECK-NOT: vmem
4 target triple = "hexagon-unknown--elf"
6 @g0 = common global [32 x i16] zeroinitializer, align 8
8 ; Function Attrs: nounwind
9 define i32 @f0() #0 {
10 b0:
11   call void @llvm.memset.p0i8.i32(i8* align 8 bitcast ([32 x i16]* @g0 to i8*), i8 0, i32 64, i1 false)
12   ret i32 0
15 ; Function Attrs: argmemonly nounwind
16 declare void @llvm.memset.p0i8.i32(i8* nocapture writeonly, i8, i32, i1) #1
18 attributes #0 = { nounwind "target-cpu"="hexagonv60" "target-features"="+hvx,+hvx-length64b" }
19 attributes #1 = { argmemonly nounwind }