[MIParser] Set RegClassOrRegBank during instruction parsing
[llvm-complete.git] / test / CodeGen / Hexagon / bit-bitsplit.ll
blob52ae69af994b600e156d97269c6e7c5a941d7f74
1 ; RUN: llc -march=hexagon < %s | FileCheck %s
2 ; CHECK: bitsplit(r{{[0-9]+}},#5)
4 target triple = "hexagon"
6 define i32 @fred(i32 %a, i32* nocapture readonly %b) local_unnamed_addr #0 {
7 entry:
8   %and = and i32 %a, 31
9   %shr = lshr i32 %a, 5
10   %arrayidx = getelementptr inbounds i32, i32* %b, i32 %shr
11   %0 = load i32, i32* %arrayidx, align 4
12   %shr1 = lshr i32 %0, %and
13   %and2 = and i32 %shr1, 1
14   ret i32 %and2
17 attributes #0 = { norecurse nounwind readonly "target-cpu"="hexagonv60" "target-features"="-hvx" }