[MIParser] Set RegClassOrRegBank during instruction parsing
[llvm-complete.git] / test / CodeGen / Hexagon / bit-extract-off.ll
blobd696800671acdea9cd396fc6f65c251960d8e6b8
1 ; RUN: llc -march=hexagon < %s | FileCheck %s
2 ; CHECK: extractu(r1,#31,#0)
4 ; In the IR this was an extract of 31 bits starting at position 32 in r1:0.
5 ; When mapping it to an extract from r1, the offset was not reset to 0, and
6 ; we had "extractu(r1,#31,#32)".
8 target triple = "hexagon"
10 @g0 = global double zeroinitializer, align 8
12 define hidden i32 @fred([101 x double]* %a0, i32 %a1, i32* %a2, i32* %a3) #0 {
13 b4:
14   br label %b5
16 b5:                                               ; preds = %b5, %b4
17   %v6 = call double @fabs(double undef) #1
18   store double %v6, double* @g0, align 8
19   br label %b5
22 declare double @fabs(double) #1
24 attributes #0 = { nounwind "target-cpu"="hexagonv60" "target-features"="-hvx,-long-calls" }
25 attributes #1 = { nounwind readnone "target-cpu"="hexagonv60" "target-features"="-hvx,-long-calls" }