[MIParser] Set RegClassOrRegBank during instruction parsing
[llvm-complete.git] / test / CodeGen / Hexagon / isel-op-zext-i1.ll
blobd77d0929e21f455aed8b5713c6b68b8b57fe682f
1 ; RUN: llc -march=hexagon -hexagon-expand-condsets=0 < %s | FileCheck %s
3 ; In the IR, the i1 value is zero-extended first, then passed to add.
4 ; Check that in the final code, the mux happens after the add.
5 ; CHECK: [[REG1:r[0-9]+]] = add([[REG0:r[0-9]+]],#1)
6 ; CHECK: r{{[0-9]+}} = mux(p{{[0-3]}},[[REG1]],[[REG0]])
8 define i32 @foo(i32 %a, i32 %b) {
9   %v0 = icmp eq i32 %a, %b
10   %v1 = zext i1 %v0 to i32
11   %v2 = add i32 %v1, %a
12   ret i32 %v2