[MIParser] Set RegClassOrRegBank during instruction parsing
[llvm-complete.git] / test / CodeGen / Hexagon / misaligned-access.ll
blob7eb85ffcc2296344dc5376d76ff694f8cb6f99bb
1 ; RUN: llc -march=hexagon < %s
2 ; Check that the mis-aligned load doesn't cause compiler to assert.
4 @g0 = common global i32 0, align 4
6 declare i32 @f0(i64) #0
8 define i32 @f1() #0 {
9 b0:
10   %v0 = alloca i32, align 4
11   %v1 = load i32, i32* @g0, align 4
12   store i32 %v1, i32* %v0, align 4
13   %v2 = bitcast i32* %v0 to i64*
14   %v3 = load i64, i64* %v2, align 8
15   %v4 = call i32 @f0(i64 %v3)
16   ret i32 %v4
19 attributes #0 = { nounwind "target-cpu"="hexagonv5" }