[MIParser] Set RegClassOrRegBank during instruction parsing
[llvm-complete.git] / test / CodeGen / Hexagon / postinc-baseoffset.mir
blob9ab5920450e32f2d17d5f9fe00e1c7c6672c954f
1 # RUN: llc -march=hexagon -start-before hexagon-packetizer %s -o - | FileCheck %s
3 # Check that we don't packetize these two instructions together. It happened
4 # earlier because "offset" in the post-increment instruction was taken to be 8.
6 # CHECK: memw(r0+#0) = #-1
7 # CHECK: }
8 # CHECK: {
9 # CHECK: r1 = memw(r0++#8)
11 --- |
12   define void @fred(i32* %a) { ret void }
13 ...
14 ---
15 name: fred
16 tracksRegLiveness: true
18 body: |
19   bb.0:
20     liveins: $r0
21       S4_storeiri_io $r0, 0, -1 :: (store 4 into %ir.a)
22       $r1, $r0 = L2_loadri_pi $r0, 8 :: (load 4 from %ir.a)