[MIParser] Set RegClassOrRegBank during instruction parsing
[llvm-complete.git] / test / CodeGen / Hexagon / sub-add.ll
blob44cb38b75f87b4952699aa08cffcb8743e3e767b
1 ; RUN: llc -march=hexagon -enable-timing-class-latency=true < %s | FileCheck -check-prefix=CHECK-ONE %s
2 ; REQUIRES: asserts
3 ; Check there is no assert when enabling enable-timing-class-latency
4 ; CHECK-ONE: f0:
6 ; RUN: llc -march=hexagon < %s | FileCheck -check-prefix=CHECK %s
7 ; CHECK: add(r{{[0-9]*}},sub(#1,r{{[0-9]*}})
8 ; CHECK: call f1
10 target triple = "hexagon"
12 %s.0 = type { i16, i16, i16, i16*, i16, i16, i16, i16, i16, i16, i32, i32, i16, %s.1*, i16, %s.2*, i16, %s.3*, i16*, i16*, i16, i16*, i16*, i16, i16*, i16, i16*, i8*, %s.5, %s.4, %s.5, %s.5, i32, i32, i32, %s.6, i32, i32, i16, %s.7, %s.7 }
13 %s.1 = type { i16, i16, i16, i16 }
14 %s.2 = type { i16, i16 }
15 %s.3 = type { i16, i16, i16, i16 }
16 %s.4 = type { i32, i32, i16* }
17 %s.5 = type { i32, i32, i32* }
18 %s.6 = type { i16, i16, i16, i16 }
19 %s.7 = type { i16, i16, i16, i16, i16, i16*, i16*, i16*, i8*, i16*, i16*, i16*, i8* }
21 ; Function Attrs: nounwind
22 define i32 @f0(%s.0* %a0) #0 {
23 b0:
24   %v0 = alloca i16, align 2
25   %v1 = getelementptr inbounds %s.0, %s.0* %a0, i32 0, i32 12
26   %v2 = load i16, i16* %v1, align 2, !tbaa !0
27   %v3 = icmp sgt i16 %v2, 0
28   br i1 %v3, label %b1, label %b9
30 b1:                                               ; preds = %b0
31   %v4 = getelementptr inbounds %s.0, %s.0* %a0, i32 0, i32 17
32   %v5 = getelementptr inbounds %s.0, %s.0* %a0, i32 0, i32 29
33   br label %b2
35 b2:                                               ; preds = %b7, %b1
36   %v6 = phi i16 [ %v2, %b1 ], [ %v23, %b7 ]
37   %v7 = phi i32 [ 0, %b1 ], [ %v25, %b7 ]
38   %v8 = phi i16 [ 1, %b1 ], [ %v26, %b7 ]
39   %v9 = load %s.3*, %s.3** %v4, align 4, !tbaa !4
40   %v10 = getelementptr inbounds %s.3, %s.3* %v9, i32 %v7, i32 0
41   %v11 = load i16, i16* %v10, align 2, !tbaa !0
42   %v12 = getelementptr inbounds %s.3, %s.3* %v9, i32 %v7, i32 1
43   %v13 = load i16, i16* %v12, align 2, !tbaa !0
44   %v14 = icmp sgt i16 %v11, %v13
45   br i1 %v14, label %b6, label %b3
47 b3:                                               ; preds = %b2
48   %v15 = sext i16 %v11 to i32
49   %v16 = sext i16 %v13 to i32
50   %v17 = add i32 %v16, 1
51   br label %b4
53 b4:                                               ; preds = %b4, %b3
54   %v18 = phi i32 [ %v15, %b3 ], [ %v20, %b4 ]
55   %v19 = call i32 bitcast (i32 (...)* @f1 to i32 (%s.4*, i32, i32, i16*)*)(%s.4* %v5, i32 %v7, i32 undef, i16* %v0) #0
56   %v20 = add i32 %v18, 1
57   %v21 = icmp eq i32 %v20, %v17
58   br i1 %v21, label %b5, label %b4
60 b5:                                               ; preds = %b4
61   %v22 = load i16, i16* %v1, align 2, !tbaa !0
62   br label %b6
64 b6:                                               ; preds = %b5, %b2
65   %v23 = phi i16 [ %v22, %b5 ], [ %v6, %b2 ]
66   %v24 = icmp slt i16 %v8, %v23
67   br i1 %v24, label %b7, label %b8
69 b7:                                               ; preds = %b6
70   %v25 = sext i16 %v8 to i32
71   %v26 = add i16 %v8, 1
72   br label %b2
74 b8:                                               ; preds = %b6
75   br label %b9
77 b9:                                               ; preds = %b8, %b0
78   ret i32 0
81 declare i32 @f1(...)
83 attributes #0 = { nounwind }
85 !0 = !{!1, !1, i64 0}
86 !1 = !{!"short", !2}
87 !2 = !{!"omnipotent char", !3}
88 !3 = !{!"Simple C/C++ TBAA"}
89 !4 = !{!5, !5, i64 0}
90 !5 = !{!"any pointer", !2}