[MIParser] Set RegClassOrRegBank during instruction parsing
[llvm-complete.git] / test / CodeGen / Hexagon / vect / extract-elt-vNi1.ll
blob36c628b3594c1572498141924ce93352a04e30b2
1 ; RUN: llc -march=hexagon < %s | FileCheck %s
3 ; Make sure that element no.1 extracted from <2 x i1> translates to extracting
4 ; bit no.4 from the predicate register.
6 ; CHECK: p[[P0:[0-3]]] = vcmpw.eq(r1:0,r3:2)
7 ; CHECK: r[[R0:[0-9]+]] = p[[P0]]
8 ; This is what we're really testing: the bit index of 4.
9 ; CHECK: p[[P0]] = tstbit(r[[R0]],#4)
11 define i32 @fred(<2 x i32> %a0, <2 x i32> %a1) #0 {
12   %v0 = icmp eq <2 x i32> %a0, %a1
13   %v1 = extractelement <2 x i1> %v0, i32 1
14   %v2 = zext i1 %v1 to i32
15   ret i32 %v2
18 attributes #0 = { nounwind readnone "target-cpu"="hexagonv60" "target-features"="+hvx,+hvx-length64b" }