[MIParser] Set RegClassOrRegBank during instruction parsing
[llvm-complete.git] / test / CodeGen / MIR / X86 / expected-block-reference-in-blockaddress.mir
blobcad3d529df1ac8371f4bcdcb052fdc047589dfba
1 # RUN: not llc -march=x86-64 -run-pass none -o /dev/null %s 2>&1 | FileCheck %s
3 --- |
5   @addr = global i8* null
7   define void @test() {
8   entry:
9     store volatile i8* blockaddress(@test, %block), i8** @addr
10     %val = load volatile i8*, i8** @addr
11     indirectbr i8* %val, [label %block]
13   block:
14     ret void
15   }
17 ...
18 ---
19 name:            test
20 body: |
21   bb.0.entry:
22     successors: %bb.1.block
23     ; CHECK: [[@LINE+1]]:51: expected an IR block reference
24     $rax = LEA64r $rip, 1, _, blockaddress(@test, _), _
25     MOV64mr $rip, 1, _, @addr, _, killed $rax
26     JMP64m $rip, 1, _, @addr, _
28   bb.1.block (address-taken):
29     RETQ
30 ...