[MIParser] Set RegClassOrRegBank during instruction parsing
[llvm-complete.git] / test / CodeGen / PowerPC / 2010-02-12-saveCR.ll
blob995f6bd2316301911a087685462e46b93c5750c5
1 ; RUN: llc -verify-machineinstrs < %s -mtriple=powerpc-unknown-linux-gnu -break-anti-dependencies=none | FileCheck %s
2 ; ModuleID = 'hh.c'
3 ;;;;; target datalayout = "E-p:32:32:32-i1:8:8-i8:8:8-i16:16:16-i32:32:32-i64:32:64-f32:32:32-f64:32:64-v64:64:64-v128:128:128-a0:0:64-f128:64:128-n32"
4 target triple = "powerpc-unknown-linux-gnu.6"
6 define void @foo() nounwind {
7 entry:
8 ; Note that part of what is being checked here is proper register reuse.
9 ; CHECK: mfcr [[T1:[0-9]+]]
10 ; CHECK-DAG: subf 0, 0, 1
11 ; CHECK-DAG: ori [[T2:[0-9]+]], [[T2]], 34492
12 ; CHECK-DAG: stwx [[T1]], 1, [[T2]]
13 ; CHECK-DAG: addi 3, 1, 28
14 ; CHECK: bl bar@PLT
15   %x = alloca [100000 x i8]                       ; <[100000 x i8]*> [#uses=1]
16   %"alloca point" = bitcast i32 0 to i32          ; <i32> [#uses=0]
17   %x1 = bitcast [100000 x i8]* %x to i8*          ; <i8*> [#uses=1]
18   call void @bar(i8* %x1) nounwind
19   call void asm sideeffect "", "~{cr2},~{cr3}"() nounwind
20   br label %return
22 return:                                           ; preds = %entry
23 ; CHECK: ori [[T2]], [[T2]], 34492
24 ; CHECK: lwzx [[T1]], 1, [[T2]]
25 ; CHECK: mtcrf 32, [[T1]]
26 ; CHECK: mtcrf 16, [[T1]]
27   ret void
30 declare void @bar(i8*)