[MIParser] Set RegClassOrRegBank during instruction parsing
[llvm-complete.git] / test / CodeGen / PowerPC / ctr-loop-tls-const.ll
blobd5dcd643027552a14b1e324c90644fc0dda709b4
1 ; RUN: llc -verify-machineinstrs -mcpu=pwr7 -relocation-model=pic < %s | FileCheck %s
2 target datalayout = "E-m:e-i64:64-n32:64"
3 target triple = "powerpc64-unknown-linux-gnu"
5 @x = thread_local global [1600 x i32] zeroinitializer, align 4
7 ; Function Attrs: nounwind
8 define void @foo(i32 signext %v) #0 {
9 entry:
10   br label %vector.body
12 vector.body:                                      ; preds = %vector.body, %entry
13   %index = phi i64 [ 0, %entry ], [ %index.next, %vector.body ]
14   %induction5 = or i64 %index, 1
15   %0 = getelementptr inbounds [1600 x i32], [1600 x i32]* @x, i64 0, i64 %index
16   %1 = getelementptr inbounds [1600 x i32], [1600 x i32]* @x, i64 0, i64 %induction5
17   %2 = load i32, i32* %0, align 4
18   %3 = load i32, i32* %1, align 4
19   %4 = add nsw i32 %2, %v
20   %5 = add nsw i32 %3, %v
21   store i32 %4, i32* %0, align 4
22   store i32 %5, i32* %1, align 4
23   %index.next = add i64 %index, 2
24   %6 = icmp eq i64 %index.next, 1600
25   br i1 %6, label %for.cond.cleanup, label %vector.body
27 for.cond.cleanup:                                 ; preds = %vector.body
28   ret void
31 ; CHECK-LABEL: @foo
32 ; CHECK-NOT: mtctr
33 ; CHECK: __tls_get_addr
35 attributes #0 = { nounwind }
37 !llvm.module.flags = !{!0}
39 !0 = !{i32 1, !"PIC Level", i32 2}