[MIParser] Set RegClassOrRegBank during instruction parsing
[llvm-complete.git] / test / CodeGen / PowerPC / memcpy-vec.ll
blob70c1c466fb2294a3282dac5562aefcc72cf29e67
1 ; RUN: llc -verify-machineinstrs -mcpu=pwr7 < %s | FileCheck -allow-deprecated-dag-overlap %s -check-prefix=PWR7
2 ; RUN: llc -verify-machineinstrs -mcpu=pwr8 < %s | FileCheck -allow-deprecated-dag-overlap %s -check-prefix=PWR8
3 ; RUN: llc -verify-machineinstrs -mcpu=a2q < %s | FileCheck -allow-deprecated-dag-overlap %s -check-prefix=A2Q
4 target datalayout = "E-m:e-i64:64-n32:64"
5 target triple = "powerpc64-unknown-linux-gnu"
7 ; Function Attrs: nounwind
8 define void @foo1(double* nocapture %x, double* nocapture readonly %y) #0 {
9 entry:
10   %0 = bitcast double* %x to i8*
11   %1 = bitcast double* %y to i8*
12   tail call void @llvm.memcpy.p0i8.p0i8.i64(i8* align 8 %0, i8* align 8 %1, i64 32, i1 false)
13   ret void
15 ; PWR7-LABEL: @foo1
16 ; PWR7-NOT: bl memcpy
17 ; PWR7-DAG: li [[OFFSET:[0-9]+]], 16
18 ; PWR7-DAG: lxvd2x [[TMP0:[0-9]+]], 4, [[OFFSET]]
19 ; PWR7-DAG: stxvd2x [[TMP0]], 0, 3
20 ; PWR7-DAG: lxvd2x [[TMP1:[0-9]+]], 0, 4
21 ; PWR7-DAG: stxvd2x [[TMP1]], 0, 3
22 ; PWR7: blr
24 ; PWR8-LABEL: @foo1
25 ; PWR8: lxvw4x
26 ; PWR8: stxvw4x
27 ; PWR8: blr
29 ; A2Q-LABEL: @foo1
30 ; A2Q-NOT: bl memcpy
31 ; A2Q: ld {{[0-9]+}}, {{[0-9]+}}(4)
32 ; A2Q: std {{[0-9]+}}, {{[0-9]+}}(3)
33 ; A2Q: blr
36 ; Function Attrs: nounwind
37 declare void @llvm.memcpy.p0i8.p0i8.i64(i8* nocapture, i8* nocapture readonly, i64, i1) #0
39 ; Function Attrs: nounwind
40 define void @foo2(double* nocapture %x, double* nocapture readonly %y) #0 {
41 entry:
42   %0 = bitcast double* %x to i8*
43   %1 = bitcast double* %y to i8*
44   tail call void @llvm.memcpy.p0i8.p0i8.i64(i8* align 8 %0, i8* align 8 %1, i64 128, i1 false)
45   ret void
47 ; PWR7-LABEL: @foo2
48 ; PWR7: bl memcpy
49 ; PWR7: blr
51 ; PWR8-LABEL: @foo2
52 ; PWR8: lxvw4x
53 ; PWR8: stxvw4x
54 ; PWR8: blr
56 ; A2Q-LABEL: @foo2
57 ; A2Q-NOT: bl memcpy
58 ; A2Q: ld {{[0-9]+}}, {{[0-9]+}}(4)
59 ; A2Q: std {{[0-9]+}}, {{[0-9]+}}(3)
60 ; A2Q: blr
63 ; Function Attrs: nounwind
64 define void @bar1(double* nocapture %x) #0 {
65 entry:
66   %0 = bitcast double* %x to i8*
67   tail call void @llvm.memset.p0i8.i64(i8* align 8 %0, i8 0, i64 128, i1 false)
68   ret void
70 ; PWR7-LABEL: @bar1
71 ; PWR7-NOT: bl memset
72 ; PWR7: stxvw4x
73 ; PWR7: blr
75 ; PWR8-LABEL: @bar1
76 ; PWR8-NOT: bl memset
77 ; PWR8: stxvw4x
78 ; PWR8: blr
80 ; A2Q-LABEL: @bar1
81 ; A2Q-NOT: bl memset
82 ; A2Q: std {{[0-9]+}}, {{[0-9]+}}(3)
83 ; A2Q: blr
86 ; Function Attrs: nounwind
87 define void @bar2(double* nocapture %x) #0 {
88 entry:
89   %0 = bitcast double* %x to i8*
90   tail call void @llvm.memset.p0i8.i64(i8* align 32 %0, i8 0, i64 128, i1 false)
91   ret void
93 ; PWR7-LABEL: @bar2
94 ; PWR7-NOT: bl memset
95 ; PWR7: stxvw4x
96 ; PWR7: blr
98 ; PWR8-LABEL: @bar2
99 ; PWR8-NOT: bl memset
100 ; PWR8: stxvw4x
101 ; PWR8: blr
103 ; A2Q-LABEL: @bar2
104 ; A2Q-NOT: bl memset
105 ; A2Q: qvstfdx
106 ; A2Q: blr
109 ; Function Attrs: nounwind
110 declare void @llvm.memset.p0i8.i64(i8* nocapture, i8, i64, i1) #0
112 attributes #0 = { nounwind }