[MIParser] Set RegClassOrRegBank during instruction parsing
[llvm-complete.git] / test / CodeGen / Thumb2 / inlineasm-error-t-toofewregs-mve.ll
blob419ff71c07d14f96da8d07f4e9e79f1773afc8a1
1 ; RUN: not llc -mtriple=armv8.1-m-eabi -mattr=+mve %s -o /dev/null 2>&1 | FileCheck %s
3 ; CHECK: inline assembly requires more registers than available
4 define arm_aapcs_vfpcc <4 x i32> @t-constraint-i32-vectors-too-few-regs(<4 x i32> %a, <4 x i32> %b) {
5 entry:
6         %0 = tail call { <4 x i32>, <4 x i32>, <4 x i32>, <4 x i32>, <4 x i32>,
7                          <4 x i32>, <4 x i32>, <4 x i32>, <4 x i32>, <4 x i32> }
8                        asm "",
9              "=t,=t,=t,=t,=t,=t,=t,=t,=t,=t,t,t"(<4 x i32> %a, <4 x i32> %b)
10         %asmresult = extractvalue { <4 x i32>, <4 x i32>, <4 x i32>, <4 x i32>,
11                                     <4 x i32>, <4 x i32>, <4 x i32>, <4 x i32>,
12                                     <4 x i32>, <4 x i32> } %0, 0
13         ret <4 x i32> %asmresult