[MIParser] Set RegClassOrRegBank during instruction parsing
[llvm-complete.git] / test / TableGen / GlobalISelEmitterOverloadedPtr.td
blob03adab086da777c63708726f076019f982e2a382
1 // RUN: llvm-tblgen -gen-global-isel -I %p/../../include -I %p/Common %s -o - | FileCheck %s
3 // Boilerplate code.
4 include "llvm/Target/Target.td"
5 include "GlobalISelEmitterCommon.td"
7 let TargetPrefix = "mytarget" in {
8     def int_mytarget_anyptr : Intrinsic<[llvm_i32_ty], [llvm_anyptr_ty]>;
11 // Ensure that llvm_anyptr_ty on an intrinsic results in a
12 // GIM_CheckPointerToAny rather than a GIM_CheckType.
14 // CHECK: GIM_CheckCxxInsnPredicate, /*MI*/0, /*FnId*/GIPFP_MI_Predicate_frag_anyptr,
15 // CHECK-NEXT: GIM_CheckRegBankForClass, /*MI*/0, /*Op*/0, /*RC*/MyTarget::GPR32RegClassID,
16 // CHECK-NEXT: // MIs[0] src
17 // CHECK-NEXT: GIM_CheckPointerToAny, /*MI*/0, /*Op*/2, /*SizeInBits*/32,
18 // CHECK-NEXT: GIM_CheckRegBankForClass, /*MI*/0, /*Op*/2, /*RC*/MyTarget::GPR32RegClassID,
19 // CHECK-NEXT: // (intrinsic_w_chain:{ *:[i32] } {{[0-9]+}}:{ *:[iPTR] }, GPR32:{ *:[i32] }:$src)<<P:Predicate_frag_anyptr>>  =>  (ANYLOAD:{ *:[i32] } GPR32:{ *:[i32] }:$src)
20 // CHECK-NEXT: GIR_BuildMI, /*InsnID*/0, /*Opcode*/MyTarget::ANYLOAD,
21 let hasSideEffects = 1 in {
22   def ANYLOAD : I<(outs GPR32:$dst), (ins GPR32:$src1),
23             [(set GPR32:$dst, (load GPR32:$src1))]>;
26 def frag_anyptr : PatFrag<(ops node:$src),
27                    (int_mytarget_anyptr node:$src),
28                    [{ return true; // C++ code }]> {
29   let GISelPredicateCode = [{ return true; // C++ code }];
32 def : Pat<(frag_anyptr GPR32:$src),
33           (p0 (ANYLOAD GPR32:$src))>;